高速数字调制解调器硬件设计

上传人:鲁** 文档编号:585146918 上传时间:2024-09-01 格式:PPT 页数:13 大小:158KB
返回 下载 相关 举报
高速数字调制解调器硬件设计_第1页
第1页 / 共13页
高速数字调制解调器硬件设计_第2页
第2页 / 共13页
高速数字调制解调器硬件设计_第3页
第3页 / 共13页
高速数字调制解调器硬件设计_第4页
第4页 / 共13页
高速数字调制解调器硬件设计_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《高速数字调制解调器硬件设计》由会员分享,可在线阅读,更多相关《高速数字调制解调器硬件设计(13页珍藏版)》请在金锄头文库上搜索。

1、潍艇衬怯别球储弊痛宾洁其婪虎仕捧择遣瞒朔刀故宜廖骸桂京农脾署痴易高速数字调制解调器硬件设计高速数字调制解调器硬件设计高速数字调制解调器硬件设计高速数字调制解调器硬件设计学生:龙文艳指导教师:乔建良珐蔽岿盎尤娥号受兴录嚼涕丛失臣疡玛捕胎水卢问娥育近冈终像抗攫基焚高速数字调制解调器硬件设计高速数字调制解调器硬件设计v本课题源自横向合作的科研项目,要求设计、制作一个通用的高速数字调制解调器硬件平台,并对此硬件进行软件编程,实现对多路不同速率、不同格式数据源的组帧、高速数据调制、中频驱动功能,同时实现对中频输入数据的高速解调、分路功能。墙课绞蚤尉汛呛然舌酮布遇俺阉损已债茵氯甚菜限讨韩嫂岗俯偶捞铆撬橱高

2、速数字调制解调器硬件设计高速数字调制解调器硬件设计v本文主要完成上述课题的部分任务:在实验室现有的硬件平台上完成高速调制器的软件编程、调试,并研究高速调制解调器的硬件电路设计。通过平时所掌握硬件设计能力和实际的专业,近几年的大学学习使得我掌握单片机知识,培养扎实了软硬件设计能力,运用所学相关专业知识解决检测与控制领域相关问题戮皇篱卸憋臂亩飞斟匈筛硷戎立招稼抉非活舔稽悄馋喜亥蛤晌淮笆佯诫谎高速数字调制解调器硬件设计高速数字调制解调器硬件设计v主要参考资料:主要参考资料:v1、侯伯亨顾新著,VHDL硬件描述语言与数字逻辑电路设计,西安电子科技大学出版社,1997v2、TMS320C2XX高速数字信

3、号处理器原理与应用,北京闻亭科技发展有限公司,1998v3、窦振中,单片机外围器件实用手册存储器分册,北京航空航天大学出版社,1998v4、李君凯丁化成,一种新型的电力系统谐波分析仪采样计算方法,电测与仪表,2000.10v5、51系列单片机高级实例开发指南(附CD-ROM光盘一张)李军等编著北京航空航天大学出版社2004年06月派恨标氮柄歼束镶细汪皇煮渠鲤嘴盼帅掩虱段垣厌囤脓虱博财俯屡菠炕潮高速数字调制解调器硬件设计高速数字调制解调器硬件设计v常用的数字调制方式有频移键控FSK、最小频移键控MSK、高斯最小频移键控GMSK、正交幅度调制QAM、正交频分复用OFDM和四相相移键控QPSK等,巡

4、航导弹测控实现高精度和快速反应奠定基础,这些信息传输都需要采用高速调制解调技术。溜渍嘲鞭彻植腔帖晾夫仙良诣岛搏摧斑豪生淄城诅粒貌双扦扯傀酷屠瓣驱高速数字调制解调器硬件设计高速数字调制解调器硬件设计v第一章第一章 绪论绪论1.1 数字调制技术简介数字调制技术简介1.2 课题背景课题背景1.3 本文的主要工作本文的主要工作1.4 章节总结章节总结悼而泵较锯夏凛翌蝴曲魔抨还争篙媒孝瑟艺毒溪似立畦痒播奋篓吓疏僚讳高速数字调制解调器硬件设计高速数字调制解调器硬件设计v第二章第二章 QDPSK调制解调器原理及方案选择调制解调器原理及方案选择2.1 QDPSK调制解调原理调制解调原理2.1.1频移键控频移键

5、控FSK2.1.2最小频移键控最小频移键控MSK2.1.3高斯最小频移键控高斯最小频移键控GMSK2.1.4正交频分复用正交频分复用OFDM2.1.5 差分四相相移键控差分四相相移键控(QDPSK)2.2 采用采用QDPSK调制解调方案的理由调制解调方案的理由竿迫卒肘谢啡慨胶滩醇巧床胖继云优宣伏颅围置滚楼塑材备湖惦久疑料锨高速数字调制解调器硬件设计高速数字调制解调器硬件设计v第三章第三章 高速数字调制解调器的硬件设计高速数字调制解调器的硬件设计3.1 方案选择方案选择3.2 高速数字调制解调器的硬件设计方案高速数字调制解调器的硬件设计方案3.3 主要器件的选型及介绍主要器件的选型及介绍3.3.

6、1 FPGA器件器件3.3.2 D/A转换器转换器3.3.3 A/D转换器转换器3.4 本文总结本文总结离壬置凶昆酱反绦俞酪桔搭衅醛嚎忍秋泥粮蒜仆讯束犬擅盆彻碴赎日湾吉高速数字调制解调器硬件设计高速数字调制解调器硬件设计v核心电路图简介:FPGA数字下变频高速A/D中频接受信号输入FLASHSRAMD/A变换中频调制信号输出时钟电源其他外围电路差分/单端CPCI-J5单端/差分CPCI-J4CPCI-J3PCI90554EEPROM配置芯片CPCI-J1荔嚷胎草颁煮萧遏贤留向靠五综色震靛嘘几霖荐温徊祖蠕魏簧颊眉驱睬棒高速数字调制解调器硬件设计高速数字调制解调器硬件设计v本系统硬件的主要设计思路

7、是以FPGA为核心,采用CPCI数据接口,可同时完成数据调制解调基带处理及中频调制解调工作。设计的硬件电路框图如图3.2.1所示,高速数字调制解调器的硬件主要由FPGA主处理器及外扩存储器、数/模转换及中频滤波放大、模/数转换及数字下变频、输入/输出CPCI数据接口、电源和时钟及其他电路等五部分构成。坚止琉搭撵潍卢饮徐芜羔澎枷墒吼地据当貌踩忧秸忌墒垛被铣聚蛋狰膏七高速数字调制解调器硬件设计高速数字调制解调器硬件设计v数据调制从CPCI接口输入的多路差分数据信号经过差分/单端转换器变成单端信号后进入FPGA,进行数据组帧,然后作QDPSK调制,调制后的基带信号进入高速D/A转换器进行正交调制、数

8、字上变频、D/A变换、中频滤波放大,得到中频调制信号输出,该信号经过上变频器、高功率放大和天线辐射到空间。什挽邹泌卫响军皿也徽序习谎熬宫赋堰援孙绿干盘乐罕帅常俊译孔耐拾寇高速数字调制解调器硬件设计高速数字调制解调器硬件设计v数据解调从天线接收的信号经过低噪声放大、下变频和滤波后进入信号处理板,该板对输入的中频调制信号进行高速A/D采样、数字下变频后,送入FPGA进行正交解调和基带信号处理,最后恢复出各路数据信号,这些数据再经过单端/差分转换,送至CPCI总线。地肘擦发惋侥娇武吼砂北叙鞋瞳键膝滨碱戎蠢缨徽释搂徐割糯躯潍御千髓高速数字调制解调器硬件设计高速数字调制解调器硬件设计v谢谢各位老师!苯绞佐瘁图稽庸防蔬谎吸娘幻毙税晚疽穆怠搀逃撤折逞栽圾尾哀舷弟淤爸高速数字调制解调器硬件设计高速数字调制解调器硬件设计

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 医学/心理学 > 基础医学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号