数字电路PPT课件第五章

上传人:ni****g 文档编号:584215645 上传时间:2024-08-30 格式:PPT 页数:55 大小:3.36MB
返回 下载 相关 举报
数字电路PPT课件第五章_第1页
第1页 / 共55页
数字电路PPT课件第五章_第2页
第2页 / 共55页
数字电路PPT课件第五章_第3页
第3页 / 共55页
数字电路PPT课件第五章_第4页
第4页 / 共55页
数字电路PPT课件第五章_第5页
第5页 / 共55页
点击查看更多>>
资源描述

《数字电路PPT课件第五章》由会员分享,可在线阅读,更多相关《数字电路PPT课件第五章(55页珍藏版)》请在金锄头文库上搜索。

1、数字电路与逻辑设计数字电路与逻辑设计第五章第五章 触发器触发器西安邮电学院西安邮电学院“校级优秀课程校级优秀课程”阂取邮燃穴羚侣缔浑羚鄂亥哭昨氮鸯义烹淋蚊虏卤函劣罐秃神茁褐雀零跺数字电路PPT课件第五章数字电路PPT课件第五章1目的与要求:目的与要求:重点与难点:重点与难点:第五章第五章 触发器触发器1. 1. 理解触发器基本概念;理解触发器基本概念;2. 2. 理解触发器的结构及工作原理;理解触发器的结构及工作原理;3. 3. 掌握触发器逻辑功能的描述;掌握触发器逻辑功能的描述;4. 4. 掌握触发器的典型应用。掌握触发器的典型应用。 触发器外部逻辑功能、触发方式。触发器外部逻辑功能、触发方

2、式。害肖昭缴刑蹦妓紧往拙嘎端跳粮修费渭启皇傣油屿姬赊效眉恒怎用饥博劝数字电路PPT课件第五章数字电路PPT课件第五章2 5.1 5.1 概概 述述 5.2 5.2 基本基本R-SR-S触发器触发器 5 5.3 .3 钟控钟控( (同步同步) )触发器触发器 5.4 5.4 主从触发器主从触发器 5.5 5.5 边沿触发器边沿触发器 第五章第五章 触发器触发器球伶畏便考娜站辰辩啪咳颇尚咱肪迪的抠老釉敲炎构恭强你义时讥彻记抹数字电路PPT课件第五章数字电路PPT课件第五章3两两大大类类逻逻辑辑电电路路 组合电路:组合电路: 时序电路:时序电路:结构上没有反馈线,功能上没有记忆功能结构上没有反馈线,

3、功能上没有记忆功能;电路的输出仅仅与当时的输入有关。电路的输出仅仅与当时的输入有关。结构上有反馈线,功能上有记忆功能;结构上有反馈线,功能上有记忆功能;电路的输出不仅与当时的输入有关,而电路的输出不仅与当时的输入有关,而且还与电路原来的状态有关。且还与电路原来的状态有关。 5.1 5.1 概述概述裴宏畜忘亩加蔡瓶鸥忧让蛔逗揽账墒纯司碱屹圆笼灭皋羡车渝吮酷稍虑饱数字电路PPT课件第五章数字电路PPT课件第五章42.2.触发器特点触发器特点: :3.3.触发器分类触发器分类: : 时序逻辑电路的最基本单元;能够存储一位二进时序逻辑电路的最基本单元;能够存储一位二进制信息。制信息。(1)(1)有两个

4、能够保持的稳定状态,分别用来表有两个能够保持的稳定状态,分别用来表示逻辑示逻辑0 0和逻辑和逻辑1 1。(2)(2)在在适适当当输输入入信信号号作作用用下下,可可从从一一种种状状态态翻翻转转到到另另一一种种状状态态;在在输输入入信信号号取取消消后后,能能将将获得的新状态保存下来。获得的新状态保存下来。按按触发方式触发方式分:电位触发方式、主从触发方式及边沿触发方式分:电位触发方式、主从触发方式及边沿触发方式按按逻辑功能逻辑功能分:分:R-SR-S触发器、触发器、D D触发器、触发器、J-KJ-K触发器和触发器和T T触发器触发器1.1.触发器触发器: :5.1 5.1 概述概述豺伍沿肤棕送勒奖

5、嘴股姨裙熬支蹲糊支央搅晦豺涨溺哇逢赌绪第合陀色倘数字电路PPT课件第五章数字电路PPT课件第五章5 5.2.1 5.2.1基本基本RSRS触发器触发器反馈反馈输入端输入端输出端输出端由两个与非门通过反馈构成由两个与非门通过反馈构成逻辑符号逻辑符号 1.1. 电路结构与逻辑符号电路结构与逻辑符号以以Q Q端的状态表示触发器状态:端的状态表示触发器状态:Q=1Q=1即触发器为状态即触发器为状态1 15.2 5.2 基本基本RSRS触发器触发器Q=0Q=0即触发器为状态即触发器为状态0 0宠辑计玉渠趴恤发卒腆附侮东篱桐迫话聪硼攒玫逮涡皇贞氢率逢仔执转敌数字电路PPT课件第五章数字电路PPT课件第五章

6、62.2.工作原理分析工作原理分析1 11 11 10 01 10 01 10 01 11 1原状态原状态原状态原状态1) 1) 触发器触发器保持:当保持:当 =1 =1; =1 =1,触发器保持原来的状态不变,触发器保持原来的状态不变5.2 5.2 基本基本RSRS触发器触发器窘学茧豢凡台茅叠壹胳猴诵微轨赚负怂肝骑顺栏晦砧溪垫吭阴秆攘技盼涧数字电路PPT课件第五章数字电路PPT课件第五章70 01 1原状态原状态Q=1Q=1原状态原状态Q=0Q=01 10 01 10 01 10 01 11 10 02) 2) 触发器置触发器置1 1: 当当 =0=0; =1 =1,无论触发器原状态如何,无

7、论触发器原状态如何,都会转变为都会转变为1 1态态5.2 5.2 基本基本RSRS触发器触发器莲陛镶铆学魁烽斑邀漾尿诛拙谩愉赡迟妻罗史际遗渤嵌募浚罕爸冻适竿含数字电路PPT课件第五章数字电路PPT课件第五章81 10 0原状态原状态Q=XQ=Xx x1 10 03) 3) 触发器置触发器置0 0: 当当 =1=1; =0 =0,无论触发器原状态如何,无论触发器原状态如何,都会转变为都会转变为0 0态态5.2 5.2 基本基本RSRS触发器触发器咨浚虞溃牵傀匹掐腐史娃离衡佣那慎缘氏鹃赶济诛贸终暇财蝎娇必尾纬牟数字电路PPT课件第五章数字电路PPT课件第五章90 00 0原状态原状态Q=XQ=X1

8、 11 1而当而当 =0=0; =0 =0同时由同时由0 0变成变成1 1后,后,触发器新状态不能确定触发器新状态不能确定为避开禁止状态,输入信号不应同时出现为避开禁止状态,输入信号不应同时出现 =0 =0; =0 =04) 4) 触发器禁止状态:触发器禁止状态: 当当 =0=0; =0 =0时,时,触发器输出触发器输出Q和和 均为均为1 15.2 5.2 基本基本RSRS触发器触发器就忱咖伤瞻悦讨互涂脸礁畴永陵驻同议垄窜跺僳罗氟赏讳律尉椰拷隶瑞刘数字电路PPT课件第五章数字电路PPT课件第五章103.3.触发方式触发方式0 11 01 0置置1 1端(端(SetSet)置置0 0端(端(Re

9、setReset)基本基本RSRS触发器的触发方式属触发器的触发方式属电平触发电平触发触发器状态端触发器状态端5.2 5.2 基本基本RSRS触发器触发器痢迂嘎繁假失子想凸秘桔戴渠幕状邦锋芝件鞍炒瓦镍曝礼所斑响狱状吟法数字电路PPT课件第五章数字电路PPT课件第五章1111001000010100011110101011110011逻辑功能表逻辑功能表保保 持持置置 1 1置置 0禁禁 止止4.4.逻辑逻辑功能功能+ =15.2 5.2 基本基本RSRS触发器触发器秋庸擎苗咕铆铀肋丽噎抹幸职独办急陛翅簿纵菌提掇允瓶嚣菠菩奥皇前褪数字电路PPT课件第五章数字电路PPT课件第五章12逻逻辑辑符符号

10、号 真值表真值表0 10 11 01 00 00 01 11 1Q0 10 11 01 0不允许不允许不变不变小圆圈表示小圆圈表示低电平置零低电平置零小圆圈表示小圆圈表示低电平置低电平置1 1电平触发触发器:电平触发触发器:触触发发器器输输出出状状态态的的变变化化取取决决于于输输入入信信号号的的电电平平值值的的变变化化,将将其其称称为为电电平平触触发发触发器触发器5 5、与非门构成的基本与非门构成的基本R RS S触发器逻辑功能描述触发器逻辑功能描述5.2 5.2 基本基本RSRS触发器触发器 :置零或复位端(低电平置零):置零或复位端(低电平置零) :置:置1 1或置位端(低电平置)或置位端

11、(低电平置) :触发器原端或:触发器原端或1 1端端 :触发器非端或:触发器非端或0 0端端锯牧驮衍浦君糯秃抢遗留伐盏棚擎苞笛岔古虞昭卸飘肠挝旨估资奶佬啊憋数字电路PPT课件第五章数字电路PPT课件第五章131 1 状态转换状态转换真值表:真值表: 0 00 00 10 10 00 01 11 10 01 10 00 00 01 11 10 01 10 00 01 11 10 01 11 11 11 10 00 01 11 11 11 1Q Qn nQ Qn+1n+1状态转换真值表状态转换真值表根根据据真真值值表表建建立立起起输输入入信信号号 及及 、触触发发器器的的原原状状态态Q Qn n(

12、现现态态)与与触触发发器器的的新新状状态态Q Qn+1 n+1 (次态)之间的关系表(次态)之间的关系表5.2 5.2 基本基本RSRS触发器触发器5.2.2 5.2.2 触发器逻辑功能的描述方法触发器逻辑功能的描述方法丁徽障釉引獭驱的吼斌猩惹痰幻扣共溢恋邹旦龙阳斑强渝巴拒哄框唁费斗数字电路PPT课件第五章数字电路PPT课件第五章142 2 次态卡诺图次态卡诺图3 3 特征方程特征方程(约束条件)(约束条件)5.2 5.2 基本基本RSRS触发器触发器我叼气孔铁榴擎昆牲逻辱蟹骡勋焉喻馅滴喷嘻饺吻非遁蚂车毕取条抉郴突数字电路PPT课件第五章数字电路PPT课件第五章154 4 状态转移图状态转移图

13、0基本触发器基本触发器状态转移图状态转移图5.2 5.2 基本基本RSRS触发器触发器惨颤洒捏感匠着拨挪丧竭壹撰污况谣宋睫讲痹淮坝度凹医荐梳掌赎滋吊慕数字电路PPT课件第五章数字电路PPT课件第五章16QnQn+1SDRD 说说 明明0 00 01 1X0 0状态不变状态不变0 01 10 01 1置置1 11 10 01 10置置0 01 11 1X X11 1状态不变状态不变5 5 激励表激励表5.2 5.2 基本基本RSRS触发器触发器苫男财搪胆苇世粗赐围躯俊批罢冈琅蹄郁匝顾躯沃枕途是苦瓷锑有肢堪顿数字电路PPT课件第五章数字电路PPT课件第五章17 画工作波形的方法:画工作波形的方法:

14、a)a) 根据触发器动作特征确定状态变化的时刻根据触发器动作特征确定状态变化的时刻b)b) 根据触发器的逻辑功能确定根据触发器的逻辑功能确定新状态新状态0 01 11 11 10 01 11 11 10 01 11 11 10 01 11 11 10 00 0不不定定不变不变禁止禁止置置1 1不变不变置置1 1 不变不变置置0 0不变不变6 6 波形图波形图时钟触发器逻辑功能:时钟触发器逻辑功能:5 5种描述方式种描述方式+ +波形图波形图初始状态为初始状态为05.2 5.2 基本基本RSRS触发器触发器捉锤句全猿沃凯窘逛梧懊逮匙蒜霸炒腹孙七拆提榜湖刁座夫咖淋帆峨摈趁数字电路PPT课件第五章数

15、字电路PPT课件第五章18例例1 1 在用与非门组成的基本在用与非门组成的基本RSRS触发器中,设初始状态为触发器中,设初始状态为0 0,知输入知输入 、 的波形图,画出两输出端的波形图。的波形图,画出两输出端的波形图。初始状态为初始状态为05.2 5.2 基本基本RSRS触发器触发器挣娶闰痉览期造狡简确饥益肿绢愿捐艇铲邯详扁绦秸添媚骡膊拂斌玻迷奖数字电路PPT课件第五章数字电路PPT课件第五章195.2.3 5.2.3 基本触发器的特点总结基本触发器的特点总结1.1.有两个互补的输出端,有两个稳定的状态。有两个互补的输出端,有两个稳定的状态。2.2.有复位、置位、保持三种功能。有复位、置位、

16、保持三种功能。3.3.复位输入端、置位输入端,可以是低电平有效,复位输入端、置位输入端,可以是低电平有效, 也可以是高电平有效,取决于触发器的结构。也可以是高电平有效,取决于触发器的结构。4.4.由于反馈线的存在,无论是复位还是置位,有效由于反馈线的存在,无论是复位还是置位,有效 信号只需要作用很短的一段时间。信号只需要作用很短的一段时间。5.2 5.2 基本基本RSRS触发器触发器朱语团冻诧粉悸狼艺接相嗽赢阅查恍居乓鼠勃父榷滓冗幂而鸽炕戳遮玛到数字电路PPT课件第五章数字电路PPT课件第五章205.3 5.3 钟控(同步)触发器钟控(同步)触发器逻辑符号逻辑符号 电路结构电路结构1.1.电路

17、结构及逻辑符号电路结构及逻辑符号电路结构:由基本电路结构:由基本RSRS触发器和时钟脉冲控制门电路组成。触发器和时钟脉冲控制门电路组成。5.3.1 5.3.1 钟控钟控RSRS触发器触发器冗诺赋芒翘牡敖烷般粹咸隆憨痔授寇赂庐痊滔熬馋施船狗西按巩酚汁梗烬数字电路PPT课件第五章数字电路PPT课件第五章212.2.工作原理工作原理 S=0S=0;R=0R=0:Q Qn+1n+1=Q=Qn n S=1S=1;R=0R=0:Q Qn+1n+1=1=1 S=0 S=0;R=1R=1:Q Qn+1n+1=0=0 S=1S=1;R=1R=1:禁止:禁止CP=1CP=1:CP=0CP=0:状态不变:状态不变0

18、 0 1 1& &状态发生变化状态发生变化5.3 5.3 钟控(同步)触发器钟控(同步)触发器痴粳烈巫渗志竟泰岭挞径挟笑墒暮嘘禽毋伞撂观柑抄圾咖礁辅膀偷寄泳裁数字电路PPT课件第五章数字电路PPT课件第五章22S SR RQ Qn+1n+1 说说 明明0 00 0Q Qn n状态不变状态不变0 01 10 0置置0 01 10 01 1置置1 11 11 1禁止状态禁止状态QnS SR RQn10 00 00 00 00 00 01 10 00 01 10 01 10 01 11 1X X1 10 00 01 11 10 01 10 01 11 10 01 11 11 11 1X X3.3.逻

19、辑功能描述(在逻辑功能描述(在CP=1CP=1)1)1) 功能表功能表2)2) 状态转换真值状态转换真值表表RS RS 触发器次态卡诺图触发器次态卡诺图3) 3) 次态卡诺图次态卡诺图 (约束条件)(约束条件)4) 4) 特征方程特征方程5.3 5.3 钟控(同步)触发器钟控(同步)触发器挡蹄蘑率靖湘奥贬香彩照蒲甚制甩气篷仅雷聊撒狱缓遗粉遣很林却糙拨图数字电路PPT课件第五章数字电路PPT课件第五章23 6) 6) 状态转换图状态转换图 S=0S=0R=1R=1S=1S=1R=0R=0S=xS=xR=0R=0S=0S=0R=xR=x时钟触发器逻辑功能:时钟触发器逻辑功能:5 5种描述方式种描述

20、方式+ +波形图波形图Q Qn nQ Qn+1n+1S SR R 说说 明明0 00 00 0X X0 0状态不变状态不变0 01 11 10 0置置1 11 10 00 01 1置置0 01 11 1X X0 01 1状态不变状态不变5)5) 激励表激励表5.3 5.3 钟控(同步)触发器钟控(同步)触发器蜀矾碍淮横癣寿该敝恭屡树黎怀念加敦簧炽郡脚宰先浴走莆堰鸦泛透穴趟数字电路PPT课件第五章数字电路PPT课件第五章24 SRQn+1 00Qn 01 0 10 1 11 同步同步RSRS触发器真值表触发器真值表在在CPCP为低电平期间其状态不变。为低电平期间其状态不变。 在在CPCP为高电平

21、期间的为高电平期间的R R、S S信号影响触发器的状态。信号影响触发器的状态。7 7)工作波形)工作波形初态为初态为0 05.3 5.3 钟控(同步)触发器钟控(同步)触发器岭镍椿诈躲你鲜萨厅没墙驹粤身翻答吨钙菱劲温沪挟进诵捷景辑咙拌森樱数字电路PPT课件第五章数字电路PPT课件第五章255.3.2 5.3.2 钟控钟控D D触发器触发器1.1.电路组成电路组成&QQ&CPD5.3 5.3 钟控(同步)触发器钟控(同步)触发器破眩恩安炼瘤锄秒低超襄添咆浑酌渗命睡鸡宇麻尧缨恐众居征差耍弥啥弗数字电路PPT课件第五章数字电路PPT课件第五章262.2.特征方程特征方程CP=1CP=1时,特征方程时

22、,特征方程3.3.状态转移真值表状态转移真值表DQn+100115.3 5.3 钟控(同步)触发器钟控(同步)触发器且莲焕猫歉省意账稿忻皑滓责禄评范祈烂苫卉椿粥亥筑偿觉里把捏飞业母数字电路PPT课件第五章数字电路PPT课件第五章274.4.状态转移图状态转移图5.5.激励表激励表5.3 5.3 钟控(同步)触发器钟控(同步)触发器采力褐绪敛规纯或犹费旨墟霄谚瞅析武蕊撒鸵故碌腔砍抢徘薄昏柔好挺阎数字电路PPT课件第五章数字电路PPT课件第五章285.3.3 5.3.3 钟控钟控J JK K触发器触发器1.1.电路组成电路组成&DRDSQQ&JKCP5.3 5.3 钟控(同步)触发器钟控(同步)触

23、发器览着烫裹瓦谎奄缎妮风悸隅硫锅陕媳撒细箕毛持事涕铡盆舀舀功路逐咕侥数字电路PPT课件第五章数字电路PPT课件第五章292.2.特征方程特征方程CP=1CP=1时,特征方程时,特征方程3.3.状态转移真值表状态转移真值表11101010Qn00Qn+1KJ nQ5.3 5.3 钟控(同步)触发器钟控(同步)触发器耀憎婿敢锭疏艘边斩眶匿家舒夕拜雨辜觅尧奋爬造牢绝妇浴允爷信骇疮难数字电路PPT课件第五章数字电路PPT课件第五章304.4.状态转移图状态转移图5.5.激励表激励表5.3 5.3 钟控(同步)触发器钟控(同步)触发器肤徘鄙绪辫奖闲床抉意腕译览咸苇呐星纫蛀蚤宁庄翅窘户谈混暇辨走衫鄂数字电

24、路PPT课件第五章数字电路PPT课件第五章315.3.4 5.3.4 钟控钟控 T T 触发器触发器1.1.电路组成电路组成&DRDSQQ&TCP5.3 5.3 钟控(同步)触发器钟控(同步)触发器果灸幼蛊蜘锋逾隋治丰拦尝燃玫壮蛋穴援烬楞呀淮去揽惫桶锻曼依乌场羚数字电路PPT课件第五章数字电路PPT课件第五章322.2.特征方程特征方程CP=1CP=1时,特征方程时,特征方程3.3.状态转移真值表状态转移真值表1Qn0Qn+1T5.3 5.3 钟控(同步)触发器钟控(同步)触发器郑皂显魁参熏煮雷野朵名奥腮骸轨蕊釉鹤蒂畔益赤嚷褒毡亡雁湖霸革慌喂数字电路PPT课件第五章数字电路PPT课件第五章33

25、4. 4. 状态转移图状态转移图5.5.激励表激励表5.3 5.3 钟控(同步)触发器钟控(同步)触发器尧谷深凉柔益伊透栈播层装汗曝裤竿钻匈醋惊屯化矣催宣轧间腐皑睹厚姻数字电路PPT课件第五章数字电路PPT课件第五章34例例1 1 钟控钟控RSRS触发器及逻辑门组成如下时序电路,其输入触发器及逻辑门组成如下时序电路,其输入CPCP、D D端波形如图所示,设触发器初态为端波形如图所示,设触发器初态为1 1,试画出触发器,试画出触发器Q Q 端的输出波形。端的输出波形。 解:时钟解:时钟RSRS触发器触发器S=DS=D,R= D, R= D, 电路只有置电路只有置0 0、置、置1 1两种逻两种逻辑

26、动作。辑动作。 S(R)5.3 5.3 钟控(同步)触发器钟控(同步)触发器嗣历练守咕蜜凤插羔与跺夯状着片采邪诱筷疑坞理诈忙炼鱼郝龙串值狗杯数字电路PPT课件第五章数字电路PPT课件第五章355.3.55.3.5电位触发方式的工作特性电位触发方式的工作特性1.1.电位触发方式电位触发方式当钟控信号当钟控信号CPCP为低(高)电平时,触发为低(高)电平时,触发器不接受输入激励信号,触发器状态保持不变;当钟控信号器不接受输入激励信号,触发器状态保持不变;当钟控信号CPCP为高(低)电平时,触发器接受输入激励信号,状态发生为高(低)电平时,触发器接受输入激励信号,状态发生转移。转移。2.2.电位触发

27、方式的特点:电位触发方式的特点:在约定钟控信号电平(在约定钟控信号电平(CP=1CP=1或或CP=0CP=0)期间,输入激励信号的)期间,输入激励信号的变化都会引起触发器状态的改变;变化都会引起触发器状态的改变;在约定钟控信号电平(在约定钟控信号电平(CP=0CP=0或或CP=1CP=1)期间,无论输入激励信)期间,无论输入激励信号如何变化,触发器状态保持不变。号如何变化,触发器状态保持不变。5.3 5.3 钟控(同步)触发器钟控(同步)触发器履违怒盗拯甲鲤兼吊紊械豆冗扦窿阳饶宋围滇姓擦累桶稳噶呈垂感莉奴赠数字电路PPT课件第五章数字电路PPT课件第五章36钟控钟控RSRS触发器在触发器在CP

28、CP的有效电平期间,的有效电平期间,R R、S S如果发生多次变化,如果发生多次变化,触发器的状态也随着变化多次。对信号的敏感时间长,抗干扰触发器的状态也随着变化多次。对信号的敏感时间长,抗干扰能力差能力差。3.3.钟控钟控RSRS触发器存在的空翻现象触发器存在的空翻现象解决办法解决办法? ?5.3 5.3 钟控(同步)触发器钟控(同步)触发器等驻额支唯雀淀摇杖孩蜗邪喝汉使点森庚舍佐炉渠羊雌汕宅氧盾软乡柒佬数字电路PPT课件第五章数字电路PPT课件第五章375.4 5.4 主从触发器主从触发器一、一、 主从触发器基本原理主从触发器基本原理为了避免空翻现象可以采用具有存储功能的触发引导电为了避免

29、空翻现象可以采用具有存储功能的触发引导电路,主从结构的触发器就是这类电路。路,主从结构的触发器就是这类电路。 输出状态变化的时刻在时钟的下降沿。输出状态变化的时刻在时钟的下降沿。 输出状态如何变化,则由时钟输出状态如何变化,则由时钟CPCP下降沿到来前一瞬下降沿到来前一瞬间的间的R R、S S值按值按RSRS触发器的特征方程来决定。触发器的特征方程来决定。 1 1、主从、主从RSRS触发器触发器SCPRG 8G7G 9G 5G 6&1QQG 3G1G 2G4主触发器主触发器 从触发器从触发器 1 1&QQ0 00 01 1&馆渝蚜皋报箕俩隙杆宋局丁童膨靶早卞遮轰腆哩怪掐瞻吓炳班具敏纵辛梢数字电

30、路PPT课件第五章数字电路PPT课件第五章385.4 5.4 主从触发器主从触发器2 2、主从、主从JKJK触发器触发器主触发器主触发器 从触发器从触发器 队肘当治挽布截羚该驰瞒吐净茨亭博零溃备辟猎沟颧锦露檬孩卜汹简沧弯数字电路PPT课件第五章数字电路PPT课件第五章395.4 5.4 主从触发器主从触发器二、二、 主从主从JKJK触发器主触发器的一次翻转触发器主触发器的一次翻转所谓一次翻转现象是指在所谓一次翻转现象是指在CPCP=1=1期间,主触发器接收了输期间,主触发器接收了输入激励信号发生一次翻转后,主触发器状态就一直保持入激励信号发生一次翻转后,主触发器状态就一直保持不变,它不再随输入

31、激励信号不变,它不再随输入激励信号J J、K K的变化而变化。的变化而变化。 主从主从JKJK触发器数据输入端抗干扰能力较弱。触发器数据输入端抗干扰能力较弱。 主从主从JKJK触发器的工作波形图触发器的工作波形图望役非贴轿拂搜徒斩昭欺焉砂溉瞻起幸眠搞踏囊撮挟萍英灶识东慈祝芳氨数字电路PPT课件第五章数字电路PPT课件第五章405.4 5.4 主从触发器主从触发器三、主从触发器的脉冲工作特性三、主从触发器的脉冲工作特性 以上图以上图 所示电路为例来说明触发器工作时,对时钟所示电路为例来说明触发器工作时,对时钟CPCP及激励信号及激励信号J J、K K的要求。的要求。 时钟时钟CPCP由由0 0上

32、跳至上跳至1 1及及CPCP=1=1的准备阶段,要求:的准备阶段,要求:CPCP=1=1的持续期的持续期t tCPHCPH22t tpdpd。 CPCP由由1 1下跳至下跳至0 0时,主触发器的状态转移至从触发时,主触发器的状态转移至从触发器。器。 要求:要求:要求要求CPCP=0=0的持续期的持续期t tCPLCPL33t tpdpd。 为了保证触发器能可靠地进行状态变化,允为了保证触发器能可靠地进行状态变化,允许时钟信号的最高工作频率为许时钟信号的最高工作频率为绽疮抱撤鹏埃魔刃洒碰哄分灸烹袜训镍盐鼻喉锗昏弓铅型篮为源涤线偶鸟数字电路PPT课件第五章数字电路PPT课件第五章415.5 5.5

33、 边沿触发器边沿触发器边沿触发器不仅可以克服电位触发方式的多次翻转现象,而边沿触发器不仅可以克服电位触发方式的多次翻转现象,而且仅在且仅在CPCP上升沿或下降沿,才对输入信号响应,这样大大提上升沿或下降沿,才对输入信号响应,这样大大提高了抗干扰能力,工作更为可靠。高了抗干扰能力,工作更为可靠。 一、一、 维持维持阻塞式阻塞式D D触发器触发器 维持维持阻塞式阻塞式D D触发器触发器预预置置端端清清零零端端1 10 01 10 00 01 11 11 11 11 11 11 11 10 0基本基本RS触发器触发器标呢宫麓叔自潦椒衔止褐虑败较蓉惠妒趟叁雁暗牵戳毋吩鹰脊峭僵秦宵迁数字电路PPT课件第

34、五章数字电路PPT课件第五章425.5 5.5 边沿触发器边沿触发器CPCP0 0维持维持阻塞式阻塞式D D触发器触发器SD=RD =1 &0 01 11 11 11 1Qn+1=Qn&D DD DCP = 0 期间期间D信号存于信号存于Q611晾俐挑入屎氦灼贿逸花潭荐迅匆婪眨裳请蚤准诈捆罢闽婿汰讼镜把低熄救数字电路PPT课件第五章数字电路PPT课件第五章435.5 5.5 边沿触发器边沿触发器CPCP由由0 0变变1 1维持维持阻塞式阻塞式D D触发器触发器&D DD DD DD DD DD DSD=RD =1 11蕉捞严酮漱钝押约未绦碾疆德锨尚硼听涕钉步钝冕界跨瑞讨抉栽庸嘉汤炉数字电路PP

35、T课件第五章数字电路PPT课件第五章445.5 5.5 边沿触发器边沿触发器CPCP1 1维持维持阻塞式阻塞式D D触发器触发器SD=RD =1 &D DD D1 1若若Q3=0, Q4=1 0 01 11 10 0置置0维持线维持线1 10 01 1置置1阻塞线阻塞线11陆燥片典度紧嫁掀郑详消抿嘲郁讨穷犊袱颜肺獭砾蘑沟瞒赔裴拘肖闻垢自数字电路PPT课件第五章数字电路PPT课件第五章455.5 5.5 边沿触发器边沿触发器CPCP1 1维持维持阻塞式阻塞式D D触发器触发器&D DD D1 1若若Q3=1, Q4=0 1 10 00 0置置1维持线维持线1 1&1 1SD=RD =1 1 1置

36、置0阻塞线阻塞线11蜒听凌破呀碴庞睛脏领濒煌咒胳徐核帮逮桓香粳曳茸只蒜抡谐批构颁喷趣数字电路PPT课件第五章数字电路PPT课件第五章465.5 5.5 边沿触发器边沿触发器维持维持阻塞式阻塞式D D触发器具有边沿触发的功能,并有触发器具有边沿触发的功能,并有效地防止了空翻。效地防止了空翻。 分析结果:分析结果: 和和 为直接异步置为直接异步置1 1和置和置0 0端。端。 当当 =0 =0, =1 =1,保证触发器可靠置,保证触发器可靠置0 0。 当当 =1 =1, =0 =0,保证触发器可靠置,保证触发器可靠置1 1。 当当 =1 =1, =1 =1时:时: CP=0 CP=0时,触发器状态保

37、持不变。时,触发器状态保持不变。 CP CP上升沿时,触发器上升沿时,触发器 的状态发生转移,的状态发生转移,其次其次态取决于态取决于CPCP脉冲上升沿到达前瞬间脉冲上升沿到达前瞬间D D端的信号端的信号: CP=1 CP=1时,触发器状态保持不变。时,触发器状态保持不变。槽香撩梧愉流饱夷矽传解伸集亭恭囤蓬服懈芽噪湿乌猿垒仲上寺作篮儒令数字电路PPT课件第五章数字电路PPT课件第五章475.5 5.5 边沿触发器边沿触发器二、二、 脉冲工作特性脉冲工作特性由图可知,维持由图可知,维持阻塞式阻塞式D D触发器的工作分两个阶段:触发器的工作分两个阶段: CPCP=0=0期间为准备阶段,期间为准备阶

38、段,CPCP由由0 0变至变至1 1时为触发器的状态时为触发器的状态变化阶段。为了使触发器可靠工作,必须要求:变化阶段。为了使触发器可靠工作,必须要求: CPCP=0=0期间,在建立时间期间,在建立时间t tsetset内要求内要求D D信号保持不变,信号保持不变,且且CPCP=0=0的持续时间的持续时间t tCPL2CPL2t tpdpd。 在在CPCP由由0 0变至变至1 1及及CPCP脉冲前沿到达后,保持时间脉冲前沿到达后,保持时间t th h,t th=h=t tpdpd。 从从CPCP由由0 0变至变至1 1开始,要求开始,要求CPCP=1=1的持续时间的持续时间 t tCPHCPH

39、3t3tpdpd。 为使维持为使维持阻塞式阻塞式D D触发器可靠工作,触发器可靠工作,CPCP的最高工作的最高工作频率为频率为 棚看荫茄畴酚币册乖韶粗驻碉帮阎坛攫器逛皆采娘集继凿宝仇厅衣玻焰艘数字电路PPT课件第五章数字电路PPT课件第五章485.5 5.5 边沿触发器边沿触发器维持维持阻塞式阻塞式D D触发器波形图触发器波形图 楚凡汁乱辅裴箔厅脑袁泡逞底豺删炭锡慰汁秒貉癣迹凿嫂慕颜浊余迸藏吁数字电路PPT课件第五章数字电路PPT课件第五章495.5 5.5 边沿触发器边沿触发器三、边沿触发器三、边沿触发器 负边沿负边沿JKJK触发器触发器 利用门传输延迟利用门传输延迟时间构成的负边时间构成的

40、负边沿沿JKJK触发器逻辑触发器逻辑电路。图中的两电路。图中的两个与或非门构成个与或非门构成基本基本RSRS触发器,触发器,两个与非门两个与非门(1(1、2 2门门) )作为引导门,作为引导门,在制作时已保证在制作时已保证与非门的延迟时与非门的延迟时间大于基本间大于基本RSRS触触发器的传输延迟发器的传输延迟时间。时间。 看炸壳懊爆尧些番柿拐锨贸捉良唱瓦声色愁蕉钞恒它伸明啼究袋体肠奏基数字电路PPT课件第五章数字电路PPT课件第五章505.5 5.5 边沿触发器边沿触发器负边沿负边沿JKJK触发器触发器 在在CPCP由由1 1变为变为0 0的的下降沿时刻,触下降沿时刻,触发器接收了输入发器接收

41、了输入信号信号J J、K K,并按,并按JKJK触发器的特征触发器的特征规律变化。此后规律变化。此后 和经过一个与非和经过一个与非门延迟时间门延迟时间t tpdpd变变为为1 1,触发器状态,触发器状态保持不变,不会保持不变,不会发生多次翻转现发生多次翻转现象。象。看狂篓别啊螺峨芒僳斜俊季堰缆突好医枷顷酒芋搪彝绪恭柯元婆缨半蔬村数字电路PPT课件第五章数字电路PPT课件第五章515.5 5.5 边沿触发器边沿触发器边沿边沿JKJK触发器的理想波形图触发器的理想波形图 为勿谩瘤呵恍机旅严崔怎麻西切握偷牺晴他炼赏诚啸锄绒毡潘旭绳痴厉典数字电路PPT课件第五章数字电路PPT课件第五章525.5 5.

42、5 边沿触发器边沿触发器四、四、 触发器的逻辑符号触发器的逻辑符号电位触发方式触发器的逻辑符号电位触发方式触发器的逻辑符号 集成触发器常用的逻辑符号集成触发器常用的逻辑符号 集成触发器国标规定的逻辑符号集成触发器国标规定的逻辑符号帅徒句鼠蝉吧悬肘演营仍司舵淬因袖济墟茧酋拽摧僚边逼烷饱船咳第塞安数字电路PPT课件第五章数字电路PPT课件第五章53本章小结本章小结一一、触发器功能小结:、触发器功能小结: 1 1、触发器有、触发器有 异步:基本异步:基本R-SR-S触发器触发器 同步:(时钟控制)同步:(时钟控制) RS RS、JKJK、D D、T T 触发器触发器 2 2、触发器分类:、触发器分类

43、: a. a.按功能分类:按功能分类:RSRS、JKJK、D D、T T 触发器触发器 b. b.按结构和触发方式分类:按结构和触发方式分类: 基本触发器基本触发器( (无时钟)无时钟) 与非门构成:负脉冲触发与非门构成:负脉冲触发 或非门构成:正脉冲触发或非门构成:正脉冲触发 同步触发器:电平触发(同步触发器:电平触发(有空翻有空翻) (2) (2)钟控触发器主从触发器:主从触发(钟控触发器主从触发器:主从触发(无空翻有误翻无空翻有误翻) ) (有时钟)(有时钟) 边沿触发器边沿触发器 上升沿触发(上升沿触发(无空翻无空翻, 下降沿触发下降沿触发无误翻无误翻)第五章第五章 触发器触发器辰词兜

44、郡炳丛粒娱躺释单撕衡觉漱唬缠片回捻搬停照嗣怕员挥菠蕊诽椅喀数字电路PPT课件第五章数字电路PPT课件第五章54本章小结本章小结二二、触发器的组成及动作特点:、触发器的组成及动作特点:、触发器必须具备和两个稳态、触发器必须具备和两个稳态、触发器的状态要能够预置。(、)、触发器的状态要能够预置。(、)、触发器必须能在外部信号激励下进行状态的转换,激励作、触发器必须能在外部信号激励下进行状态的转换,激励作用必须在同步控制作用下进行。用必须在同步控制作用下进行。 三三、触发器的控制信号:、触发器的控制信号:、置位()、复位()、置位()、复位()、时钟脉冲信号:决定触发器状态何时转换、时钟脉冲信号:决定触发器状态何时转换 ()对于主从型触发器:()对于主从型触发器: 在信号完整的一个周期内,在信号完整的一个周期内,正跳取样,负跳转换正跳取样,负跳转换 ()对于维持阻塞型触发器:()对于维持阻塞型触发器:正跳转换正跳转换 ()对于边沿型触发器:状态仅在信号()对于边沿型触发器:状态仅在信号正边沿或负边正边沿或负边 沿沿到来时刻进行转换到来时刻进行转换台眯妈毛则滤嫁姐坐炯倡脱佑乃捆沼监简膊蚤异喝迟帖猛卖穿重禁慎亥蓑数字电路PPT课件第五章数字电路PPT课件第五章55

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号