2024年数字电子技术试题库及答案学霸专用用了都说好汇总

上传人:s9****2 文档编号:569073435 上传时间:2024-05-31 格式:DOC 页数:30 大小:2.69MB
返回 下载 相关 举报
2024年数字电子技术试题库及答案学霸专用用了都说好汇总_第1页
第1页 / 共30页
2024年数字电子技术试题库及答案学霸专用用了都说好汇总_第2页
第2页 / 共30页
2024年数字电子技术试题库及答案学霸专用用了都说好汇总_第3页
第3页 / 共30页
2024年数字电子技术试题库及答案学霸专用用了都说好汇总_第4页
第4页 / 共30页
2024年数字电子技术试题库及答案学霸专用用了都说好汇总_第5页
第5页 / 共30页
点击查看更多>>
资源描述

《2024年数字电子技术试题库及答案学霸专用用了都说好汇总》由会员分享,可在线阅读,更多相关《2024年数字电子技术试题库及答案学霸专用用了都说好汇总(30页珍藏版)》请在金锄头文库上搜索。

1、数字电子技术 期末试题库一、 选择题: A组:1.假如采取偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、11110、某一逻辑函数真值表确定后,下面描述该函数功效的措施中,具备唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、存储器、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同时RS触发器D、边缘D触发器、555定期器不能够组成 D 。A.多谐振荡器 B.单稳态触发器

2、 C.施密特触发器 D.JK触发器、编码器(A)优先编码功效,因而(C)多个输入端同时为。A、有B、无C、允许D、不允许、(D)触发器能够组成移位存储器。A、基本RS触发器B、主从RS触发器C、同时RS触发器D、边缘D触发器、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器10.(电子专业作)对于VHDL如下几个说法错误的是(A )A VHDL程序中是辨别大小写的。B 一个完整的VHDL程序总是由库阐明部分、实体和结构体等三

3、部分组成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,能够当作是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功效B组:1、微型计算机和数字电子设备中最常采取的数制是-( A ) A.二进制 B.八进制 C. 十进制 D.十六进制2、十进制数6在8421BCD码中表示为-( B ) A.0101 B.0110 C. 0111 D. 10003、在图1所示电路中,使的电路是-( A )A. B. C. D. 4、接通电源电压就能输出矩形脉冲的电路是-( D )A. 单稳态触发器 B. 施密特触发器 C. D触发器 D. 多谐振荡器5、多谐振荡器有-( C )A. 两个稳

4、态 B. 一个稳态 C. 没有稳态 D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-( D )A. 与门 B. 与非门 C. 或非门 D. 异或门 7、下列电路中属于时序逻辑电路的是-( B )A. 编码器 B. 计数器 C. 译码器 D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是因为信号的-( A )A. 延迟 B. 超前 C. 突变 D. 放大9、下列哪种触发器能够以便地将所加数据存入触发器,适合用于数据存储类型的时序电路-( C )A. RS触发器 B. JK触发器 C. D触发器 D. T触发器10、电路和波形如下图,正确输出的波

5、形是-( A )A. B. C. D. C组:1十进制数25用8421BCD码表示为 A 。A.11001 B.0010 0101 C.100101 D.100012. 当逻辑函数有n个变量时,共有 D 个变量取值组合? A. n B. 2n C. n2 D. 2n3在何种输入情况下,“与非”运算的成果是逻辑0。 D A所有输入是0 B.任一输入是0 C.仅一输入是0 D.所有输入是14存储8位二进制信息要 D 个触发器。A.2 B.3 C.4 D.85欲使JK触发器按Qn+1=n工作,可使JK触发器的输入端 A 。A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=0 6

6、多谐振荡器可产生 B 。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波7在下列逻辑电路中,不是组合逻辑电路的是 A 。A.译码器 B.编码器 C.全加器 D.存储器8八路数据分派器,其地址输入端有 B 个。A.2 B.3 C.4 D.898位移位存储器,串行输入时经 D 个脉冲后,8位数码所有移入存储器中。A.1 B.2 C.4 D.810一个无符号8位数字量输入的DAC,其辨别率为 D 位。A.1 B.3 C.4 D.8D组:1、下列四个数中,最大的数是(B) A、(AF)16B、()8421BCD C、(10100000)2D、(198)102、下列有关异或运算的式子中,不正确的是(B)

7、 A、AA=0B、 C、A0=AD、A1=3、下列门电路属于双极型的是(A) A、OC门B、PMOS C、NMOSD、CMOS4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A) A、RS=X0B、RS=0X C、RS=X1D、RS=1X5、如图所示的电路,输出F的状态是( D )A、AB、AC、1D、0 6、AB+A 在四变量卡诺图中有( B )个小格是“1”。A、13B、12 C、6D、5 7、二输入与非门当输入变化为( A )时,输出也许有竞争冒险。A. 0110 B. 0010 C. 1011 D. 11018、N个触发器能够组成能存储( B )位二进制数码

8、的存储器。 A.N-1 B.N C.N+1 D.2N9、如下各电路中,( B )能够产生脉冲定期。 A. 多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡器10、输入最少( B )位数字量的D/A转换器辨别率可达千分之一。A. 9 B. 10 C. 11 D. 12E组:1、下列编码中,属可靠性编码的是_。A格雷码 B. 余3码 C. 8421BCD码 D. 2421BCD码2、下列电路中,不属于时序逻辑电路的是_。A计数器 B加法器 C存储器 DM序列信号发生器3、下列函数Y=F(A,B,C,D)中,是最小项体现式形式的是_。 AY=A+BC BY=ABCD+AC C D

9、4、要实现,JK触发器的J、K取值应为_。AJ=0,K=0 BJ=0,K=1 CJ=1,K=0 DJ=1,K=15、用555定期器组成施密特触发器,外接电源VCC=12V电压,输入控制端CO外接10V电压时,回差电压为_。A. 4V B. 5V C. 8V D. 10V 二、 判断题:A组:1、MP音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号音乐。()2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具备特点又相互关联。()3、有冒险必然存在竞争,有竞争就一定引起冒险。()4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有

10、任何的联系()5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。()B组:1、时序电路无记忆功效,组合逻辑电路有记忆功效。-( )2、在一般编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。( )3、基本的RS触发器是由二个与非门组成。-( )4、A/D转换器是将数字量转换为模拟量。-( )5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。-( )C组:1若两个函数具备不一样的逻辑函数式,则两个逻辑函数必然不相等。( )2三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )3.D触发器的特性方程为Qn+1=D,与Qn无关,因此它没有记忆功效。( )4.编码与译码是互逆的过程。( )5.同时时序电路具备统一的时钟CP控制。( )D组:1、时序逻辑电路在

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号