时序逻辑电路实验

上传人:工**** 文档编号:568507594 上传时间:2024-07-25 格式:PPT 页数:6 大小:362.47KB
返回 下载 相关 举报
时序逻辑电路实验_第1页
第1页 / 共6页
时序逻辑电路实验_第2页
第2页 / 共6页
时序逻辑电路实验_第3页
第3页 / 共6页
时序逻辑电路实验_第4页
第4页 / 共6页
时序逻辑电路实验_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《时序逻辑电路实验》由会员分享,可在线阅读,更多相关《时序逻辑电路实验(6页珍藏版)》请在金锄头文库上搜索。

1、 时序逻辑电路实验时序逻辑电路实验一、一、 实验目的实验目的1.熟悉集成计数器的功能和使用方法;熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。利用集成计数器设计任意进制计数器。二、实验原理二、实验原理(1)集成计数器)集成计数器74LS161(2)利用)利用74LS161构成任意进制计数器构成任意进制计数器 (a)反馈清零法例:用74LS161构成十二进制加法计数器。 (b)反馈置数法(置数0001)三、基础性实验任务及要求三、基础性实验任务及要求(1)测试)测试74LS161的逻辑功能的逻辑功能按照74LS161的功能表,逐项测试清零、置数、保持和计数功能。(2)利

2、用)利用74LS161构成构成10进制加计数器进制加计数器 利用“反馈清零法”或“反馈置数法”,由74LS161和门电路构成10进制加计数器。 然后在CP端接入2Hz脉冲信号,并将4位输出端信号Q3 Q0送到译码显示电路,观察数码管显示数字的情况。 在CP端接入1kHz脉冲信号,用示波器分别测量CP、QA波形;QA、QB 波形;QB、QC 波形;QC、QD 波形,并对应画下来,比较它们的时序关系。(3)利用两片)利用两片74LS161构成构成60进制加计数器进制加计数器 四、设计性实验任务及要求四、设计性实验任务及要求 (选做)(选做)用集成计数器用集成计数器74LS161、译码器、译码器74LS138和门电路设计一和门电路设计一个彩灯控制电路,要求八只彩灯中只有一只灯亮,且这一个彩灯控制电路,要求八只彩灯中只有一只灯亮,且这一亮灯循环右移(或左移)(实际安装时,彩灯用发光二极亮灯循环右移(或左移)(实际安装时,彩灯用发光二极管代替)。管代替)。五、实验报告要求五、实验报告要求 见实验教材见实验教材P7(基础实验报告)(基础实验报告)

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 工作计划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号