DSP原理与应用第7章TIMER

上传人:cn****1 文档编号:568492247 上传时间:2024-07-24 格式:PPT 页数:6 大小:458.50KB
返回 下载 相关 举报
DSP原理与应用第7章TIMER_第1页
第1页 / 共6页
DSP原理与应用第7章TIMER_第2页
第2页 / 共6页
DSP原理与应用第7章TIMER_第3页
第3页 / 共6页
DSP原理与应用第7章TIMER_第4页
第4页 / 共6页
DSP原理与应用第7章TIMER_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《DSP原理与应用第7章TIMER》由会员分享,可在线阅读,更多相关《DSP原理与应用第7章TIMER(6页珍藏版)》请在金锄头文库上搜索。

1、第七章第七章 定时器定时器(RTI)定时器模块结构框图定时器模块结构框图定时器模块具有如下的特性:定时器模块具有如下的特性:u 两个产生不同时间基的独立计数器模块,每两个产生不同时间基的独立计数器模块,每个模块包括:一个个模块包括:一个32位的预定标计数器;一个位的预定标计数器;一个32位的自由运行计数器;两个用于捕捉特定事位的自由运行计数器;两个用于捕捉特定事件预定标和自由运行计数器的寄存器件预定标和自由运行计数器的寄存器u 自由运行计数器自由运行计数器0和和1可以通过内部预定标计可以通过内部预定标计数器来增值数器来增值u 四个用于产生中断的可配置比较寄存器,可四个用于产生中断的可配置比较寄

2、存器,可以跟计数器以跟计数器0也可以跟计数器也可以跟计数器1一起工作。比较一起工作。比较0和和3还可以产生还可以产生DMA请求信号请求信号u 在比较匹配时自动更新所有的比较寄存器,在比较匹配时自动更新所有的比较寄存器,来产生周期性的中断。来产生周期性的中断。u 快速使能快速使能/禁止中断禁止中断u 数字看门狗数字看门狗u 由由SYSCLK2分频得到分频得到RTI输入时钟输入时钟(RTICLK)Timer Control Register (CTL)Timer Control Register (CTL)Timer Period Register (PRD)Timer Count Register (CNT)示例:示例:0701

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号