第四组合逻辑电路的分析与设计

上传人:工**** 文档编号:567700158 上传时间:2024-07-22 格式:PPT 页数:95 大小:1.19MB
返回 下载 相关 举报
第四组合逻辑电路的分析与设计_第1页
第1页 / 共95页
第四组合逻辑电路的分析与设计_第2页
第2页 / 共95页
第四组合逻辑电路的分析与设计_第3页
第3页 / 共95页
第四组合逻辑电路的分析与设计_第4页
第4页 / 共95页
第四组合逻辑电路的分析与设计_第5页
第5页 / 共95页
点击查看更多>>
资源描述

《第四组合逻辑电路的分析与设计》由会员分享,可在线阅读,更多相关《第四组合逻辑电路的分析与设计(95页珍藏版)》请在金锄头文库上搜索。

1、透燥惨谊霖忍止沪留耪哦喊烈鹅哩甘圃耪肉沪细迅挎款则沧域友昼恳晶矫第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计第四章第四章组合逻辑电路的分析与设计组合逻辑电路的分析与设计节谎勉禽赘京名悟担谎聋农驱弓刚默份臃桌轻育坠杏帕沁奔癣该吵韵率辽第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计主要内容主要内容一、组合电路的定义和分析一、组合电路的定义和分析三、中规模集成(三、中规模集成(MSI)组合电路)组合电路四、用四、用MSI 组件实现组合逻辑函数组件实现组合逻辑函数二、组合电路的设计二、组合电路的设计02累稍僵呆揍假路钳材殊瘤沛比怨敛胡阶撼你委美擎淳抵掀路而窍臭镊佛蚂第四组合逻辑电

2、路的分析与设计第四组合逻辑电路的分析与设计组合逻辑电路的定义组合逻辑电路的定义逻逻辑辑电电路路组合逻辑电路组合逻辑电路时序逻辑电路时序逻辑电路现时的输出仅取现时的输出仅取决于现时的输入决于现时的输入除与现时输入有除与现时输入有关外还与电路的关外还与电路的原状态有关原状态有关03使倚菩雄严萎咬乱矮巴醚浮嗜汽描鳞呼心钨袁苑税戳忌隙彬赶蜡柴循镇掸第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计04 一、组合电路的分析一、组合电路的分析已知已知电路图电路图描述电路描述电路基本功能基本功能基本思想:基本思想:隋橡歇跳唆入妹墟裔权千郧痪悯晦摸儿变升唆锡青协邯关缸律在心菩软散第四组合逻辑电路的分析与

3、设计第四组合逻辑电路的分析与设计1. 由给定的逻辑图写出逻辑关系表达式。由给定的逻辑图写出逻辑关系表达式。分析方法与步骤分析方法与步骤2. 对逻辑表达式进行必要的化简。对逻辑表达式进行必要的化简。3. 列出输入输出真值表并得出电路功能列出输入输出真值表并得出电路功能的结论。的结论。电路电路 结构结构输入输出之间输入输出之间的逻辑关系的逻辑关系电路功电路功能描述能描述05铂狱憨纹敷乒绚跃串豆陶篱棉仅侮筏篡袋吕垛螺肆援饥找半蓑叫太觅勿汕第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例1:分析下图的逻辑功能。:分析下图的逻辑功能。 &ABF11艘兜狰谊资烯应牙骄侄纹蕉嘿毫颜折坠膳砖尝史卸

4、彻绒寒核忧杉拂绽市涨第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计真值表真值表相同为相同为“1”不同为不同为“0”同或门同或门=1功能:用基本门功能:用基本门 实现同或门实现同或门07虐弛浪椒国埔谦盯渍斥嘉拓陕辅舵桨计索盯鬼校给耀抬硒鲸炼触老枝汉诚第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例2:分析下图的逻辑功能。:分析下图的逻辑功能。 &2&3&4AB1FM1被封锁被封锁08扰共婪邀胶踊喉脱森级抗艇惠绵辈朴斟酵友室撑童斤馅嗡垃竹蠢莎蚤捅寨第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计&2&3&4AB1F被封锁被封锁选通电路选通电路09M0搪接霉涩玛怠抛退音

5、宰仙签叁绣若霄轮咙酶敌谢时泰笑了责毫炕细晕瘤呢第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例3:分析下图的逻辑功能。:分析下图的逻辑功能。 &ABFCoCi10=1=1勘尤湾羚认渭浚镶道又避裴省求昏虽晕业腰巢两啄蹿碟肘郡逢借纱五嫡琉第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计11代入整理后,两输出为:代入整理后,两输出为: 肖旷吨野恒典僧钎臆再据努但擒嘎彬耶千阜锨讯贤邵赐慑已蜀冒霉韦状瞩第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计真值表:真值表: 功能:功能: F为为A、B、Ci 之和,之和,Co为三个数之和产生的进位为三个数之和产生的进位 命名:命名:一

6、位全加器一位全加器态温蓬俐擞洱沁须柱椰声赏吏僚午录彝仆罗赋荡胯奏倦译诚描碴没州浚棍第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计 AB CiFCo全全加加器器半半加加器器ABCS一位一位集成集成半加器与全加器半加器与全加器13注意:加法器真值表要牢记注意:加法器真值表要牢记狸执破至棱具淘目函考晨包咸俗引昨啮炽贫玄朽夺奢寿聚晕甲京锡廓棠檬第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计 关于加法:关于加法:1 1 0 11 0 0 1+举例:举例:A=1101, B=1001, 计算计算A+B01101001114旅呼峙闪刃釜诫射豪陇廷锨祖蹿佛州娱绘哺乔酮奢涛都弘绅咳彩起映护堕

7、第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计二进制加法运算的基本规则二进制加法运算的基本规则:(1)逢二进一。)逢二进一。(2)最低位是两个数最低位的相加,不需)最低位是两个数最低位的相加,不需考虑进位。考虑进位。(3)其余各位都是三个数相加,包括加数、)其余各位都是三个数相加,包括加数、被、加数和低位来的进位。被、加数和低位来的进位。(4)任何位相加都产生两个结果:本位和、)任何位相加都产生两个结果:本位和、向高位的进位。向高位的进位。15胖刚聂盛挺卉刊搜软九番禾田洞酒典振疮黑文弟淳凳采赌翘碎侨昏裔烫柿第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计(1)半加器:)半加器

8、: 半加运算不考虑从低位来的进位半加运算不考虑从低位来的进位A-加数;加数;B-被加数;被加数;S-本位和;本位和;C-进位。进位。16真值表真值表逻辑函数逻辑函数罩艘庇骸秉褐苞焦湘昌羞北秽倚唯蔬骤恐我口醋楞蘑懒临札类殴判姑绥果第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计逻辑图逻辑图半半加加器器ABCS中规模集成中规模集成逻辑符号逻辑符号17=1&ABSC钾枪畦霉臼叶嚎屎盒舶多航腑备弧漳剿况蜡相崔鳃薪按腰潮栓陷郊鄙谭桌第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计(2)全加器:)全加器: 相加过程中,既考虑加数、被加数又考相加过程中,既考虑加数、被加数又考虑低位的进位位。

9、集成逻辑符号:虑低位的进位位。集成逻辑符号:18 AB CiFCo全全加加器器奈屿甄椰唐惭簿明搭澜澡斯淑黔绰烛屎量来哗待禄昂洽犀减朽羚宪当朵奥第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计 双全加器双全加器SN74LS183的管脚图的管脚图114SN74H1831A1B 1Ci1Co1F2Ci2Co2F2A 2BUccGND719脸殃野明爬辐记鼓吨浸拨炳砚抨勃云砖扬另弟扰鞠眯聊块柏俊寄雕瞻摄沂第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计应用举例:应用举例:用一位全加器构成两位加用一位全加器构成两位加法器。法器。进位进位 A2 A1 B2 B1+C D2 D120BFCo全

10、加器全加器ACiF全加器全加器A2A1B2B1D2D1CCoABCi殷猫菲锤症敏羹检排渴隶揉缸耙评犊囤挣弹琅凋贤夏鸳汪宣伟添鬼于控僳第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计其它加法器芯片:其它加法器芯片:SN74H83-四位串行进位全加器。四位串行进位全加器。SN74283-四位超前进位全加器。四位超前进位全加器。21烫奠码韦狡们犊蒋熄阜逞蛆毗兆秀荷峰装捏嫡因恩贷账珊架陡静页和也观第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计 AB CiFCo全全减减器器半半减减器器ABCS一位一位集成集成半减器与全减器半减器与全减器22注意:减法器真值表要牢记注意:减法器真值表要牢

11、记触谷桨慎诌康距炎蚕沼枯基快冀绒踢梢夕托次绕讼噎谐距烂横刮渭庇伊冀第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例4:分析下图的逻辑功能。:分析下图的逻辑功能。 23&A1A011111搀但蠢骄瓦兹朋免妮披庶些篱妆讨蝎痔拴枪搜玛雾乌官瞎寸没邯播肆疆券第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计由图写出输入输出之间的逻辑关系:由图写出输入输出之间的逻辑关系: 24冶特踩嗣筑贾函宇塌嗅拇掐原示混霸钒熔式熬杆卒噎弄咋杖晓摧蠕琐温潮第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计真值表:真值表:特别注意:特别注意:某些符号上的某些符号上的“”仅表示仅表示该符合是低电平有

12、效,不是该符合是低电平有效,不是“非非”。25卒开鸥赌瘴搂疙佃钦康迂纬颤谤泉篷卷潍嗡漆诱眉膜离区即最慌妆痹苟晤第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计电路功能分析:电路功能分析:1)E 为为 1 时,无论时,无论 A1、A0 是什么输入是什么输入 输出均为输出均为高电平高电平1;2)E 为为 0 时,时, A1、A0 的四组不同输的四组不同输 入导致对应的一个输出为低电平,入导致对应的一个输出为低电平, 其他的输出为高电平;其他的输出为高电平;3)E 称使能(称使能(Enable)端。)端。 26电路命名:电路命名: 2-4译码器译码器折糖保爱走娇惩耍频踞侠蚁呐粗愧吝相觉舰握圆

13、富劈谎蘑注舀辟偷愚运厅第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计组合电路分析的总结组合电路分析的总结271)电路从前向后推,逐步写出函数关系,)电路从前向后推,逐步写出函数关系, 再写真值表,从真值表寻找电路功能;再写真值表,从真值表寻找电路功能;2)对基本组合电路要相当熟悉;)对基本组合电路要相当熟悉;3)注意使能()注意使能(Enable)端。有时多个,常)端。有时多个,常 为负电平有效,但也有正电平有效的。为负电平有效,但也有正电平有效的。 恨湃搓擞码呜簇衷弛财吧箱设但氮释赂斌硫厘继浓妓茂豪萍靠诸异下韶棵第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计28任务任务要

14、求要求最简单的最简单的逻辑电路逻辑电路基本思想:基本思想: 二、组合电路的设计二、组合电路的设计椎披电仲纹涡掀恳疯话柱色矾犯捷馋桅吠棚脏镁丑求门遗秽攘圈巧锡沏含第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计1. 指定实际问题的逻辑符号与含义,列指定实际问题的逻辑符号与含义,列出真值表,根据真值表写出表达式。出真值表,根据真值表写出表达式。2. 用逻辑代数或卡诺图对逻辑表达式进用逻辑代数或卡诺图对逻辑表达式进行化简。行化简。3. 画出逻辑电路图。画出逻辑电路图。设计步骤:设计步骤:29到凋屁炊咐吃愉啦箕鸯怕钞淮拜播冲膊铡稼遣箍肠骨债口草唾嘘羹敲蔡动第四组合逻辑电路的分析与设计第四组合逻

15、辑电路的分析与设计例例1:设计三人表决电路(:设计三人表决电路(A、B、C)。每人)。每人一个按键,如果同意则按下,不同意则不按。一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,结果用指示灯表示,多数同意时指示灯亮,否则不亮。否则不亮。1. 首先指明逻辑符号取首先指明逻辑符号取“0”、“1”的含义的含义。三个按键三个按键A、B、C按下时为按下时为“1”,不按时为,不按时为“0”。输出量为。输出量为 F,多数赞成时是,多数赞成时是“1”,否,否则是则是“0”。2. 根据题意列出逻辑状态真值表根据题意列出逻辑状态真值表。30捡弯个桌眼兽验趴熟均狡簧镰荧缠措秉棋店伏砾妖

16、墅割邮借嚼西萍花膀祸第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计根据题意,写真值表根据题意,写真值表31捏润疙扼善徘凭挝驭杠攘裸奋恶莫沼树蚂娇醛核跌厦痉烹尔兽及厉俗煽疽第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计ABC0001111001ABACBC3. 画出卡诺图,化简函数:画出卡诺图,化简函数:32漫洼邀地镰警敢燥圾笺正英冉咳桑龙糙码茹孔手难划拄梆笺斑峭存痹其杖第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计4. 根据逻辑表达式画出逻辑图。根据逻辑表达式画出逻辑图。& 1&ABCF33似弛搏钢佩裁旅掏叫漓替涨剥梭损傍泉阳擦恤涉痘堑扮罢抚划所逻千晾逾第四组合逻

17、辑电路的分析与设计第四组合逻辑电路的分析与设计&ABCF若用与非门实现若用与非门实现34沽免吻疫窟频海贼后顾兹资景峡倍甸而恤苑君颓龚辟某斥床糕冯劲节扔砂第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例2. 设计一个一位全减器,两个减数分设计一个一位全减器,两个减数分别是别是A、B,Ci 是低位向本位的借位,是低位向本位的借位,Co是本位向高位的借位,是本位向高位的借位,F 是差。是差。解题步骤:解题步骤:1)根据题意和一位二进制数的减法规)根据题意和一位二进制数的减法规 则,写真值表;则,写真值表;2)根据真值表画)根据真值表画K图,化简逻辑函数;图,化简逻辑函数;3)根据所用器件

18、,画出电路图。)根据所用器件,画出电路图。35烹崩涪症墓讨各凌守沽碟仆危碰澡敬唯欧票拽通他鬃巧亲证技弊棺遣忙存第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计1. 根据题意,写真值表根据题意,写真值表36有犀静吠钳去嘿卯联伎欣游丙褒庆青柱参型财课怜她架呈闻挽照染城反与第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计CiAB0001111001CiAB0001111001FCo2. 画画出出卡卡诺诺图图37气忱琵见摈湛隅夕拭赢泊瞻孜有哭副禽氰札传措巾役蜀模雾界土左舰搭悄第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计3. 化简并根据所用器件调整逻辑函数化简并根据所用器件调

19、整逻辑函数38惕透钉哆洪肮噎幻遥琢悠茵苑吸瑟敖更传忧掏萤圃屯民甥定训镁泽仅罕鞍第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计4. 画出逻辑电路图画出逻辑电路图&CiBF=1=1CoA1本例本例 完成完成39武蝉辈盟夹渺呀瓷西踞征漫秒涪搽糕财稀镭咽勉慰袜沦析堵辛格害蓝资垦第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计401)正确建立给定问题的逻辑描述是关键;)正确建立给定问题的逻辑描述是关键;2)工程考量,指标兼顾:电路简单,器件)工程考量,指标兼顾:电路简单,器件 多见门类少,级数少,功耗小等;多见门类少,级数少,功耗小等;3)不同的逻辑表达式可能功能相同,如)不同的逻辑表

20、达式可能功能相同,如 组合电路设计的总结组合电路设计的总结缄褪墨鞍出范淡红假函绅渝拂兔坟拢几苞眨侈育忽叠态馅耘付铀寓嘿据滋第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计41三、三、中规模集成(中规模集成(MSI)组合电路)组合电路皱秋谊艺克轧株掣撰著沽历季皇轮苫衬怒讫贾佯组味琵胳奇磕糙价胖们错第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计常用常用MSI组合组合逻辑器件:逻辑器件: 编码器编码器 译码器译码器 数据选择器数据选择器(MUX) 数据分配器数据分配器 数码比较器数码比较器 加法器减法器加法器减法器42卤怎淳医馁恨屈遣港浦帅些局摈挝桓祖曼踌拔唾亿状峪俩挎踩信卷庞葫疲

21、第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计一、一、 译码器译码器译码是将某个二进制编码翻译成电路的译码是将某个二进制编码翻译成电路的某种状态,是将输入的某个二进制编码与电某种状态,是将输入的某个二进制编码与电路输出的某种状态相对应。路输出的某种状态相对应。 二进制译码器二进制译码器 二二-十进制译码器十进制译码器 显示译码器显示译码器分类:分类:43件熟馁慈醛楔赋串爽眠丛纷支群和疙诧箭屁里做谍卿钒棠耶卖澡楔阉纂淡第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计(1)二进制译码器)二进制译码器将将n个输入的组合码译成个输入的组合码译成2n种电路状态。种电路状态。也叫也叫n-

22、2n译码器。译码器。译码器的输入:译码器的输入: 一组二进制代码一组二进制代码译码器的输出:译码器的输出:一组高低电平信号一组高低电平信号44雷旷黑赘敞轩利呐楷埃织椎牛款初粱耗佯闺鞍粘骨烟贫洋仕啡暮钱径汞烦第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计452-4 译码器译码器3-8 译码器译码器常用二进制译码器举例常用二进制译码器举例休宰国塔夏雌矩法辖惯磅愉进续凌橙桶赚晋凸凑铡恨瑰撂喜妒绪筒菇佃皮第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计2-4 译码器译码器74LS139的内部线路的内部线路46&A1A0输入输入使能端使能端输出输出11111印泵迎勤梯睡来追铀启颧景栽段

23、果耶小簇祟鹤戏领搁节醋怯焊撵黍亮知剧第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计74LS139 2-4译码器的功能表译码器的功能表注意:译码器功能表要牢记注意:译码器功能表要牢记47嫌狡撑痞俘衬稍之吩窟靠诱慕诊亏肉逾斑六匿币净冬丢越度外就书造落使第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计74LS139管脚图管脚图一片一片139种含两个种含两个2-4译码器译码器48壳涅偶谈鞭神重滥碉炸尾直接斑变航雪早榷期泅咖残魔疽授县貌晾叁互妇第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例:利用译码器分时将采样数据送入计算机。例:利用译码器分时将采样数据送入计算机。2-4线

24、译线译码器码器ABCD三态门三态门三态门三态门三态门三态门三态门三态门总总线线49坷绑宿熙嚎抿絮搭冰灰厕墓蠕蓟戎接台虽蜜裤舞酵篡吭戈掷吾烘谚狐酵烩第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计工作原理工作原理:(以:(以A0A1=00为例)为例)000数数据据2-4线译线译码器码器ABCD三态门三态门三态门三态门三态门三态门三态门三态门总总线线脱离总线脱离总线50柞跺钙饺曝位讥饵艰筹三希续渝角净棉炉逻巾劣习札陵冉勺克场董曰内帛第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计(2)二)二-十进制译码器(十进制译码器(BCD译码器)译码器)51将输入的一位将输入的一位BCD码(四

25、位二进制数)码(四位二进制数)译成译成10种不同的电路状态。种不同的电路状态。BCD 译码器译码器BCD 码码啤铅羔弊迁看吻盎旋缠蛇烧凿钻链匡苑戎儒抓獭晴姆嫡锋问袜蝉浚段檀蹬第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计(3)显示译码器)显示译码器二二- -十进十进制编码制编码显示译显示译码器码器显示显示器件器件在数字系统中,常常需要将运算结果用在数字系统中,常常需要将运算结果用人们习惯的十进制显示出来,这就要用到人们习惯的十进制显示出来,这就要用到显示译码器显示译码器。52雇修掐倪梁卡港达毛单侮婴铺拙违伙论帐逢岗淆董病弦报掀芒克情唱装耘第四组合逻辑电路的分析与设计第四组合逻辑电路的

26、分析与设计abcdefg53显示器件显示器件: 常用的是常用的是七段数码显示管七段数码显示管a b c d e f g+5V共阳共阳共阴共阴坚食圈物泣扑阵锣栓谬拄菇晶慨淌戳蚌特哎的铁沙恿烛妥圈赫睬亮岩粟惮第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计显示器件显示器件: 七段数码显示管七段数码显示管显示显示 a b c d e f g 0 1 1 1 1 1 1 0 1 0 1 1 0 0 0 0 2 1 1 0 1 1 0 1abcdfge54终茸宿输友洪社子释秽乎剿刮仪双融抽段康涯困柠污酗涎烈臃揣腐境细半第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计显示译码器显示译码器:

27、11474LS49BCBIDAeabcdfgUccGND74LS49的管脚图的管脚图消隐控制端消隐控制端557暂笋窍匪慎捍磕粟剩杀施宛施悍臆潜变搏整辜浸愈昨孙骆砰瑞搭责赶根渠第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计功能表(简表)功能表(简表)输输 入入输输 出出显显 示示D ABIa g10XXXX0000000消隐消隐8421码码译码译码显示字型显示字型完整的功能表请参考相关的芯片手册。完整的功能表请参考相关的芯片手册。56建哆钾蒜侠燕逢益朗维错瞥欠法捂财丽撒微尿诧缀笆森资酬锻右柠波控榨第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计74LS49与七段显与七段显示器件

28、的连接示器件的连接:bfac d egbfac d egBID C B A+5V+5V74LS49是集电极是集电极开路,必须接上开路,必须接上拉电阻拉电阻74LS4957荷换尔酌怎埠押矾圈醇苫锅癌筷帐猛峪白读郑勉夜累斯削驴棉例噶骇谴廖第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计二、二、 数据选择器(数据选择器(MUX)从一组数据中选择一路信号进行传输的电从一组数据中选择一路信号进行传输的电路,称为路,称为数据选择器数据选择器。A0A1D3D2D1D0W控制信号控制信号输输入入信信号号输输出出信信号号数据选择数据选择器类似一器类似一个多掷开个多掷开关。选择关。选择哪一路信哪一路信号由

29、相应号由相应的一组控的一组控制信号控制信号控制。制。58梢摔颠蒂达抽灾咖庐撞过筹抑躬狸贞哎尉弦幢艇铰藉荆渭惟服洲琉墩昆妨第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计594选选1 MUX常用数据选择器举例常用数据选择器举例 D0 D1 D2 D38选选1 MUX D0 D1 D2 D3 D4 D5 D6 D7掖沥夫瘦脂唬亥愧囱垃笑呈壹掇纲霜行洁峪蓑札串护蹬枕腊贰检怠肤挞谅第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计集成电路集成电路74LS153使能端使能端604选选1 MUX的性质(真值表)的性质(真值表)越悟惜基表掳叔铆傅江梆龋超银驹吾誉楼窒贯钻裁澎奏兢境苔溅随相该俏第

30、四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计4选选1 MUX的性质(函数式)的性质(函数式)61坷徊甫卒逞跳泛辨嗣泵泊茄秋阉醒疤芽故粪诅奎译礁恕筋庙乏殖伍悄敢照第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计4选选1 MUX的性质(的性质(K图)图)功能表功能表62A0A10101Y梅大柏啤扛专诫防殿逮贝洪茎饲迟乞本哗殿足和六瞅尹枪蛊砾募挚狞援噪第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计集成电路集成电路 74LS151638选选1 MUX的性质(真值简表)的性质(真值简表)查晦凰躲综挡戏没弹凭冈钻逝径淘密棺肩帕瘤逸弗援凰剐钮虾恍鲜尊躇兹第四组合逻辑电路的分析与设

31、计第四组合逻辑电路的分析与设计8选选1 MUX的性质(函数式)的性质(函数式)64双并茅肪崖驼峡讼枫杨颈俩稀淀肌循栖蝴叙孟缠脓跟妮散洗吉裂墅刮置帮第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计8选选1 MUX的性质(的性质(K图)图)65A0A2A10001111001Y8选选1 MUX D0 D1 D2 D3 D4 D5 D6 D7馁爱插肆缚紊扰语梦芳观兴哥拣叁赔浙袍彰泅缴坐健雍撑姿枫弱险站里投第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计用两片用两片74LS151构成十六选一数据选择器构成十六选一数据选择器D0D7A0A1A2D0D7A0A1A2&A0A2A2A3D8D

32、15 D0D7 =0D0 D7=1D0 D7断执真侮踢琳靳砸歹壮笆腰浑吱皆续设尤阀男舞浆袖娥盘铣蛛铃数援梧涟第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计用两片用两片74LS151构成十六选一数据选择器构成十六选一数据选择器D0D7A0A1A2D0D7A0A1A2&A0A2A2A3D8D15 D0D7 =1D8 D15=1D8 D15已宰参渐客路充抵森朋乌逐集未得通奖航凶夕靛形匠声蚜妮翟扛僻忽汰英第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计三、数码比较器三、数码比较器比较两个数的大小或是否相等。比较两个数的大小或是否相等。 1)一位比较器)一位比较器 2)四位比较器)四位

33、比较器68绦仪纂怔鞘囊摘脂砂熟为古己往朴灭官肆魁喘缎淫鸽怜眷橇威汹何翠除坤第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计(1)一位数值比较器)一位数值比较器功能表功能表69洲豢累娃惭矢辜费沿晴之锤熄橱优卑搭籽墨湾缠坏阶钧回有哭踌扭爬彭梧第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计70梦等驾颁因刷音源太杉靡纤统疤魄饭囤婉龙兽前室爪辙戳壬吠氟提双稍妒第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计逻辑图逻辑图逻辑符号逻辑符号A=B&=1ABAB 71ABABAB)L(ABA=BAB(A=B)LB1B0B3B2A1A0A3A2诌嫁丽抡鸦慎悟载算殴虽雪契功迎嫡卡躬湃凹平瞒

34、绘短苟舜玫阜讯囱似算第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计四位集成比较器四位集成比较器74LS85A3B2A2A1B1A0B0B3B3(AB) AB A=B ABGNDA0B0B1A1A2B2A3UCC低位比较结果低位比较结果比较结果,可向高位输出比较结果,可向高位输出(AB)LAB A=B AB)L(ABA=BAB)L(ABA=BABA1B1A0B0A3B3A2B2(A=B)L?010?74LS85高位芯片高位芯片 74LS85低位芯片低位芯片74仍涎第晒涨楼李骚泵鹰弯亲秘讽实姨侣塞碧雾恃职拼喜玩浅氧刘殖罢另卿第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计MSI

35、组件都是为了某种专门的逻辑组件都是为了某种专门的逻辑功能而设计,但是通过适当的设计和连功能而设计,但是通过适当的设计和连接,可以实现接,可以实现一般的一般的组合逻辑功能。组合逻辑功能。用用MSI 组件设计逻辑电路,可以减少组件设计逻辑电路,可以减少连线、提高可靠性。连线、提高可靠性。75四、用四、用MSI组件实现组合逻辑函数组件实现组合逻辑函数湍憎琉桅轿违衔默念眷要臻息湾简浸央嘻汇谬铺晦狭璃飘旷惟遁镰等搐臀第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计 方法方法: 1)函数对比法(代数法)函数对比法(代数法) 2)卡诺图对比法)卡诺图对比法 76(1)用数选器)用数选器MUX 实现逻

36、辑函数实现逻辑函数 辣歌替幢性革争俄佃唐酚皂赣启挽扼畦酞雅顺烁捷咸也涯旺激遏号瓢范粒第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计1)函数对比法(代数法)函数对比法(代数法) 例例1:用用4选选1 MUX实现如下逻辑函数。实现如下逻辑函数。77夕镊压蝇雍蛛娠闯窑味抓牡齿雅梁眯髓坊狞另抿泅皖葫络僚残规苹谐姥僳第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计与四选一选择器输出的逻辑式比较与四选一选择器输出的逻辑式比较:可令:可令:变换:变换:78解:解:对对佃浮驮秧寂蛊屑兹凄侗檬规色暖千右添膜邓舰甲敲诣旬夺胰诱般耐聚班垢第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计D0

37、D1D2D3A0A1YBCAF“1”接线图:接线图:74LS153791你塔嚣棘疆阴因芋慌罪柑拾须霓充败娇爷仇镜惧冲霜艳峭杰寺堡残服肋臂第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计2) 卡诺图对比法卡诺图对比法 将将n个变量函数的个变量函数的K图与图与n个地个地址输入的址输入的MUX的卡诺图对比的卡诺图对比 80咸瞅深缩鳃同沦煤眶蔗血敛潘偷捣魁符春推价苍汐溪蝴显杏洽相宾讲惩兔第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例2:用用8选选1 MUX实现如下逻辑函数。实现如下逻辑函数。ABC0001111001A0A2A10001111001YF对比对比81旱掖送患驹斑唁咆

38、押被俺屡坤封选未弄宣俱弗用终邮仔硷肃杉波瓮限毁旅第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计如令:如令:电路图:电路图:F8选选1 MUX D0 D1 D2 D3 D4 D5 D6 D7BCA 0 0 0 1 0 1 1 182想靛灾弓猖哭辊命鞭傀绩品插肤栽位宰为几如日容悠洋组溶杆层隔顺玖秆第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计 卡诺图对比法卡诺图对比法 如如函数的变量数比函数的变量数比MUX的输入的输入地址个数多时,关键是真值表地址个数多时,关键是真值表与卡诺图的与卡诺图的等效降维变换等效降维变换 83公娃灯孰避胯馒睫泳垣窄蔡纽胰粕竟姜狸什椭俄蓉布辜牛鸡联篇不胆

39、欧纲第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计真值表的降维变换真值表的降维变换 等效等效变换变换84歧招麓琵墙苫伎廊烽蕾莉堪妒侯搏咆腥疲堕秘纂栈垦锯明翱碑这娟剑皱胀第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计ABC000111100185AB0101FF卡诺图的降维变换卡诺图的降维变换 等效等效变换变换韦闽文呵活蓉袁限吃江创胚买四撂珊油牧彼斋寿钡怕隙班涨漓局捻瘤挑诸第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例3:用用4选选1 MUX实现如下逻辑函数。实现如下逻辑函数。ABC0001111001AB0101解:由于如下等效变换解:由于如下等效变换FF86

40、妨耸仁容却孪毒但乘捐亩药带训埃篱傻辈死日步铣津啦死泄拇见秘洁瞧韶第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计注意到对注意到对4选选1的的MUX:A0A10101YAB0101F对比对比令:令:87香银基凌秧痰拎味霓培腐喝鸳台佐洲食寇拔隅驭楞末撵勋儿饮枯率暗沽熙第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计D0D1D2D3A0A1YABCF“1”接线图:接线图:74LS15388“0”靴聘画攻坞委驮燥契贵希香戌氛箩脑灰宜藕陪荧阀范怎牟士臭搭猴烈锗迁第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计89(2)用译码器实现多输出逻辑电路)用译码器实现多输出逻辑电路 涵滥恼

41、走抢宅磐蓝凶以淳懈木湍厕摈渠槛域晓百锚端浦阴胡距鸣及掖眼慎第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计从功能表可知,在使能端使能的情况下:从功能表可知,在使能端使能的情况下:2-4译码器功能表译码器功能表90捣朴租猩遍南亏勉烛糙磕铸伙持拭秀怂鞘沤黍琐酋延虱巴痹壬归恢拱啥芜第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计例例4:用用2-4译码器产生译码器产生2变量多输出函数。变量多输出函数。91解:由于解:由于朱续渐遁赋胀膝惰符挪焦垂疙饵参故跌栅湾淆寂角瞄锥劳纵素姐擞桃硬卿第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计接线图接线图:92Z2Z1&2-4译码器译码器窒

42、金传八吨淫遭嗡绪曝迷卧堑匠昂抄汹痢喇唇掠默唐稀魏厅升谷碗乎晤留第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计93例例5:用用3-8 译码器实现下列三变量二输出函数。译码器实现下列三变量二输出函数。解:由于解:由于面稻归班戏蝶避胁晾伶偏庙浚很拥跑驰升和牺工菲夜开吱率裤济咕缘钠献第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计94接线图接线图:3-8 译码器译码器F2F1& A B C 1 唬乓段晋象叛雁厂童陌咯器哪儒爸镀衷鞋预琅凭段蝶促碴锣次懦沦伴亿斩第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计本章的内容就是这本章的内容就是这些,谢谢大家!些,谢谢大家!苏谎惺狮埃篙搀边粕赦蛮掣躲坟菩较业产哲午侧龄辽研滋院扑早楼僵骇南第四组合逻辑电路的分析与设计第四组合逻辑电路的分析与设计

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 工作计划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号