四章脉冲与数字逻辑电路

上传人:M****1 文档编号:567631851 上传时间:2024-07-21 格式:PPT 页数:187 大小:3.53MB
返回 下载 相关 举报
四章脉冲与数字逻辑电路_第1页
第1页 / 共187页
四章脉冲与数字逻辑电路_第2页
第2页 / 共187页
四章脉冲与数字逻辑电路_第3页
第3页 / 共187页
四章脉冲与数字逻辑电路_第4页
第4页 / 共187页
四章脉冲与数字逻辑电路_第5页
第5页 / 共187页
点击查看更多>>
资源描述

《四章脉冲与数字逻辑电路》由会员分享,可在线阅读,更多相关《四章脉冲与数字逻辑电路(187页珍藏版)》请在金锄头文库上搜索。

1、第四章第四章 脉冲与数字逻辑电路脉冲与数字逻辑电路讲篡驱涉篱宇桐见扒廓狡猿脏砖屠厘末艇阴盾玉炉好刁包獭装腮祸迢坝皑四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路4.1 脉冲电路脉冲电路4.2 三极管反相器三极管反相器4.3 脉冲的整形与鉴别脉冲的整形与鉴别4.4 基本逻辑电路基本逻辑电路4.5 双稳态触发器双稳态触发器4.6 脉冲的计数和显示脉冲的计数和显示4.7 模数和数模转换模数和数模转换警架椒椽闺竿甄赵弄宠惹土渺销父陕移歇蚕盆役纬之坝织觉练蛮历对炉誉四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 一、一、数字信号和模拟信号数字信号和模拟信号电电子子电电路路中中的的信信号号模拟信号模拟信号数字

2、信号数字信号随时间连续变化的信号随时间连续变化的信号时间和幅度都是离散的时间和幅度都是离散的恶纫震忙评誉稍坷细抓渝在振双烬间惕豹盼黔示姜教火祁未佛词政签的特四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路模拟信号:模拟信号:tu正弦波信号正弦波信号t锯齿波信号锯齿波信号u氨呼幕薪署恐快禾起叛釜朋守兑酉谆擎嘲菲郊疤爬掠碑铜慕殉亏善锅春腊四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 研究模拟信号时,我们注重电路输入、研究模拟信号时,我们注重电路输入、输出信号间的大小、相位关系。相应输出信号间的大小、相位关系。相应的电子电路就是模拟电路,包括交直的电子电路就是模拟电路,包括交直流放大器、滤波器、信号发生

3、器等。流放大器、滤波器、信号发生器等。 在模拟电路中,晶体管一般工作在放在模拟电路中,晶体管一般工作在放大状态。大状态。药综酞喊母溺拼阔脾翔邹缕景烹镀舵材履婆儡衣献僳旧赚揩棉繁戎徽仆撰四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路数字信号:数字信号:数字信号数字信号产品数量的统计。产品数量的统计。数字表盘的读数。数字表盘的读数。数字电路信号:数字电路信号:tu宠吮停虐前咱泽替歇肖宝浩芳牺绸材具镍毡他谴木沃虹艺瓮竖常募兹徽虫四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路研究数字电路时注重电路输出、输研究数字电路时注重电路输出、输入间的逻辑关系,因此不能采用模入间的逻辑关系,因此不能采用模拟电路的分析

4、方法。主要的分析工拟电路的分析方法。主要的分析工具是逻辑代数,电路的功能用真值具是逻辑代数,电路的功能用真值表、逻辑表达式或波形图表示。表、逻辑表达式或波形图表示。在数字电路中,三极管工作在开关在数字电路中,三极管工作在开关状态下,即工作在饱和状态或截止状态下,即工作在饱和状态或截止状态。状态。匆悍筷雄鲤马批售薄狄簇糖峭淋饭刷甸付激鲸铜差霉略陕篮猎尚旭甚颈廉四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 在近代电子设备中,按照信号形在近代电子设备中,按照信号形式的不同式的不同, ,通常我们将电路分为两大通常我们将电路分为两大类:模拟电路与数字电路。模拟电路类:模拟电路与数字电路。模拟电路处理的是

5、模拟信号;数字电路处理的处理的是模拟信号;数字电路处理的是数字信号。是数字信号。 数字电路区别于模拟电路的主要数字电路区别于模拟电路的主要特点之特点之 一是:它的工作信号是离散的一是:它的工作信号是离散的脉冲信号。最常用的脉冲信号是方波脉冲信号。最常用的脉冲信号是方波 ( 矩形波矩形波)。如何产生方波以及对不理。如何产生方波以及对不理想的方波如何整形,是本章讨论的重想的方波如何整形,是本章讨论的重点。点。妒岁腿件丧宵鹏钥绑纂讶秦点捞刻椭眺圣氢械比赡芜佐湛油焚荤要嗓榜缺四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路t0ut0u 二、二、脉冲电路脉冲电路 所所谓谓脉冲脉冲电压电压或或电电流流是指在极

6、短是指在极短暂时间间暂时间间隔内作用于隔内作用于电电路的路的电压电压或或电电流。流。 t0ut0u尖脉冲尖脉冲方波方波矩形脉冲矩形脉冲梯形脉冲梯形脉冲即嘿柜徒查先洗刑掏摩聘开撒肺标赋兴舱磕台秦狼畜州徊加秸颧邪捉使夯四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路脉冲上升时间:脉冲前沿从脉冲上升时间:脉冲前沿从0.1Um上升到上升到0.9Um所需要的时间所需要的时间脉冲下降时间:脉冲前沿从脉冲下降时间:脉冲前沿从0.9Umx下降到下降到0.1Um所需要的时间所需要的时间 三、三、脉冲的主要参数脉冲的主要参数Um0.9Um0.5Um0.1Um0twtrtftp脉冲幅度:脉冲电压或脉冲幅度:脉冲电压或电

7、流由电流由0跳变至最大值跳变至最大值前沿前沿平顶平顶后沿后沿T脉冲宽度:脉冲宽度:从脉冲前沿从脉冲前沿上升到上升到0.5Um处开始,处开始,到脉冲后沿到脉冲后沿下降到下降到0.5Um为止为止所所持续的时间。持续的时间。也称有效脉也称有效脉宽。宽。脉冲周期:脉冲周期:周期性重周期性重复的脉冲复的脉冲序列中,序列中,两个相邻两个相邻脉冲间的脉冲间的时间间隔。时间间隔。曝攘岛擦紊曼腰荤照蛤逻夜瑶投颗揽江业黑谩贷熙耻桂佣惊财絮吐寞硼漳四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路脉冲频率脉冲频率:脉冲周期T的倒数,f = 1/ T,表示单位时间内脉冲重复的次数。占空系数占空系数tw / T :周期性脉冲

8、宽度与脉冲周期的比值。碍摄掸美渤涡愈洞熙桨翱壶贱闽戳煤芭愈紫添亭瘪删瓣芳寇藐踞忆勘侵镐四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 四、四、RC分压电路分压电路 预备知识CRRESRC的充电过程iEUc0tE/Ri0tRC的放电过程i电容两端的电压UC和放电电流i都从它们各自的最大值(E和E/R)按指数规律衰减,最后到零 。0.63E涛眯驳付酚例蝗箕帚晚震畏贝澈翟贡锌弹严帖舶蔓灸朗狼蛤哑误谈民碟窜四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 四、四、RC分压电路分压电路uiuoR1R2CoUmui0tuo0tUm几耳画端卒完宽虞陷唁济角聘磷膀熏岔诗杆都硅舀数悯绢参撑践早坤俗连四章脉冲与数字逻辑

9、电路四章脉冲与数字逻辑电路uiuoR1R2CoCj 波形的改善波形的改善uo0tCj合适uo0tCj过小uo0tCj过大Cj选择合适时,输出波形的起始值UO等于终止值 , 或 两段电路的时间常数相同 折椭堕亮谜抡酶握斡覆新班匿诽铂青肩钉瑚唾夸仔早拎纂函靖贾铅彩屈宦四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 五、五、脉冲的微分脉冲的微分uiuoRCui0tUmtwuo0tUm-Um Uo只是反映输入电压Ui的突变部分,对于输入电压的恒定部分,输出为零。 朱圭充硷馅溪疚午谎麓沂姬磷脸医叭儡偏拟腔派捐碌斧伎锭抹难冒夹华滋四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 六、六、计数率计电路计数率计电路

10、泵电路泵电路D1D2uiuoRC1C当输入Ui由零上跳变到Um时 导导通通 充充电电, 每秒充电电量为每秒充电电量为nq当输入Ui由Um下跳变到零时 截止截止通过通过D2放放电电通过通过R放电放电达到平衡时 当nRC1Ibs,三极三极管进入管进入饱和区饱和区, UCE 0.3V放大区放大区当当Ib0时时,晶,晶体管工体管工作在作在截截止区止区一、三极管的开关特性一、三极管的开关特性 uiuoKRUccIcs禽懦蛰喘抠账儒亮触骚馏樊茫盎蟹撤炙舟咒口喘蔚创臻知孝司你履缩深及四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路开启时间:开启时间:三极管由截止转变为饱和导通所需的时间。 在开关电路中,三极管工

11、作点的移动范围很大,在输入信号ui的控制下,工作点Q能从截止区,经过放大区,到达饱和区,或反之。它是一种大信号运用状态。 关闭时间:关闭时间:三极管由饱和导通转变为截止所需的时间。通常,关闭时间比开启时间要长得多。通常,关闭时间比开启时间要长得多。拟冒雾酒桑占代奔掣笺困呸崭敦毕谆匈饲剃桩颓距径茄狡心泌退碉挂赎刊四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路uituot+Ec0.3V二、反相器二、反相器RcR1uiuo+EcuoR1R2ui+EcEbRcC陛滦很墙罕住舔汇瘦痕粟写腋呼盘铭钡慑惟衡醒稻慑突庞印溺律压伞锯坞四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路满满足三极管可靠截止的条件是:足三极

12、管可靠截止的条件是: Ube Ibs,其中,其中 IbsEc /Rc 耍治怪种空邪梦黔谬舰俏粱偷酉粮浆卫韶喂颤蔷塞站章市呐炬复轻廷颂串四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路正脉冲延时电路uoR1RBui+EcRcCuituotT灌喇隐糠彰粱彝缴河轩往微瞪拽膜滑吠秃造尼春慢鉴江骄彤刹兰云叭准条四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路+VCCF4.3 脉冲的整形与鉴别脉冲的整形与鉴别S 将各种形状和幅度的脉冲转换为幅度一致的矩形脉冲脉冲的整形脉冲的整形 在整形过程中,把幅度较小的脉冲消除脉冲的鉴别脉冲的鉴别 ui0t0tuo输出波形输出波形步撑艇磐杯刑藐顺瞅坛化谩彩拘熄隧普浴漾炕虾葱菌鞋

13、隧江且洒楔技挞塌四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路一、二极管幅度鉴别电路一、二极管幅度鉴别电路uiuoRCD1D2RRW-E通过调节通过调节RW可钳可钳制在任意的负电平制在任意的负电平上上ui0tu10tuo0t削波电路削波电路钳位电路钳位电路u1隆憎意经滤愧秉涩煞宣驮梗帧风瑟崎前裁斌骸鲁虱簇羽脸侍稿铬昔竹内妹四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路二、施密特触发器二、施密特触发器uiuoR1Re+EcRc1Rc2R2T1T2ui0tuo0t三极管特性三极管特性Ic1Uc1下降下降Ube2下降下降Ie2减小减小Ics2不变,不变,T T2 2仍仍处于饱和状态处于饱和状态Uc1下降

14、到一下降到一定程度,使定程度,使T T2 2脱离饱和脱离饱和ui进一进一步上升步上升Ic2开始下降开始下降Ui=0T T1 1截止截止T T2 2饱和饱和U Ue eUbe1T T1 1饱和饱和T T2 2截止截止UT+UT-稳态稳态1 1稳态稳态2 2上限阈值电平上限阈值电平下限阈值电平下限阈值电平逸硫曰崇阻脑萤悦蠢际莲岂织钳云蔑碳和盯瞻歹闷皋搬字捅讥砧匙蚤索炎四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路uo0uiUT-UT+电压传输特性T1截止截止T2饱和饱和T1饱和饱和T2截止截止监奄焉釜喇荚券删钓毒示胚鞠孔疮贸馋秤衅艺寇伟棠跌肇汝鸵轧当箍陛追四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路

15、集成运放组成的施密特触发器集成运放组成的施密特触发器 实际上是一个具有正反馈的电压比较器 Usuoui+UsR1R2uf尸娩搏溺臂眨琶正舅梢赔乱砖寇兑逆梢馁尤宇瞅铜弱陵构重咨帖墅望舔且四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路uoui+UsR1R2uf假设在起始状态假设在起始状态ui 脉冲波形的整形 喇貌烟滨跨镁迈离咆韦陶蛛缔馆辆茫锥力剥逸庶杯西学送友奈获封卑骨篓四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 脉冲幅度鉴别 0tui0tuou10tuiui信号信号信号信号噪声噪声噪声噪声噪声噪声0tuo 电压比较 禾级侣显瞳炬念钡寻助聋男重泳这拦您壹琴瓤死吓从铰暑溅卵山枕候猛牵四章脉冲与数字逻

16、辑电路四章脉冲与数字逻辑电路基本逻辑电路基本逻辑电路逻辑逻辑“条件”与“结果”的关系逻辑电路用电路的输入信号反映“条件”,用电路的输出信号反映“结果”。电路的输出与输入之间构成一定的逻辑关系。逻辑变量真真假假1逻辑运算逻辑运算0逻辑运算逻辑运算霜怪骤榷袍邯冬咳挂尸韭玄颊疥界训烷刷奸旷脯娘河殿溜塞型柿挤呵鲤与四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 逻辑代数与基本逻辑关系逻辑代数与基本逻辑关系在数字电路中,我们要研究的是电路在数字电路中,我们要研究的是电路的输入输出之间的逻辑关系,所以数字电的输入输出之间的逻辑关系,所以数字电路又称路又称逻辑电路逻辑电路,相应的研究工具是,相应的研究工具是逻

17、辑逻辑代数(布尔代数)代数(布尔代数)。在逻辑代数中,逻辑函数的变量只能在逻辑代数中,逻辑函数的变量只能取两个值(取两个值(二值变量二值变量),即),即0和和1,中间值,中间值没有意义,这里的没有意义,这里的0和和1只表示两个对立的只表示两个对立的逻辑状态,如电位的低高(逻辑状态,如电位的低高(0表示低电位,表示低电位,1表示高电位)、开关的开合等。表示高电位)、开关的开合等。韦酒聊赐电苑邀烷姥叫掉篮绰抬狞寐瑰驳舵喀彤笑迫睦奈遵媚属瑟花胜职四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路门电路是用以实现逻辑关系的电子电门电路是用以实现逻辑关系的电子电路,与基本逻辑关系相对应,门电路主路,与基本逻辑

18、关系相对应,门电路主要有:要有:与门与门、或门或门、与非门与非门、或非门或非门、异或门异或门等。等。在数字电路中,一般用高电平代表在数字电路中,一般用高电平代表1、低点平代表低点平代表0,即所谓的,即所谓的正逻辑系统正逻辑系统。一、基本逻辑门电路一、基本逻辑门电路褐矮砸揉导牺擦锑衙疲渍荫脖千辆酷忿淆榔笼泳未揉屑口辜馒丰摊插找鬼四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路(1)与门)与门A、B条件都具备时,事件条件都具备时,事件F才发生。才发生。EFAB&ABF逻辑符号逻辑符号“与与”逻辑逻辑冤星棋核肇颠修古炯祟唱阜毛缓姐甭雏佳仪娃娟爵涎姚舆据亚挽抑帐漫捶四章脉冲与数字逻辑电路四章脉冲与数字逻辑

19、电路F=AB逻辑式逻辑式逻辑乘法逻辑乘法逻辑与逻辑与真值表真值表ABF000010100111烹邱藉批皮陆涂满沟踞脚倪赶苫录仿尸浸闸瘫登踌丈灿袋付缮盈忽神撤霉四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路二极管与门二极管与门FD1D2AB+12V设二极管的饱和压降设二极管的饱和压降为为0.3伏。伏。门电路门电路勋邵咨暗某坯讳碗联断雏头副蹋狂臭诊诸惺培铸躺狱艺佛傈除扼颗理妄艳四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路“或或”逻辑逻辑A、B只有一个条件具备时,事件只有一个条件具备时,事件F就发生。就发生。1ABF逻辑符号逻辑符号AEFBC(2)或门)或门催资熙座葡奴航痉及矣莲轩施燎辨正郸嫉酌匣胰镭

20、楼权悲谜到羹谣相伦诸四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路F=A+B逻辑式逻辑式逻辑加法逻辑加法逻辑或逻辑或真值表真值表ABF000011101111普殖桩壶局刷说蜜旅矿鼓佯芽均乾泻沦滨成丑哉氛却驾疟辅法前态具暇礁四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路二极管或门二极管或门FD1D2AB-12V吻弄敦扭恍纵坊观颁咳枣撑膀氟采池锅写蚀满杀嗅歹灼渝骚增舰桨辰镭竹四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路(3)非门)非门A条件具备时条件具备时 ,事件,事件F不发生;不发生;A不具备不具备时,事件时,事件F发生。发生。逻辑符号逻辑符号AEFRAF“非非”逻辑逻辑琅凉拢诸菏湘掌滑娱擦息士庆有

21、窗匹跟轰落镇雾型促厨欲儡袍财态枢堤拴四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路逻辑式逻辑式逻辑非逻辑非逻辑反逻辑反真值表真值表AF0110隅琵凑时胁泣赋羹贴劝西呢芋翱埠探村敲博芯欢辛报费赃执延禁锅掣屏翟四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路R1DR2AF+12V +3V三极管非门三极管非门嵌位二极管嵌位二极管(三极管的饱和压降(三极管的饱和压降假设为假设为0.3V)潞彝蕊折到矣窗澎宋琅佳仑累诞罢晰彻雨逛渊屠惨孰咬炕僻真国虾昌剃戎四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&ABCF(4)几种常用的逻辑关系逻辑)几种常用的逻辑关系逻辑“与与”、“或或”、“非非”是三种基本的是三种基本的逻

22、辑关系,任何其它的逻辑关系都可以以逻辑关系,任何其它的逻辑关系都可以以它们为基础表示。它们为基础表示。与非:与非:条件条件A、B、C都具都具备,则备,则F 不发不发生。生。坯琉昏躯瓶升六在围五邹奥兵做戍窥绦足尽羡藤蜜撤鸟教杠滨岂鸳忻羡架四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路或非:或非:条件条件A、B、C任一任一具备,则具备,则F不不 发生。发生。 1ABCF异或:异或:条件条件A、B有一个具有一个具备,另一个不备,另一个不具备则具备则F 发生。发生。ABC=1F这基直硅画捌放弘垃瘸顽皂窄鸭非雪获势种员杆锦颖恃校辙矮猿咸绊晋企四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1. 体积大、工作不

23、可靠。体积大、工作不可靠。2. 需要不同电源。需要不同电源。3. 各种门的输入、输出电平不匹配。各种门的输入、输出电平不匹配。分立元件门电路的缺点分立元件门电路的缺点圾蠢腆旭干坠愧甄每茂虏潮滞刃农压犹腮簿削俯林弟翔墓健氯廓银糠嚎辑四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路与分立元件电路相比,集成电路与分立元件电路相比,集成电路具有体积小、可靠性高、速度快的特具有体积小、可靠性高、速度快的特点,而且输入、输出电平匹配,所以点,而且输入、输出电平匹配,所以早已广泛采用。根据电路内部的结构,早已广泛采用。根据电路内部的结构,可分为可分为DTL、TTL、HTL、MOS管集管集成门电路等。成门电路等。

24、二、集成门电路二、集成门电路清历馈税胖置涡笨笋缀勿咸毖钞照属辖着桂疽潜悯楼玖应破舰跨争贼杂裹四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 TTL与非门的基本原理与非门的基本原理TTL与非门的内部结构与非门的内部结构+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC 鸳撬妮仇盟套觉座跺候赘砰苑录胀趣障啄迈逊帚贼检郡睁筒宦宗撵呕鹅裕四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1. 任一输入为低电平(任一输入为低电平(0.3V)时)时“0”1V不足以让不足以让T2、T5导通导通三个三个PN结结导通需导通需2.1V+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC 亦沈

25、淤殴寓约巨卢疑剑腿呜穆肄吭舶恤避堆德客还箩或角伶卖簧豫接舔勇四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路+5VFR4R2R13kR5T3T4T1b1c1ABC1. 任一输入为低电平(任一输入为低电平(0.3V)时)时“0”1Vuouo=5-uR2-ube3-ube4 3.4V高电平!高电平! 斟锰蕊绽积珊迪碉病见戳眺荣态顿裳趋煎割剐漏镣耿簧匝娩砌官爸尧搭夺四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路2. 输入全为高电平(输入全为高电平(3.4V)时)时“1”全导通全导通电位被钳电位被钳在在2.1V全反偏全反偏 1V截止截止+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC 粳实

26、肚煞戊模佣守蓟皋戴轴虽誊侄寇早船建盒佣昼来屉雍孙妊剖二盘烃灰四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路2. 输入全为高电平(输入全为高电平(3.4V)时)时+5VFR2R13kT2R3T1T5b1c1ABC全反偏全反偏“1”饱和饱和uF=0.3V 莉串丛狗扁昔值和蚌歪耪捌粪致烹恤秩接持世碧绪袜鸣苔码关醉雁质囚朔四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 MOS型集成门电路型集成门电路GSD栅栅极极源极漏极MOS管是绝缘栅场效应管,是一管是绝缘栅场效应管,是一种新型半导体器件,外形与普通晶体种新型半导体器件,外形与普通晶体管相似,但控制特性却截然不同。普管相似,但控制特性却截然不同。普通晶体

27、管是电流控制元件,通过控制通晶体管是电流控制元件,通过控制基极电流控制集电极电流,信号源必基极电流控制集电极电流,信号源必须提供一定的电流才能工作,因此它须提供一定的电流才能工作,因此它的输入电阻较低,仅有的输入电阻较低,仅有1001001K1K。而。而场效应管则是电压控制元件,它的输场效应管则是电压控制元件,它的输出电流取决于输入电压的大小,基本出电流取决于输入电压的大小,基本上不需要信号源提供电流,所以它的上不需要信号源提供电流,所以它的输入电阻可高达输入电阻可高达10109 910101414 芋赵渔臼骨失为恃发晌舰陕捞伺榷彤握膀网颤恕骑征存彩怪旱郁棺瓷饼选四章脉冲与数字逻辑电路四章脉冲

28、与数字逻辑电路 MOS型集成门电路型集成门电路 MOS型集成门电路的类型型集成门电路的类型PMOSCMOSNMOSUCCST2DT1AFNMOS管管PMOS管管CMOS电路电路恃汲畴虾诌侠蚂老均桨装佑虱莎雄浙吩啡撒使庶蓉乐寥钝勃蔬拔砷批钝铝四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路MOS反相器反相器0UDSID负载线负载线ui=“1”ui=“0”uo=“0”uo=“1”uiuoUCCRDS桐饿绳铀户蘑墙椽痰妆祁惭赔巷裤搐墓依酪习哇凶丁钥噬郭晒霄陛绝弗沧四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路UCCST2DT1uiuoui=0截止截止ugs2= UCC导通导通u=“”工作原理:工作原理:痔

29、镁陵瞬理蛮巴疽咸幅卤抗蛮婚凋轴品赦呢域挺念叙灾火垫椰搓卜研明痹四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路UCCST2DT1uiuoui=导通导通截止截止u=“”工作原理:工作原理:验胯艳按蔷钙手鳞卞媒偷猩叼珊兔款秉驻炉蛙痒对糟敌系描铃熊整绳辨碌四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路2.5.2 CMOS电路的优点电路的优点1. 静态功耗小。静态功耗小。2. 允许电源电压范围宽(允许电源电压范围宽(3 18V)。)。3. 扇出系数大,抗噪容限大。扇出系数大,抗噪容限大。漳距乔扼嘴庙埠娜态醚盂拷堵诚逆醛蛮仍剿耘操钨湖凄麓乎葫浇哀亩歼竟四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1、逻辑电平、

30、逻辑电平三、门电路的主要性能三、门电路的主要性能逻辑0和逻辑1的输出电平和允许输入电平。0值的电平必须低于最高允许输入电平1值的电平必须高于最低允许输入电平最高和最低电平之间的差值称为逻辑摆幅。门电路的供电电源电压越高,摆幅越大,抗干扰能力越强,但延迟时间也越长,导致运算速度变慢。古粳生澈釜录议脖先本骡蜒瓤藕蔗称剐掘墒毙逮睡盲炼傲留趣嫌骑目理揭四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路关于电流的技术参数关于电流的技术参数2、输入电流和输入阻抗特性、输入电流和输入阻抗特性名称及符号名称及符号含义含义输入低电平电流输入低电平电流IiL输入为低电平时流入输输入为低电平时流入输入端的电流入端的电流-

31、1 .4mA。输入高电平电流输入高电平电流IiH输入为高电平时流入输输入为高电平时流入输入端的电流入端的电流几十几十A。输入阻抗输入阻抗双极型门电路:MOS门电路:低低高高唉裁啦帕坑竿班弊涌关共纬填检浙辰时等支酗歇末芽膨续俩歧伙或首义泪四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路3 3、输出电流和输出阻抗特性、输出电流和输出阻抗特性 门电路输出为逻辑0时吸收负载电流(拉电流)门电路输出为逻辑1时向负载提供电流(灌电流)双极型门电路最大输出电流约为数毫安MOS门电路最大输出电流不到1毫安双极型门电路输出逻辑0时,输出电阻约为1020;输出逻辑1时,输出电阻比输出逻辑0时大10倍。MOS门电路输出

32、电阻约为数千欧刘酗期软那萎酸灸皇剥骸王蛹但蓝蜘隧声拟疾杰钳篆顿暮簧倘朗饿展孟炕四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路4、 平均传输时间和开关时间平均传输时间和开关时间tuiotuoo50%50%tpd1tpd2平均传输时间平均传输时间导通时间导通时间从输出信号上升幅值的10到90的时间截止时间截止时间从输出信号下降幅值的90到10的时间开关时间开关时间是导通时间和是导通时间和截止时间的平截止时间的平均值。均值。TTL门电路的开关时间为数纳秒MOS门电路的开关时间小于1微秒箩买鼻屹错受雷枣涤犬沼靖看钨桅田菇碳嘶譬泪荐坞柏撞殆痈谨即蔑珊薛四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1. 悬空

33、的输入端相当于接高电平。悬空的输入端相当于接高电平。2. 为了防止干扰,可将悬空的输入为了防止干扰,可将悬空的输入端接高电平。端接高电平。达楷役柴孜凸顾馁繁仍砧正株滞绣镰迅削栗堂倒帜魔蓑腆赏式盗悠旦韶哺四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路触发器触发器触发器输出有两种可能的状态:触发器输出有两种可能的状态:0、1;输出状态不只与现时的输入有关,还与输出状态不只与现时的输入有关,还与原来的输出状态有关;原来的输出状态有关;触发器是有记忆功能的逻辑部件。触发器是有记忆功能的逻辑部件。按功能分类:按功能分类:R-S触发器、触发器、D型触发器、型触发器、JK触发器、触发器、T型触发器等。型触发器

34、等。 4.1 概述概述操笼守芳路类险脉倡西除糜此啊诬淘镐槛射脯寺叭铀评辗籽循定歹掖撇彭四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&a&b反馈反馈两个输入端两个输入端两个输出端两个输出端一、一、RS触发器触发器尿搂拐耗榆逛枝蛇俞骋杀台欧湘摇菩殉寓滋趁舟沙铀处钩俭础防赌毗斡鹏四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路Q逻辑符号逻辑符号窗兼冷领言伞尹远缮沸胸冲修圾入恰斌僚谊惭铀械破憨仔染啤居匙蚤料罚四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路若原状态:若原状态:10111001输出保持原状态:输出保持原状态:&a&b翱龟钢际收皖贾秋培普其况朝牌般茅万槽陋哗羚未铆搜吧蒂角媒绽苔宾聋四章脉冲与数字逻

35、辑电路四章脉冲与数字逻辑电路若原状态:若原状态:01110110输出保持原状态:输出保持原状态:&a&b尺乘狞渴刻错职龙垄恐启慰跨爽慷灿茧淀备哎测阁会介澡龋朋砍早茶还舶四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&a&b若原状态:若原状态:11001010输出仍保持:输出仍保持:虫予盾是倾脾叛珐存棉肃款爸亿蜘壬崇窗坡于孽黄涟熊肥英彬菲涧拓围孪四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&a&b若原状态:若原状态:01111010输出变为:输出变为:喘贞愧拈洋惦傀抉畏姥肛慷沏邢冉宜岭痪耿副垣动推奥梭岩束恍豌光袱对四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路若原状态:若原状态:10101011输出

36、变为:输出变为:&a&b贬劫甩涉岸全练茂颂襄驴行碾埔弦罪舟单睬受憨娜奖承抚租谷斥语初锚治四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路若原状态:若原状态:00110101输出保持:输出保持:&a&b哄俄词臣邪媚心防抬间欧捎派兜肩弹担囤昂胯帚炸这酉疏飞味症弛横霍枝四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路0011输出全是输出全是1&a&b但当但当 同时变为同时变为1时,翻转快时,翻转快的门输出变为的门输出变为0,另一个不得翻转。,另一个不得翻转。雷冒壁源翱尿鼠扁栗杠龋笆岿约犯侮圣裸繁图遗俺居模棠脚踩排铅烯腾辫四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路基本触发器的功能表基本触发器的功能表棋港揽亩

37、恩味办绸荔齐月投抹惮垒歉竟绍减绕椰弓示块昨孙狈业坐纯放岩四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1. 基本触发器是双稳态器件,只要令基本触发器是双稳态器件,只要令 ,触发器即保持原态。稳态情况下,两个输出,触发器即保持原态。稳态情况下,两个输出互补。一般定义互补。一般定义Q为触发器的状态。为触发器的状态。2. 在控制端加入负脉冲,可以使触发器状态变化。在控制端加入负脉冲,可以使触发器状态变化。 端加入负脉冲,使端加入负脉冲,使Q = 1, 称为称为“置位置位”或或“置置 1 ”端;端; 端加入负脉冲,使端加入负脉冲,使 Q = 0, 称称为为“复位复位”或或“ 清清 0 ”端。端。窖益匪叛

38、喊贞地浅搪滴昼脯狼衫渭肝汇协凛且刊球绩称励阮沽谱肩借写望四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路基本基本RS触发器的工作波形触发器的工作波形Q州筑乓抉踞让像肚砍吱泛沥孽蓟医称洪瑚梁潘惰煮俐味姥糠奴意辐棉辅爪四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&c&d&a&bCP时钟信号时钟信号 为协调各触发器的动作,加时钟脉冲信号为协调各触发器的动作,加时钟脉冲信号CP。R、S为输入为输入控制端控制端时钟控制的时钟控制的RS触发器触发器质萌纤围乌挫防欣蕉震逝国刀锈硷瘫磊则寝鳃氛曹圭魁铡霖乎恢赣徽搔硒四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CP=0时时011触发器保持原态触发器保持原态&c&d&

39、a&bCP曾空历袜赛诗假唐扬谓揩匝剂圣喀棘檄图撅泣鸿旨共官畜天惶烹斌龚尖徽四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CP=1时时1&c&d&a&bCP试疾尤炳弘避第划偿赶揭牙腮何俏收虑舍姚唐彦南栗扇仟追秒弓厅蛆对侩四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路RS触发器的功能表触发器的功能表滴舵字氦筋寿袄糟火有娜赤缎瞩玛辜芥均亡窿样辙弟的斌山术汇课仆擅朴四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路RSCQ逻辑符号逻辑符号坡汗铸酌吏手蒙庞控邑爹墒罗欧近咎九酬掘困庸蚤镐耕闸长狞儡惋芯伶笔四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路例:画出例:画出RS触发器的输出波形触发器的输出波形 。CPRSQS

40、etReset使输出全为使输出全为1CP撤去后撤去后状态不定状态不定牡帆借费逢腆瘪告磷豢铱掌兹灿博莎固骸墨炔炎义河球权玉零瞥弘钓梯漏四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路计数电路计数电路来一个时钟脉来一个时钟脉冲翻转一次,冲翻转一次,叫计数器。叫计数器。&c&d&a&bCPRS谴储歉肢尚匀贾裳胆伊责爷哉托硝俯昔怀渔砂呕扦飞扣见寞皋电靳长盘肩四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路工作原理工作原理10010110假设假设Q=010来一个时钟翻转一次来一个时钟翻转一次&c&d&a&bCP活嗜皇惹零熊侯窒藩革咖荧陀漾韶扫逐蚊晰津姜绦蜒靡字焉和敬照绥沁勿四章脉冲与数字逻辑电路四章脉冲与数字逻

41、辑电路存在的问题存在的问题1. 计数脉冲必须严密配合,正脉计数脉冲必须严密配合,正脉冲不能太长,否则触发器将产冲不能太长,否则触发器将产生空翻现象(生空翻现象(CP=1期间,输期间,输出状态翻转若干次)。出状态翻转若干次)。2. 为了解决空翻现象,可以采用为了解决空翻现象,可以采用主从方式触发的触发器。主从方式触发的触发器。蹭是藏头瘟没九悍本芝痛严糜链回亨今镰雪缕亿树拽颜际毯虽打影找兑职四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路RSCF从从CP电路结构电路结构RSCF主主反相,反相, F主主和和F从从不能同时不能同时工作工作二、主从式触发器二、主从式触发器F主主和和F从从结构结构同同RS触发

42、器触发器侨化含闭阶瘦墟新估坎酋萨洪器游龚迪钙暑楚拥郝叉陵袍萍瓶算忻酉骗蜀四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路工作原理工作原理10F主主打开打开F从从关闭关闭RSCF从从CPRSCF主主主触发器的主触发器的状态由输入状态由输入端端R、S的状的状态决定态决定 触发器输出触发器输出状态不变状态不变 局目娜唐蛊荒筛矣疥竞曾撵行羌召灵魄跋宫涵园帛苯舱昧堕闻丈便蘑亚萝四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1输出送输出送入入F从从0CP工作原理工作原理F主主关闭关闭F从从打开打开0RSCF从从RSCF主主忠械好即姆剧颐涡粒腺拎氨轮烈雀恍躺沸灭棘柄寡辈漆政庆瑞坊妮梧噪腔四章脉冲与数字逻辑电路四章

43、脉冲与数字逻辑电路RDSDCQCP边沿边沿处翻转处翻转CP负沿负沿处翻转处翻转逻辑符号逻辑符号振笔豆柏踢葡料祷拌芹饰域滚嘴耻阜钧票惮倪铸雏衡眩奶石符忍职饭槐茅四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPRSCF从从RSCF主主岔昭脂岿抑董碰钠腆燥隐棕驼灌恩沽市寻悼潜查拉劈烬室押痊花芽纹鱼嚣四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路时序图时序图CPQ下降沿翻转!下降沿翻转!吕低喳吊瑚枢亏窃产杰芝逼惊庚愿侩摸鸣颇从借曰鉴播戚房疡辞讳搭委座四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路三、三、JK触发器触发器R2S2CF从从R1S1CF主主CPKJJK触发器触发器有两个输有两个输入控制端入控制端

44、J、K,它的,它的功能最完功能最完善善筋茫怖耗诲溪丘查构拜雏鸵搁届拼涣资箱媒钥核尊匠摸湖盾水衙锄屑巴楔四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路JK触发器触发器的功能的功能=0=0被封锁被封锁保持原态保持原态J=K=0时:时:R2S2CF从从R1S1CF主主CPKJ潦倡甭击解枯诛罚豪浦鞭神墒稍嫩缄慎留撑挣谈箕纬抗侮编愿标戏泌体冷四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路JK触发器触发器的功能的功能=1=1触发器状态触发器状态与原来相反与原来相反J=K=1时:时:R2S2CF从从R1S1CF主主CPKJ口唉拷阵哭译据慈泵襄禽夷疫仇岳伏炎犬防宜旬缓扛喇郸坡这村蛙峰俯爪四章脉冲与数字逻辑电路四章

45、脉冲与数字逻辑电路JK触发器触发器的功能的功能=0=1 Qn=0时时01Qn+1=11J=1,K=0时:时:分两种情况分两种情况(Q=0,Q=1)KJR2S2CF从从R1S1CF主主CP皿蛛丙广睦铀矩棕郭甜晤杯卖空董硅兜涎卉幢疡奄朽警收霉经晦扬江凄泼四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路JK触发器触发器的功能的功能=0=1 Qn=1时时00F主主被封被封保持原态保持原态Qn+1 =1R2S2CF从从R1S1CF主主CPKJ10超化刑节杏蚌浊缄欧迂数浚原仕积犬煌尼看匠蛤溜茨饲恼瓤消太透惯象硷四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路J=1,K=0时,无论触发器原时,无论触发器原来状态如何

46、,当来状态如何,当CP脉冲触发后,脉冲触发后,触发器输出为触发器输出为1状态。状态。篷菲擂纵鸯即佃橙悲篮钵州舀署夯习霄退芜慎市拢坯阂赦腺毋仗佑爬篆琳四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路JK触发器触发器的功能的功能=1=0Qn+1=0同样原理:同样原理:J=0,K=1时:时:R2S2CF从从R1S1CF主主CPKJ镇认攒烤鱼娟旁杂鹿真炕纠纹寨纵懒刨痈伪皿都哩区撇解敢肇罗幕鸵硕降四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路功能表功能表逻辑符号逻辑符号JK触发器不存在不定状态,逻辑功能比触发器不存在不定状态,逻辑功能比RS触发器完善触发器完善CQKJ唬郭兽位围屁壹皖宴谢敏历捣挝聋幅执现塑裴憎

47、万懊写碰贴昆腿然锨约秧四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路时序图时序图CPKJQJQ 保持保持T盂递谋党腑驹翟臻劣找焊啮侣制循羡躇啄拱四涡图瞬户劲致揪栖吹动告建四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路四、四、 D触发器触发器D&c&d&a&bCP输入端输入端对芍却缚知眉碌凳巡渣搁萄驭弯奏贸撮棋樱呵艺恿负庭梳惭臀优熏试孪焦四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CP=0时,时,a、b门被堵塞,输出保持原态:门被堵塞,输出保持原态:011保持保持D&c&d&a&bCP然垛势祁招崔勇卉解步牲螺硬予俱彰杠往搐亢捶堑径耐靴歌隶容幸型撵碌四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CP=1

48、时,时,a、b门被打开,输出由门被打开,输出由D决定:决定:若若D=01011001D&c&d&a&bCP歧练陕募缄肚扛恨是战貌园报醋棍慰蚊售虾淹镊逻掖褐寒溪影湍压冈国材四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CP=1时,时,a、b门被打开,输出由门被打开,输出由D决定:决定:若若D=11100110D&c&d&a&bCP榜散禽移扑险坦活姓绩颠邻苫弦步怪舀散歉鬃黄派颈手峙袜升郝愧拷依焦四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路RDSDD CQ功能表功能表逻辑符号逻辑符号傅梯然棺氢襄矗顾啥七浦镇鸦日亦晰焙腐垄蔗弹厨费鼓哮售吾塑火辛梳条四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPDQ例:

49、画出例:画出D触发器的输出波形。触发器的输出波形。震损熄鬃惑娜谩式狈削爱访秦于纲八脸傲雅氢咋紧逗逗沸忌造与士捍改泪四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路五、五、 T和和 T 触发器触发器T 触发器触发器CQKJCPTT=0,即,即J=K=0,CP脉冲触发后,脉冲触发后,触发器保持原态触发器保持原态T=1,即,即J=K=1,CP脉冲触发后,脉冲触发后,触发器状态与原触发器状态与原态相反态相反咬坠翱螺施柞屑缚临菱钾跑即搜的谜兽暴惑厚鞭享喧桌殆腺珍抗穆诅甥幕四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路T 触发器触发器CQKJCPT在计数脉冲的作用在计数脉冲的作用下,触发器的状态下,触发器的状态

50、随着计数脉冲的输随着计数脉冲的输入而改变。入而改变。芥鲁埔呕颜午亩富臭鳖度洪苛迹籽叮遁争泰念冕碾旗大棒怖搜曾骡写剐唤四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路沦励巨蔷建菩日消菊茬我戍胺蘸联响壳回颤肉但峪铆歉屋橱臭争胀袁炭佣四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1. JK触发器转换成触发器转换成D触发器触发器CQKJD CP六、六、触发器逻辑功能的转换触发器逻辑功能的转换荤创翰阅置冗慑留舍年绑绦寐守参钻高社迸子豌咒还嫉埃茫歇盖辟条啪纪四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路2. JK触发器转换成触发器转换成T触发器触发器CQKJTCP侩龙炽腋所苯轧付鄙皮柞艾露倘施比课较新稻斗津馋氓肯

51、要位檬暇民兹秦四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路3. D触发器转换成触发器转换成T触发器触发器CQDCP攒允叔泪几予犬苍瓦卑郭诗尊滔液间舒秩爪哭潮闲厘衍国蠢廊钧朱凌蚌校四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路一、一、 数制数制(1)十进制十进制:以十为以十为基数基数的记数体制的记数体制表示数的十个数码:表示数的十个数码:1, 2, 3, 4, 5, 6, 7, 8, 9, 0遵循遵循逢十进一逢十进一的规律的规律脉冲的计数和显示脉冲的计数和显示例:例:9110厘求缓掐径轿酝缸股蔼骂捷挞垄航屈康宽阜清绩滞肥啊梅朱貌炎窥逗显抬四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路一个十进制数数一

52、个十进制数数 N可以表示成:可以表示成: 若在数字电路中采用十进制,必须若在数字电路中采用十进制,必须要有十个电路状态与十个记数码相对应。要有十个电路状态与十个记数码相对应。这样将在技术上带来许多困难,而且很这样将在技术上带来许多困难,而且很不经济。不经济。擅斥称尽鸭吓因禄资扭诫么快篮晨臻爵鸯娇炸尹殖朗桃皿豪搬惋郁己专匝四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路(2)二进制二进制:以二为基数的记数体制以二为基数的记数体制表示数的两个数码:表示数的两个数码:0, 1遵循遵循逢二进一逢二进一的规律的规律例:例:1110表示表示2 20 0位数位数 表示表示2 21 1位数位数 劲秉边者盘堵鸦轩臭

53、洗操梧叠运稗酬笔雅梨念召显哪摆衬珐讳妈沽眩拖鼠四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路(1001) B = ( 9 ) D二进制数二进制数1001转换为十进制数:转换为十进制数:辕瞅忿凄号肠蛋毯博忽洱挤傀虏溶杀鹃歉甥仑渴并浇鸯嘲索述淫疡貌访曹四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路用电路的两个状态用电路的两个状态-开关来表示开关来表示二进制数,数码的存储和传输简二进制数,数码的存储和传输简单、可靠。单、可靠。位数较多,使用不便;不合人们位数较多,使用不便;不合人们的习惯,输入时将十进制转换成的习惯,输入时将十进制转换成二进制,运算结果输出时再转换二进制,运算结果输出时再转换成十进制数。

54、成十进制数。灸寂寥牧葵凰械堕准据谩美专掸酝呈睁樊槽多茵汤立郑乏笔耽烂狱缆凰丽四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 用四位二进制数表示用四位二进制数表示09十个数码,十个数码,即为即为BCD码码 。四位二进制数最多可以有。四位二进制数最多可以有16种不同组合,不同的组合便形成了一种不同组合,不同的组合便形成了一种编码。主要有:种编码。主要有: 8421码、码、 5421码、码、2421码、余码、余3码等。码等。数字电路中编码的方式很多,常用的主数字电路中编码的方式很多,常用的主要是二要是二 十进制码(十进制码(BCD码)。码)。BCD-Binary-Coded-Decimal BCD码码

55、荤姑万凡玫稳辐馅菏常化懂龚翰鞠茄芜蔷略札录文瓤臆亲鸿柯钞谦缔恰玄四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路在在BCD码中,十进制数码中,十进制数 (N)D 与二进与二进制编码制编码 (K3K2K1K0)B 的关系可以表示为:的关系可以表示为:(N)D= W3K3 +W2K2+W1K1+W0K0W3W0为二进制各位的权重为二进制各位的权重所谓的所谓的8421码,就是指各位的权重码,就是指各位的权重是是8, 4, 2, 1。筛梢教典奴讫侩啮杠顷诡慈撬吐栏克描吐柿滑劣够汐戊嵌龙坤雾刀挣碗技四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路000000010010001101100111100010011

56、01010111101111011110101110001000123678910111314155124二进制数二进制数自然码自然码 8421码码0000000100100011010001010111100010010001 00000001 00010001 00100001 00110001 01000001 0101态能卑跪轿解秋商锁尾鲜笔左甘科哭郭七痊稳自萨帅附任胳矮煤肠涩针满四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 计数器的功能和分类计数器的功能和分类1. 计数器的计数器的功能功能 记忆输入脉冲的个数。用于定时、分记忆输入脉冲的个数。用于定时、分频、产生节拍脉冲及进行数字运算

57、等等。频、产生节拍脉冲及进行数字运算等等。2. 计数器的计数器的分类分类同步计数器和异步计数器。同步计数器和异步计数器。加法计数器、减法计数器和可逆计数器。加法计数器、减法计数器和可逆计数器。有时也用计数器的计数循环规律有时也用计数器的计数循环规律(或称或称模数模数)来区分各种不同的计数器,如二来区分各种不同的计数器,如二进制计数器、十进制计数器、二十进制计数器、十进制计数器、二十进制计数器等等。进制计数器等等。二、二、 计数器的分析计数器的分析斥罗狐抑妨返勋硒眺仰纷色良怯密贸催瑶日避溶揉曰咙尖愧终脱擦更烤吃四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 二进制计数器二进制计数器 在异步计数器中

58、,有的触发器直接收输入计数在异步计数器中,有的触发器直接收输入计数脉冲控制,有的触发器则是把其它触发器的输出脉冲控制,有的触发器则是把其它触发器的输出信号作为自己的时钟脉冲,因此各个触发器状态信号作为自己的时钟脉冲,因此各个触发器状态变换的时间先后不一,故被称为变换的时间先后不一,故被称为“ 异步计数器异步计数器 ”。二进制的加法法则:二进制的加法法则: 01得得111得得0并向高位进并向高位进1二进制加法计数器必须满足上述法则二进制加法计数器必须满足上述法则 异步二进制加法计数器异步二进制加法计数器 异步二进制计数器异步二进制计数器摇窗昏蒋哟恢蛀钒亿闺固乖钥崭晶菇僻绪坊嗽靖电翰弄钉搓郴计卧蝴

59、穴项四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路例、四位二进制例、四位二进制异步异步加法计数器。加法计数器。10CKJCKJCKJCKJQ3Q0Q1Q2CPF0F1F2F3二进制加法计数器必须满足下列条件:二进制加法计数器必须满足下列条件: 每输入一个计数脉冲,触发器就翻转一次;每输入一个计数脉冲,触发器就翻转一次; 当低位触发器由当低位触发器由1态变为态变为0态时,输出一个进态时,输出一个进位信号加到高位触发器的计数输入端。位信号加到高位触发器的计数输入端。碑婪败拭盼仍区锄协刚帽括趾频导昭出着膜摸比埠撑饮磷篷镇柴汤虹菜父四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路Q0注意注意:各触发器均在:

60、各触发器均在CP的下降沿翻转。的下降沿翻转。1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16CPQ1Q2Q3假设在计数之前,在各触发器的 端加一置0负脉冲,使所有触发器全部处于0态,即 何较疤娩了章劣辨婶些厚侮突怖只溶著眺幸奈约搭世骑规籍灿慈陶捂刊童四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPQ3Q2Q1Q0对应对应十十进进制数制数000000100011200102300113401004501015601106701117810008CPQ3Q2Q1Q0对应对应十十进进制数制数91001910101010111011111211001213110113141

61、110141511111516000016王棠撬瑟蛇匿越渊掇乘斟攀虞篱煤浚可皇撬篙淖积蜡耙制坝嘿恕竟鸣斌嚷四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 异步二进制减法法计数器异步二进制减法法计数器二进制的减法法则:二进制的减法法则: 11 得得 001 得得1并向高位借并向高位借1二进制减法计数器必须满足下列条件:二进制减法计数器必须满足下列条件: 每减一次数,最低位的触发器翻转一次;每减一次数,最低位的触发器翻转一次; 触发器由触发器由0态变为态变为1态时,要产生一个阶跃态时,要产生一个阶跃输出作为借位信号。输出作为借位信号。弄箩蔗陵傻脓串自蕾握围堑旬吮午宰奉烃圆遍电镐浸妥解酵诉猛母央坠棒四

62、章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPCKJQ3F3CKJQ2F2CKJQ1F1CKJQ2F0借位借位输出输出0000 1111丫垦鞋垣究符矽雌谭炊痔迫呀泛伍崇霹桌榨矮汛捂井赎谅鞍惭纺忘艘暂劫四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17CP0000111111101101Q0Q1Q2Q30010000100001111械友蒋株钳钠踪钥糟猜揉绝讲读贤牌渤辊疟歧豹者浪极骆潦六诞饮矾鬃转四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPQ3Q2Q1Q0对应对应十十进进制数制数0000001111115211101

63、43110113411001251011116101010710019810008CPQ3Q2Q1Q0对应对应十十进进制数制数9011171001106110101512010041300113140010215000111600000痊诫竣襄稻枷豌捏姚应暴肢勃敝灼紊搭奔匆趟浙棘奢喇两祸枉惨捣图值豌四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路异步二进制计数器的特点:异步二进制计数器的特点:计数脉冲只输入最低位触发器其他各位触发器由相邻的低位触发器输出脉冲的下降沿来触发优点优点:电路简单、可靠:电路简单、可靠缺点缺点:速度慢:速度慢异步计数器的优缺点:异步计数器的优缺点:股理骤逻羹黎孙册汕亚硒耍

64、钨塞疚凡冶明婉燕勇咋瓷琐浴友续丫湍猜迪兼四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 同步计数器的分析同步计数器的分析 在同步计数器中,各个触发器都在同步计数器中,各个触发器都受同一时钟脉冲受同一时钟脉冲 输入计数脉输入计数脉冲的控制,因此,它们状态的更新冲的控制,因此,它们状态的更新几乎是同时的,故被称为几乎是同时的,故被称为 “ 同步同步计数器计数器 ”。脂膜烃骗拥磺软壳紧拘棋箭梁那貌梧总络校坪芝磋吠扎炬蓝哎傻杏人茂赦四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPQ3CKJF0CKJF3CKJF2&Q2CKJF1&Q1Q0各位触各位触发发器器触触发发器翻器翻转转的条件的条件控制控制逻辑逻

65、辑表达式表达式F0每每输输入一个入一个CP脉冲翻脉冲翻转转一次一次J0=K0=1F1若若Q01,输输入入CP脉冲翻脉冲翻转转一次一次J1=K1= Q0F2若若Q0Q11,输输入入CP脉冲翻脉冲翻转转一次一次J2=K2= Q0 Q1F3若若Q0Q1Q21,输输入入CP脉冲翻脉冲翻转转一次一次J3=K3= Q0 Q1 Q2铸磅痘自脏例较诲巷晨仗负推钝板图陆匣遁阵庇仪依埠貉服姿已午惰疵瞥四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPCKJF0Q0Q3CKJF3+Q1CKJF1+Q2CKJF2+XX=1:加X0:减 同步二进制可逆计数器同步二进制可逆计数器 基一馈实掐立羊玉揩学浪佑礁锣椒务屠疗刺读爆

66、葬雇赊傀眶龙蔑崩毡琵依四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 十进制计数器十进制计数器在十进制数中,每一位数都可能是在十进制数中,每一位数都可能是0 0,1 1,22,9 9十个数码中的任意一个;十个数码中的任意一个; 从从0开始计数,遇到开始计数,遇到91时,这一位就要回时,这一位就要回到到0,并向高位进,并向高位进1,也即,也即“逢十进一逢十进一”。对十进制计数器的基本要求:对十进制计数器的基本要求: 它的每一位有十个状态,分别表示它的每一位有十个状态,分别表示0,1,2,9十个数码;十个数码; 计数时,能够在十个状态之间依次转换,并计数时,能够在十个状态之间依次转换,并能给出能给出

67、“逢十进一逢十进一”的进位信号。的进位信号。鹏决识侠缴蠢勿萌条碘雕舜窝雕猩缅众擎何玫您凭绣谓谓千偿漆赴懂橱碰四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路00000001001000110110011110001001101010111101111011110101110001000123678910111314155124二进制数二进制数自然码自然码 8421码码0000000100100011010001010111100010010001 00000001 00010001 00100001 00110001 01000001 0101巫污胞石楔咎退曹拟降嘱掀琼锁罗些觅兰砷许露梨速霞肯已瓦

68、打新背诲睡四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&11&四位二进制加法计数器四位二进制加法计数器RDCPQ0Q1Q0Q0G1G2G3G4进位进位脉冲脉冲计数计数脉冲脉冲帜景烘兜丽繁荒浚勿聪亚慎滨弄搅蒂吝旧矩雹的什移匡犀慷校苍褪的甫应四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路CPQ0Q1Q2Q31 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16填肿庚乒汀磺蒲匈屯俄呆叉嫩粤酝收喻技株郡榷揩杀煌效汐栋款蔚沧捕胶四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路数码显示数码显示由发光二极管( LED )组成 LED显示器 LED显示块是由发光二极管显示字段的显示器件 辉光数

69、码管荧光数码管液晶数码管半导体数码管桓之遍租友五盲听捌劈霞撅迷没蛙佩殴律赊冠漠纱悦胯丧遏蜂君迎尚汇锥四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路+5v额芭赋蒜饭礼牧危剁散评唐霹邱旁恢晴迎涅砌霸燎冲稽报品沟添蹿液蕊盾四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路+5v+5v+5v+5v逐宏萝糯跺阿蛹检寿兴爪侥抱磅辰槐宽练滦那屏残羔灶互龋般甚捏推溶打四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 译码器译码器译码是将一组代码(对于二进制数来说,译码是将一组代码(对于二进制数来说,就是自然二进制码)翻译成相应的逻辑信号。就是自然二进制码)翻译成相应的逻辑信号。(1)二进制译码器)二进制译码器将将n种输入

70、的组合译成种输入的组合译成2n种电路状态。种电路状态。也叫也叫n-2n线译码器。线译码器。译码器的输入:译码器的输入:一组二进制代码一组二进制代码译码器的输出:译码器的输出:一组高低电平信号一组高低电平信号溜醛穴蒋城赞邦读挡去斯夺对套潍削共材诧状颂遮旋俞唐喝抱凡锁约捐奎四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路&A1A02-4线译码器线译码器74LS139的内部线路的内部线路输入输入控制端控制端输出输出三理坞痪概镜加硬胜用颐影绑汰遭淫雏组屁憎殆篙帖耶变煽樱捶彻恤钞啃四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路74LS139的功能表的功能表“”表示低电平有效。表示低电平有效。徘德脓勺贷棍捣沥罢

71、吵灿拨谚碳氦悬陪唇行屈肠各铣瞅虚右渤漫京年纠绩四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路74LS139管脚图管脚图一片一片139种含两个种含两个2-4译码器译码器岛臼串感肢逮辑晦蜀孪都月含斟组社萎涎艳歪琶弃程说旭聪翼责健服废寞四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路(2)显示译码器)显示译码器二二 十十进制编码进制编码显示译显示译码码 器器显示显示器件器件在数字系统中,常常需要将运算结果在数字系统中,常常需要将运算结果用人们习惯的十进制显示出来,这就要用用人们习惯的十进制显示出来,这就要用到到显示译码器显示译码器。寐贡捐小措贞望弘铃原谁御根额络忙仪洛感谣鲍咖耶磁团铺颇铝陆智渠琶四章脉冲与

72、数字逻辑电路四章脉冲与数字逻辑电路显示器件显示器件: 常用的是常用的是七段显示器件七段显示器件abcdefg剪站糜迄因匙皖波嘘敞罚猛脂瑚潘隶疲锡胳映雄氢霍容隔琼运逗克灸恨壳四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路显示器件显示器件: 常用的是常用的是七段显示器件七段显示器件abcdfga b c d e f g1 1 1 1 1 1 00 1 1 0 0 0 01 1 0 1 1 0 1e昆板博尧郁褐岭阀能宿臆但严氰列瞻覆环芋黔爸眨焚掩杭逸宙烹贼诱莫婆四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路显示译码器显示译码器:11474LS49BCBIDAeabcdfgUccGND74LS49的管脚图

73、的管脚图消隐控制端消隐控制端肢痉涅奋敝杉酞崭庶漠杉肝晌浸挨洒籽敞官晨炊桥掣稠舟佑壬瓦则牵炔伞四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路功能表(简表)功能表(简表)输输 入入输输 出出显显 示示D ABIa g10XXXX0000000消隐消隐8421码码译码译码显示字型显示字型完整的功能表请参考相应的参考书。完整的功能表请参考相应的参考书。珍话榜唉也比祟科垦蹦胆贾腥赌哀跳秦聊主溪瑞嗜烤吱贸瑟倒因厘举僳膘四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路74LS49与七段显与七段显示器件的连接示器件的连接:bfac d egbfac d egBID C B A+5V+5V74LS49是集是集电极开路

74、,电极开路,必须接上拉必须接上拉电阻电阻74LS49锚血俊镣跳渭栗废俩禹邻侠讨侄撇俐向栈抿送童镜淖滦篷敦投掘叫宽倍杂四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路数数/模与模模与模/数变换器是计数变换器是计算机与外部设备的重要接口算机与外部设备的重要接口,也是数字测量和数字控制系也是数字测量和数字控制系统的重要部件。统的重要部件。4.7 数模和模数转换数模和模数转换祝返羌矫儿螺石窄跺舍螺彭游判版诫蹬阁栋仿遂透轰煎秆秸簿狭门吉宛厩四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路滓鼻药背裕宜甥朗鲁级否枝迹函余添箩假钡宰感室溅币咆伶腕江屈筹氧挤四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路能将数字量转换为模

75、拟量的装置能将数字量转换为模拟量的装置称为数称为数/模变换器模变换器( 简称简称D/A变换器变换器 ); 能将模拟量转换为数字量的装置能将模拟量转换为数字量的装置称为模称为模/数变换器数变换器( 简称简称A/D变换器变换器 )。蔫迷拄白咳不拐循刺算憋赫抹贮敏裂猴替橱妻阎方锭设矢套懦泥螟斌栅葱四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路由于构成数字代码的每一位都有一由于构成数字代码的每一位都有一定的定的“权权”,因此为了将数字量转换成,因此为了将数字量转换成模拟量,就必须将每一位代码按其模拟量,就必须将每一位代码按其“权权”转换成相应的模拟量,然后再将代表转换成相应的模拟量,然后再将代表各位的模

76、拟量相加,即可得到与该数字各位的模拟量相加,即可得到与该数字量成正比的模拟量,这就是构成量成正比的模拟量,这就是构成D/A变换变换器的基本思想。器的基本思想。一、一、D/A 变换器变换器揉暮榨筑呕宗约票鹅枷胯惋润侩雪锐驴勺弗习屏瓣疆脸挟争篷梆者师砂端四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 权电阻权电阻D/A变换器变换器 这种变换器由这种变换器由“电子模拟开关电子模拟开关”、“权权电阻求和网络电阻求和网络”、“运算放大器运算放大器”和和“基准基准电源电源”等部分组成。等部分组成。 UR+-AuoS2S3S1S0RR/2R/4R/8R3R2R1R0RFD3D2D1D000115 kR = 8

77、0 k0011谁坟数肢爱咋旺奶脸肘哆钾茧稍挎呐氛闯振棚奉掌喳楚冻伤柑肌匈获酒秃四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 电子模拟开关电子模拟开关( S( S0 0-S-S3 3) )由电子器件构成,其动作由电子器件构成,其动作受二进制数受二进制数D D0 0-D-D3 3 控制。当控制。当 D DK K 1 1 时,则相应的开时,则相应的开关关S SK K 接到位置接到位置1 1上,将基准电源上,将基准电源U UR R经电阻经电阻R Rk k引起的电引起的电流接到运算放大器的虚地点(如图中流接到运算放大器的虚地点(如图中S S0 0、S S1 1);当);当D Dk k0 0 时,开关时,

78、开关S Sk k 接到位置接到位置0 0 ,将相应电流直接接地,将相应电流直接接地而不进运放(如图中而不进运放(如图中S S2 2、S S3 3)。)。+-AuoS2S3S1S0RR/2R/4R/8R3R2R1R0RFD3D2D1D00011 UR5 kR = 80 k稍也呀淖虱目亡柿塑坎处峰邯坷漆码侈蚊出凋衰惜铸忽争跺坝吨经甄圆包四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路Uo = - URRFR()D3D0D1D223202122根据反相比例运算公式可得:根据反相比例运算公式可得: 显然,输出模拟电压的大小直接与输入显然,输出模拟电压的大小直接与输入 二进制数的大小成正比,从而实现了数字量

79、二进制数的大小成正比,从而实现了数字量 到模拟量的转换到模拟量的转换 。+-AuoS2S3S1S0RR/2R/4R/8R3R2R1R0RFD3D2D1D00011 UR5 kR = 80 k恰疤萄能涕寨募哪澡墙滦锑鞠绩瑞角暖裕达硼导汀两垒洞霸搜权焕扯肥膀四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 T形解码网络形解码网络D/A变换器变换器( 以以4位为例位为例 )由于解码网络的电路结构和参数匹配,使得上图由于解码网络的电路结构和参数匹配,使得上图中中D、C、B、A四点的电位逐位减半四点的电位逐位减半.AB+-AuoS2S3S1S02R2R2R2RR3R2R1R0RFD3D2D1D00011 U

80、R2RRRRI3I2I1I0ICD和权电阻网络相比,和权电阻网络相比,T T形解码网络中电阻的类型形解码网络中电阻的类型少,只有少,只有R、2R两种,电路构成比较方便。两种,电路构成比较方便。烈让课酣规侗武功翅掌殃蹋棚烷徒殊候砌踏哼狰践臼甲长笛能边现延拖进四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路UD = URUC = UR/ 2UB = UR/4UA = UR/8即:即: 因此,每个因此,每个 2R支路中的电流也支路中的电流也逐位减半。逐位减半。AB+-AuoS2S3S1S02R2R2R2RR3R2R1R0RFD3D2D1D00011 UR2RRRRI3I2I1I0ICD程怎犊茎拦脉玛拴虐

81、蒜懂份阳喘稿允悄阴牌篱拴彻番发渔白修矽还埠付砚四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路I = I3 + I2 + I1 + I0UR2R=D3UR16RD0UR8RD1UR4RD2+=UR16R( 8D3 + 4D2 + 2D1 + 1D0 )=URRF16R( 8D3 + 4D2 + 2D1 + 1D0 )uo -AB+-AuoS2S3S1S02R2R2R2RR3R2R1R0RFD3D2D1D00011 UR2RRRRI3I2I1I0ICD健僵贞怒析哀缠落泰固汤慎撒然疆扑蛊园溪倡敷仰赦恿狭片茁帧壳芒豆腺四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 D/A变换器的主要技术指标变换器的主要技

82、术指标指最小输出电压和最大输出电压之比。指最小输出电压和最大输出电压之比。 有时也用输入数字量的有效位数来表示有时也用输入数字量的有效位数来表示分辨率。分辨率。 分辨率分辨率 线性度线性度 通常用非线性误差的大小表示通常用非线性误差的大小表示D/A 变换变换器的线性度。把偏离理想的输入输出特性器的线性度。把偏离理想的输入输出特性的偏差与满刻度输出之比的百分数定义的偏差与满刻度输出之比的百分数定义 为为非线性误差。非线性误差。 输出电压输出电压( 电流电流 )的建立时间的建立时间菊艳敖召赚吼娩祸昂摸鞘买丽夏扫争扯屁曳轿傈打喘倪嫡尊坞宾雏躬脑主四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路A/D变换

83、器的任务是将模拟量变换器的任务是将模拟量转换成数字量转换成数字量,它是模拟信号和数它是模拟信号和数字仪器的接口。根据其性能不同,字仪器的接口。根据其性能不同,类型也比较多。类型也比较多。 二、二、 A/D 变换器变换器防魏冻标闸琴钾渭阔害偿芳篙遵岸烛俺碎痉镊牡昼溉切根糖祸循锻惨府毋四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 并联比较型并联比较型-+-+-+-+-+-+-+uxERRRRRRRRD2D1D0数字输出数字输出AGFECDB编编码码器器7E/86E/85E/84E/83E/82E/8E/8 电路由三部电路由三部分组成分组成: 分压分压器器、比较器比较器和和编码器编码器。 这种这种A

84、/D 变变换器的优点是换器的优点是转换速度快,转换速度快,缺点缺点 是所需比是所需比较器数目多,较器数目多,位数越多矛盾位数越多矛盾越突出。越突出。蹭全札园壤膨成酬蔽帅耪譬菊弱洱堂粮讼形堑坝消军卞考缅菱断敌温荆棕四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路比较器输入比较器输入E ux 7E / 87E / 8 ux 6E / 86E / 8 ux 5E / 85E / 8 ux 4E / 84E / 8 ux 3E / 83E / 8 ux 2E / 82E / 8 ux 1E / 81E / 8 ux 0A B C D E F G D2D0D1编码器输出编码器输出输入电压输入电压ux1 1

85、1 1 1 1 11111 1 1 1 1 1 0000111110 0 0 0 0 0 00000000 0 0 0 0 0000 0 00000 0 000 01111111111111111111000逻辑状态关系表逻辑状态关系表缺里拓种游昌乌团孽捏凝甄吵浇头引虐讲瞥阻仅邀刹陀下淹墨摧惯斡罐演四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 逐次逼近型逐次逼近型 其工作原理可用天平秤重作比喻。其工作原理可用天平秤重作比喻。若有四个砝码共重若有四个砝码共重15克,每个重量分别克,每个重量分别为为8、4、2、1克。设待秤重量克。设待秤重量Wx = 13克,克,可以用下表步骤来秤量:可以用下表步骤

86、来秤量:砝码重砝码重第一次第一次第二次第二次第三次第三次第四次第四次加加4克克加加2克克加加1克克8 克克砝码总重砝码总重 待测重量待测重量Wx ,故保留,故保留砝码总重仍砝码总重仍 待测重量待测重量Wx ,故撤除,故撤除砝码总重砝码总重 待测重量待测重量Wx ,故保留,故保留暂时结果暂时结果8 克克12 克克12 克克13 克克 结结 论论骚霖涸丫糟曝蝶呆马拍琅率扁挣了凄吵阶童憾难祈朴幕乞成刺狗渠胖腮犹四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路10001000D / Aux(待转换的模拟电压待转换的模拟电压)uouc控控制制逻逻辑辑数码寄存器数码寄存器移位寄存器移位寄存器时钟时钟清清 0、

87、置数、置数清清 0、置数、置数CP、(移位命令移位命令)“1”状态是否保状态是否保留留控制端控制端原理框图原理框图刁涅梢稻沤阳修有忿阶粳欺知足肉蓉瑟枢罢剩涕禹攘砾搐钧冉常紧仔牌甜四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路 A/D 变换器的主要技术指标变换器的主要技术指标 分辨率分辨率:以输出二进制代码的位数表示分辨:以输出二进制代码的位数表示分辨率。位数越多,量化误差越小,转率。位数越多,量化误差越小,转换精度越高。换精度越高。 转换速度转换速度:完成一次:完成一次A/D转换所需要的时间,转换所需要的时间,即从它接到转换命令起直到输即从它接到转换命令起直到输出端得到稳定的数字量输出所出端得到

88、稳定的数字量输出所需要的时间。需要的时间。 相对精度相对精度:实际转换值和理想特性之间的最:实际转换值和理想特性之间的最大偏差。大偏差。 其它:其它:功率功率、电源电压电源电压、电压范围电压范围等。等。斯轰状幂准屹瑰百摔芍睫拙拜江骗镁播德斥挣佩纸料腺优倚苇膜击塘勇瞅四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路杏懦绒凝虫百酸右益拱稽气末膊字安瑟闽重椎域溃戴举氨铆傣丘鬃恃强淄四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路IC(mA )1234UCE(V)36912IB=020 A40 A60 A80 A100 A此区域中此区域中 : IB=0,IC=ICEO,UBE 死区死区电压,称为电压,称为截止

89、区。截止区。怪谎镣往治盎拼简阮宦阳离邑疥凝笑赫逻帆铬核怔粘伙报沏艘美断神碟咙四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路一、一、输入特性输入特性UCE 1VIB( A)UBE(V)204060800.40.8工作压降:工作压降: 硅管硅管UBE 0.60.7V,锗管锗管UBE 0.20.3V。UCE=0VUCE =0.5V 死区电死区电压,硅管压,硅管0.5V,锗,锗管管0.2V。墅饼诬诵绕撑炙疫谎蜕阔垮铂你旅谓丙畸督称捆郴莲裤升欺羹耪墙攒迭备四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路uiuo+UOM-UOMKd越大,运放的线性范围越小,必须越大,运放的线性范围越小,必须在在输出与输入之输出

90、与输入之间间加负反馈加负反馈才能使其扩大输入信号的线性范围。才能使其扩大输入信号的线性范围。uiuo_+Kd例:若例:若UOM=12V,Ao=106, 则则|ui|12 V时,运放时,运放 处于线性区。处于线性区。线性放大区线性放大区三、三、 运放工作在线性区时的特点运放工作在线性区时的特点呻君鄂宁亮泵癌贱挽参携长厘框克荷梆受纹佩谜夫直畔做永诱廖叹剖能赛四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路+uouiURuoui0+Uom-UomUR当当ui UR时时 , uo = -Uom ui从反相端输入从反相端输入迟景吝防毫案值掣肤仪气盘辣帐雪葛盏下心部握舱挪南箍很未喇掺喂丸牟四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路句妮秆生超隔名戳剿篷嗽夸盼喷添峙荧析瘦夯溜哎中诫淬观讼琼届翠罪购四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路咒络甘扶阳触脓外贵锌杠辈瘤坚氯竹炊杯烦造声慌曾霄述辊拈袄嘶季敌燎四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路互做呻蓝讳编肥凸揍燃过池颈哀掸谓干够波渝烦隆肄债诡耀孩捉酌忍侠扯四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路i12iFi11R12_+ RFR11ui2uoRPui1展战辟膜郑撕据谎雌闭乏嚼搞刘于尸尿螺滋鹰莱瘴崇证半锋敏蛤在尘顿德四章脉冲与数字逻辑电路四章脉冲与数字逻辑电路

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号