哈尔滨工业大学《计算机组成原理》试题

上传人:壹****1 文档编号:564752115 上传时间:2023-11-07 格式:DOCX 页数:8 大小:25.77KB
返回 下载 相关 举报
哈尔滨工业大学《计算机组成原理》试题_第1页
第1页 / 共8页
哈尔滨工业大学《计算机组成原理》试题_第2页
第2页 / 共8页
哈尔滨工业大学《计算机组成原理》试题_第3页
第3页 / 共8页
哈尔滨工业大学《计算机组成原理》试题_第4页
第4页 / 共8页
哈尔滨工业大学《计算机组成原理》试题_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《哈尔滨工业大学《计算机组成原理》试题》由会员分享,可在线阅读,更多相关《哈尔滨工业大学《计算机组成原理》试题(8页珍藏版)》请在金锄头文库上搜索。

1、班号姓名注意行为规范遵守考场纪律管导核字主领审签哈工大 2007 年 秋 季学期计算机组成原理试题题号一-二三四五六七八九十总分分数、 填空题( 24 分)1. DMA的数据块传送可分为、和阶段。2. 设 n = 16(不包括符号位),机器完成一次加和移位各需 100ns,则原码一位乘最多需ns,补码Booth算法最多需 ns。3. 设相对寻址的转移指令占2 个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时, 即自动完成(pc) + 1 pc。设当前指令地址为3008H,要求转移到 300FH,则该转移指令第二字节的内容应为。若当前指令地址为300FH

2、,要求转移到3004H,则该转移指令第二字节的内容 为。4. 设浮点数阶码为 8 位(含1 位阶符),用移码表示,尾数为 24位(含 1 位数符),用补码规格化表示,则对应其最大正数的机器数 形式为 ,真值为 (十进制表示);对应其绝对值最小负数的机器数形式为,真值为 (十进制表示)。5. 利用指令进行输入输出操作的I/O编址方式为统一编址。I注第1页(共7页)意6.个组相联映像的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共 位,其中主存字块标记应为 位,组地址应为 位,Cache地址共 位。7 和 组成存储系统的层次结构。8在总线集中式判优控制中,方式对

3、故障很敏感,方式速度最快。对于同步通信而言,影响其效率的主要因素是,它一般用于场合。二、解释下列概念(20 分)1机器周期和时钟周期2周期挪用和向量地址3中断隐指令及其功能4双重分组跳跃进位5.水平型微指令6超标量和超流水线三、(6 分)已知x = o.iooi y = mioi计算f(机器数形式自定)四、(6 分)某模型机共有64 种操作,操作码位数固定,且具有以下特点:(1)采用一地址或二地址格式;(2)有寄存器寻址、直接寻址和相对寻址(位移量为-128 127)三 种寻址方式;(3)有 16 个通用寄存器,算术运算和逻辑运算指令的操作数均在寄 存器中,结果也在寄存器中;(4)取数/存数指

4、令在通用寄存器和存储器之间传送;(5)存储器容量为1MB、按字节编址。 要求设计:算逻指令,取数/存数指令和相对转移指令的格式,并简述 理由。五. (10分)设CPU共有16根地址线,8根数据线,并用IO/ M作访存控制信号,用 R/W作读写命令信号,现有下列存储芯片及138译码器和各种门电路(自定)。PGMOEROMCSOERAMWED0D0DnDnA0A0AiAiCS丫。138译码器RAM 2KX8 位,ROM2KX8 位,4KX 4 位, 8KX 8 位4KX 8 位, 8KX 8 位画出CPU与存储器的连接图,要求(1)最小8K地址空间为系统程序区,与其相邻的4K地址空间为用 户程序区;2)合理选用上述存储芯片,并写出每片存储芯片的地址范围;3)详细画出存储芯片的片选逻辑。六、(14 分)(1)画出主机框图(要求画到寄存器级);(2)若存储器容量为64KX32位,指出图中各寄存器的位数;(3)写出组合逻辑控制器完成 STA X (X 为主存地址)指令发出 的全部微操作命令及节拍安排;( 4)若采用微程序控制,还需增加哪些微操作?

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号