最新数字电路与逻辑设计试题与答案

上传人:工**** 文档编号:561460486 上传时间:2023-06-17 格式:DOC 页数:17 大小:301.50KB
返回 下载 相关 举报
最新数字电路与逻辑设计试题与答案_第1页
第1页 / 共17页
最新数字电路与逻辑设计试题与答案_第2页
第2页 / 共17页
最新数字电路与逻辑设计试题与答案_第3页
第3页 / 共17页
最新数字电路与逻辑设计试题与答案_第4页
第4页 / 共17页
最新数字电路与逻辑设计试题与答案_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《最新数字电路与逻辑设计试题与答案》由会员分享,可在线阅读,更多相关《最新数字电路与逻辑设计试题与答案(17页珍藏版)》请在金锄头文库上搜索。

1、精品文档数字电路与逻辑设计(1)班级 学号 姓名 成绩 一单项选择题(每题1分,共10分)1表示任意两位无符号十进制数需要( )二进制数。A6 B7 C8 D9 2余3码10001000对应的2421码为( )。A01010101 B.10000101 C.10111011 D.111010113补码11000的真值是( )。A +1.0111 B. -1.0111 C. -0.1001 D. -0. 10004标准或-与式是由( )构成的逻辑表达式。 A与项相或 B. 最小项相或 C. 最大项相与 D.或项相与5.根据反演规则,的反函数为( )。A. B. C. D. 6下列四种类型的逻辑门

2、中,可以用( )实现三种基本运算。A. 与门 B. 或门C. 非门 D. 与非门7 将D触发器改造成T触发器,图1所示电路中的虚线框内应是( )。 图1A. 或非门 B. 与非门 C. 异或门 D. 同或门8实现两个四位二进制数相乘的组合电路,应有( )个输出函数。A 8 B. 9 C. 10 D. 11 9要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为( )。AJK=00 B. JK=01 C. JK=10 D. JK=11 10设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。A2 B. 3 C. 4 D. 5二判断题(判断各题正误,正确的在括号内记“

3、”,错误的在括号内记“”,并在划线处改正。每题2分,共10分)1原码和补码均可实现将减法运算转化为加法运算。 ( )2逻辑函数则。 ( )3化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。( )4并行加法器采用先行进位(并行进位)的目的是简化电路结构。 ( )5. 图2所示是一个具有两条反馈回路的电平异步时序逻辑电路。 ( ) 图2三多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题2分,共10分)1小数“0”的反码形式有( )。A000 ; B100 ;C011 ; D111 2逻辑函数F=AB和G=AB满足关系( )。A. B.

4、 C. D. 3 若逻辑函数则F和G相“与”的结果是( )。A B 1 C D 4设两输入或非门的输入为x和y,输出为z ,当z为低电平时,有( )。Ax和y同为高电平 ; B x为高电平,y为低电平 ;Cx为低电平,y为高电平 ; D x和y同为低电平.5组合逻辑电路的输出与输入的关系可用( )描述。A真值表 B. 流程表C逻辑表达式 D. 状态图 四 函数化简题(10分)1用代数法求函数 的最简“与-或”表达式。(4分)2用卡诺图化简逻辑函数 F(A,B,C,D)m(2,3,9,11,12)+d(5,6,7,8, 10,13) 求出最简“与-或”表达式和最简“或-与”表达式。(6分)五设计

5、一个将一位十进制数的余3码转换成二进制数的组合电路,电路框图如图3所示。(15分)图3要求: 1填写表1所示真值表;表1 ABCDWXYZABCDWXYZ00000001001000110100010101100111100010011010101111001101111011112利用图4所示卡诺图,求出输出函数最简与-或表达式;图43画出用PLA实现给定功能的阵列逻辑图。4若采用PROM实现给定功能,要求PROM的容量为多大?六、分析与设计(15分)某同步时序逻辑电路如图5所示。图5(1) 写出该电路激励函数和输出函数;(2) 填写表2所示次态真值表; 表2输入X现态Q2 Q1激励函数J2

6、 K2 J1 K1 次态Q2(n+1)Q1(n+1)输出Z(3) 填写表3所示电路状态表;表3 现态次态 Q 2 (n+1) Q 1(n+1)输出Q 2 Q 1X=0X=1Z00011011(4)设各触发器的初态均为0,试画出图6中Q1、Q2和Z的输出波形。 图6(5)改用T触发器作为存储元件,填写图7中激励函数T2、T1卡诺图,求出最简表达式。图7图8七分析与设计(15分)某电平异步时序逻辑电路的结构框图如图8所示。图中: 要求:1根据给出的激励函数和输出函数表达式,填写表4所示流程表; 表4二次状态y2 y1激励状态Y2Y1/输出Zx2x1=00x2x1=01x2x1=11x2x1=100

7、 00 11 11 02. 判断以下结论是否正确,并说明理由。 该电路中存在非临界竞争; 该电路中存在临界竞争;3将所得流程表4中的00和01互换,填写出新的流程表5,试问新流程表对应的电路是否存在非临界竞争或临界竞争? 表5二次状态y2 y1激励状态Y2Y1/输出Zx2x1=00x2x1=01x2x1=11x2x1=100 00 11 11 0 八分析与设计(15分)某组合逻辑电路的芯片引脚图如图9 所示。图91分析图9 所示电路,写出输出函数F1、F2的逻辑表达式,并说明该电路功能。2假定用四路数据选择器实现图9 所示电路的逻辑功能,请确定图10所示逻辑电路中各数据输入端的值,完善逻辑电路

8、。图103假定用EPROM实现图9 所示电路的逻辑功能,请画出阵列逻辑图。数字电路与逻辑设计试卷A参考答案一单项选择题(每题1分,共10分)1B ; 2C ; 3D ; 4B ; 5. A ; 6D ; 7D ; 8A ; 9D ; 10B 。二判断题(判断各题正误,正确的在括号内记“”,错误的在括号内记“”,并在划线处改正。每题2分,共10分)1反码和补码均可实现将减法运算转化为加法运算。 ()2逻辑函数则。 ()3化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。()4并行加法器采用先行进位(并行进位)的目的是提高运算速度。()5. 图2所示是一个具有一条反馈回路的电平异步时

9、序逻辑电路。 ()三多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题2分,共10分)1AD; 2ABD; 3AC; 4ABC; 5AC 。四 函数化简题(10分) 1代数化简(4分)2卡诺图化简(共6分) 最简“与-或”表达式为: (3分)最简“或-与”表达式为: (3分)五设计(共15分) 1填写表1所示真值表;(4分)表1 真值表ABCDWXYZABCDWXYZ00000001001000110100010101100111dddddddddddd000000010010001101001000100110101011110011011110

10、111101010110011110001001dddddddddddd2利用卡诺图,求出输出函数最简与-或表达式如下:(4分)3画出用PLA实现给定功能的阵列逻辑图如下:(5分)4若采用PROM实现给定功能,要求PROM的容量为:(2分) 六、分析与设计(15分)(1) 写出该电路激励函数和输出函数;(3分) (2) 填写次态真值表;(3分) 输入X现态Q2 Q1激励函数J2 K2 J1 K1 次态Q2(n+1)Q1(n+1)输出Z0000111100011011000110110 1 0 11 0 0 10 1 0 11 0 0 10 1 1 01 0 1 00 1 1 0虽然调查显示我们

11、的创意计划有很大的发展空间,但是各种如“漂亮女生”和“碧芝”等连锁饰品店在不久的将来将对我们的创意小屋会产生很大的威胁。1 0 1 0附件(一):0 01 02www。cer。net/artide/2003082213089728。shtml。0 01 00 11 10 1在现代文化影响下,当今大学生对新鲜事物是最为敏感的群体,他们最渴望为社会主流承认又最喜欢标新立异,他们追随时尚,同时也在制造时尚。“DIY自制饰品”已成为一种时尚的生活方式和态度。在“DIY自制饰品”过程中实现自己的个性化追求,这在年轻的学生一代中尤为突出。“DIY自制饰品”的形式多种多样,对于动手能力强的学生来说更受欢迎。1 1附件(二):0“碧芝”隶属于加

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 教学/培训

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号