课程设计——001序列检测器.doc

上传人:m**** 文档编号:559456838 上传时间:2023-05-23 格式:DOC 页数:14 大小:1.34MB
返回 下载 相关 举报
课程设计——001序列检测器.doc_第1页
第1页 / 共14页
课程设计——001序列检测器.doc_第2页
第2页 / 共14页
课程设计——001序列检测器.doc_第3页
第3页 / 共14页
课程设计——001序列检测器.doc_第4页
第4页 / 共14页
课程设计——001序列检测器.doc_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《课程设计——001序列检测器.doc》由会员分享,可在线阅读,更多相关《课程设计——001序列检测器.doc(14页珍藏版)》请在金锄头文库上搜索。

1、武汉理工大学课程设计学 号: 课 程 设 计题 目数字逻辑设计题目001序列检测器学 院计算机科学与技术专 业计算机科学与技术班 级姓 名指导教师2011年03月06日目 录1、课程设计任务书P32、正文P4 2.1、使用的芯片及其引脚图P4 2.2、逻辑实验电路的具体分析与设计P4 2.3、具体实验操作及调试P102.4、小结及体会P122.5、参考文献P123、评分表P13课程设计任务书学生姓名 学生专业班级指导教师 学院名称 计算机科学与技术学院一、题目:“001”序列检测器。原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32

2、 )、非门 ( 74 LS 04 ),设计“001”序列检测器。二、要求完成设计的主要任务如下: 1能够运用数字逻辑的理论和方法,把时序逻辑电路设计和组合逻辑电路设计相结合,设计一个有实际应用的数字逻辑电路。2使用同步时序逻辑电路的设计方法,设计“001”序列检测器。写出设计中的5个过程。画出课程设计图。3根据74 LS 74、74 LS 08、74 LS 32、74 LS 04集成电路引脚号,在设计好的“001”序列检测器电路图中标上引脚号。4在试验设备上,使用74 LS 74、74 LS 08、74 LS 32、74 LS 04集成电路连接、调试和测试“001”序列检测器电路。三、课程设计

3、进度安排:序号课 程 设 计 内 容所用时间1设计“001”序列检测器电路1天2电路连接、调试和测试3天3分析总结设计,撰写课程设计1天合计5天指导教师签名: 2011年 月 日系主任(责任教师)签名: 2011年 月 日 正 文一、 使用的芯片及其引脚图: 二、 逻辑实验电路的具体分析与设计:使用时序逻辑电路的设计方法来设计“001”序列检测器,具体有以下步骤:1、画出“001”序列检测器的原始状态图和原始状态表,如表(一)所示:0/01/0AB 1/01/00/00/0 0/10/0 D C 1/1现态次态/输出X=0X=1AB/0A/0BC/0A/0CC/0D/1DB/0A/0 表(一)

4、 2、 对原始状态图和原始状态表进行化简,根据化简原则,可将原始状态表化简为最小化状态表如表(二)所示: 现态次态/输出X=0X=1Ab/0a/0Bc/0a/0Cc/0a/1 表(二) 3、对化简后的状态表进行编码,编码的方式按3大原则进行。 则可编码为 图(三) 将各状态表的编码代入最小化状态表,得到表(四)所示的二进制状态表:现态次态Y2(n+1)Y1(n+1)/输出Y2 Y1X=0X=10 001/000/00 110/000/01 010/000/1 表(四) 4、列出激励函数和输出函数表达式。用D触发器组成储存电路。跟据二进制状态表和D触发器激励表,列出激励函数和输出函数真值表,如表

5、(五)所示:X Y2 Y1D2 D1Z0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 11 01 0d d0 00 00 00 0000d001d 表(五) 由上表画出激励函数和输出函数卡诺图,如下图所示:5、在上图中,把状态“11”作任意项处理。经卡诺图化简,可写出激励函数和输出函数表达式为: D2=X(Y2+Y1) D1=XY2Y1 Z=XY2画出逻辑电路图。根据所求得的激励函数和输出函数表达式,画出如下图所示的时序逻辑电路图。6、对逻辑电路图进行分析,画出状态图。首先检查是否具有无效状态。从状态图中可以看出,一旦电路进入状态“11”,不管输入“1”还是

6、“0”,在CP的作用下,电路静茹有效状态,不存在挂起现象然后检查有没有产生错误的外部输出信号。在状态图中,若电路处于无效状态“11”,当输入“1”时,产生一个错误的输出“1”。为了消除这个错误输出,需对输出函数表达式作适当修改。将输出函数的卡诺图修改为如图所示。将输出函数表达式改为 Z=XY2Y11/00/000011/00/01/11/00/011100/0XY2Y100 01 11 1000100dd0 01 这样便可修复错误输出,则同步逻辑电路图中外部输出应该做出相应修改,修改后的电路图如下图所示:三、 在实验板上进行连线,并进行具体实验操作及调试:本次实验,本小组共进行了多次实验,下图

7、是我们第一次实验时的截图。我们小组的首次实验以失败告终。由于整个线路的绕线比较复杂,无法进行仔细的检查和纠正,只好全部重新拆下。在拆卸导线的过程中,我们小组成员最后发现原来是一个引脚未接好,所以整个实验不得不从头开始。首次实验的失败,给了我们小组一个警示,一定要认真对待实验中的每一个细节,否则可能会功亏一篑,还有就是要妥善的进行布线,这样才有利于检错、纠错。就这样,我们在多次的尝试、失败、再尝试中,积累了大量的实践经验和教训。最后,在小组3位成员的共同努力下,我们终于完成了这次实验。下图是我们最终调试所用的线路:四、 小结及体会:经过此次时序逻辑电路实验,我们对逻辑电路的设计、制造有了比较深刻

8、的感触,尤其是深刻意识到了,对于数字逻辑课程的学习,我们不能仅仅停留在教材所传授的理论知识层面和模型电路图上,作为一门工科课程,我们必须将理论与实践结合起来。只有在实践过程中,我们才能真正了解数字逻辑的意义。同时,在此次实验过程中。我也加深了对各种逻辑电路芯片的了解。对它们的用途和注意事项有了更加深入的理解。对芯片的内部构造和引脚使用都变得比较熟悉。五、 参考文献:数字逻辑,胡家宝,机械工业出版社,2006 数字逻辑,王玉龙,高等教育出版社,1987本科生课程设计成绩评定表班级:姓名:学号:序号评分项目满分实得分1学习态度认真、遵守纪律102设计分析合理性103设计方案正确性、可行性、创造性204设计结果正确性405设计报告的规范性106设计验收10总得分/等级评语:注:最终成绩以五级分制记。优(90-100分)、良(80-89分)、中(70-79分)、及格(60-69分)、60分以下为不及格指导教师签名:2011年月日13

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 生活休闲 > 科普知识

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号