数据传输实验(Logisim平台)计算机组成原理

上传人:桔**** 文档编号:558032934 上传时间:2022-09-06 格式:DOCX 页数:8 大小:201.97KB
返回 下载 相关 举报
数据传输实验(Logisim平台)计算机组成原理_第1页
第1页 / 共8页
数据传输实验(Logisim平台)计算机组成原理_第2页
第2页 / 共8页
数据传输实验(Logisim平台)计算机组成原理_第3页
第3页 / 共8页
数据传输实验(Logisim平台)计算机组成原理_第4页
第4页 / 共8页
数据传输实验(Logisim平台)计算机组成原理_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《数据传输实验(Logisim平台)计算机组成原理》由会员分享,可在线阅读,更多相关《数据传输实验(Logisim平台)计算机组成原理(8页珍藏版)》请在金锄头文库上搜索。

1、广州 xx 学院计算机组成原理与系统结构实验报告成 绩专业班级计算机实验日期2020611姓 名 李 学 号实验名称 数据传输实验 指导老师 张(报告内容包括:实验目的、实验设备及器材、实验步骤、实验数据、图表及曲线处 理、实验小结等)。实验名称:数据传输实验实验场地:计算机仿真实验设备:Logisim实验平台1 实验目的1) 熟悉和了解总线的数据通路互递原理及寻址方式。2) 掌握缓冲器、三态缓冲器、三态非门、奇偶校验、数据选择器、解复用器、解码器、位 选择器及优先编码器等的基本工作原理与使用方法。2 实验要求1)三态缓冲器及三态非门 三态门也称为三态缓冲器,是指逻辑门的输出除有高、低电平两种

2、状态外,还有第三种 高阻状态的门电路,高阻态相当于隔断状态。三态缓冲器都有一个EN控制使能端,来控 制门电路的通断。如图1和图2所示,三态缓冲器及三态非门可用以总线方向控制。图 1 三态缓冲器三种控制状态图图 2 三态非门三种控制状态图0由1使能端c o ohmo跻精人弟跻输扎第3谿骼人输出图 3 使能端为 1 的多路选择器2)多路选择器多路选择器是数据选择器的别称,是组成原理实验中经常使用的组件。在多路数据传送过程中,能够根据需要将其中任意一路选出来的电路,也称多路选择器或多路开关。a oMUX二打 i图 4 使能端为 0 的多路选择器图3 和图4分别为使能端为1和为0的多路选择器。选择端位

3、宽为n,则可选择的输入源的数目为2no3) 解复用器 解复用器是一个组合逻辑电路,设计用于将一条公共输入线切换到多条单独输出线中的一条数据分配器,通常称为解复用器或多输出选择器,简称为Demux”或“DMX”,与多 路选择器刚好相反。|换能输入河选择琳 T00 00第3跚制1戏卫3第0聊输出 吨画弼!舞输出 Lp 1 T 1廊2樂椿Hi图 5 使能端为 1 的解复用器1DLIX如碍f雄端向图 6 使能端为 1 的解复用器图5和图6分别为使能端为1和为0的解复用器。 选择端位宽为n,则可选择的输出通道数目为2no4) 解码器解码器又称为译码器,是一类多输入多输出组合逻辑电路器件,可用于地址译码。

4、其能 将输入二进制代码的各种状态,按照其原意翻译成对应的输出信号。如,74138是一种3线一8线译码器,三个输入端CBA共有8种状态组合(000111), 可译出8个输出信号Y0Y7o译码器设有一个和多个使能控制输入端,又成为片选端,用来控制允许译码或禁止译码。图7 和图8分别为使能端为1和为0的译码器。 n 位的选择端,对应的选择通道路数为 2n。图 7 使能端为 1 的解码器图 8 使能端为 1 的解码器3 实验步骤3.1 三态缓冲器及三态非门(1)三态缓冲器及三态非门各状态控制变化表表 3.1.1 三态缓冲器各状态控制变化表输入控制端输出状态0XE高阻10X断111通表 3.1.2 三态

5、非门各状态控制变化表输入控制端输出状态0XE高阻10X断011通3.2 多路选择器(1)在理想情况下,多路选择器在不同选择位数时的输出变化表 3.2.1 2-4 路选择器输出端变化表输入选择端使能端输出第0路:00101011001第1路:01011110110第2路:10010110101第3路:01100010010任何数0XXXX3.3 解复用器(1)在理想情况下,解复用器在不同选择位数时的输出变化表 3.3.1 解复用器在不同选择位数时的输出变化表输入选择端使能端输出1011111第3路输出1011101第2路输出1011001第0路输出1011随机0XXXX3.4 解码器(1)在理想

6、情况下,解码器在不同选择端时的输出变化表 3.4.1 解码器在不同选择端时的输出变化表选择端使能端输出101第2路输出1011第1路输出1001第0路输出1随机0都是x4 实验数据4.1 三态缓冲器及三态非门(1)在 logisim 中画出电路原理图二态缓冲器三态非门输入 输出 E30控制端面E图 4.1.1 三态缓冲器及三态非门的电路原理图(2)输入数据测试实验结果表 4.1.1 三态缓冲器测试结果输入控制端输出状态0XE高阻10X断111通表 4.1.2 三态非门测试结果输入控制端输出状态0XE高阻10X断011通4.2 多路选择器(1)在 logisim 中画出多路选择器的电路原理图图

7、4.2.1 2-4 路选择器电路原理图2)输入数据测试实验结果表 4.2.1 2-4 路选择器输出端实验结果变化表输入选择端使能端输出第0路:00101011001第1路:01011110110第2路:10010110101第3路:01100010010任何数0XXXX4.3 解复用器(1)在 logisim 中画出解复用器的电路原理图第。路输出 R第1路输出 疋第2路输出x4 I第?路输出图 4.3.1 解复用器的电路原理图2)输入数据测试实验结果表 4.3.1 解复用器输出测试结果表输入选择端使能端输出1011111第3路输出1011101第2路输出1011001第0路输出1011随机0XXXX4.4 解码器(1)在 logisim 中画出解码器的电路原理图图 4.4.1 解码器的电路原理图2)输入数据测试实验结果表 4.4.1 解码器输入数据测试实验结果表选择端使能端输出101第2路输出1011第1路输出1001第0路输出1随机0都是x5 实验小结1. 基本熟悉了 logisim 平台的操作方法。2.在logisim平台中掌握了三态缓冲器、三态非门、解复用器、解码器的原理图,并且其 基本工作原理与使用方法也基本熟悉。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号