数字电子技术试卷答案.doc

上传人:hs****ma 文档编号:548080905 上传时间:2023-09-10 格式:DOC 页数:8 大小:190.50KB
返回 下载 相关 举报
数字电子技术试卷答案.doc_第1页
第1页 / 共8页
数字电子技术试卷答案.doc_第2页
第2页 / 共8页
数字电子技术试卷答案.doc_第3页
第3页 / 共8页
数字电子技术试卷答案.doc_第4页
第4页 / 共8页
数字电子技术试卷答案.doc_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《数字电子技术试卷答案.doc》由会员分享,可在线阅读,更多相关《数字电子技术试卷答案.doc(8页珍藏版)》请在金锄头文库上搜索。

1、_ 试卷(2007.1)A(答案)一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,共20分。)题号12345678910答案BCBBBACDAC二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。3.逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;4. 把JK触发器改成T触发器的方法是J=K=T。5. 组合逻辑电路是指电路的输出仅由当前的输入决定。6. 5变量输入译码器,其译码输出信号最多应有32

2、个。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争冒险现象。8一片ROM有10根地址线,8根数据输出线,ROM共有8192个存储单元。9N个触发器组成的计数器最多可以组成2n进制的计数器。8. 基本RS触发器的约束条件是RS=0。三电路分析题(36分)VI1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形? (12分)(1) 2. 图3-2为两个时钟发生器,图中R1=510, R2=10K,C=0.1uF。(12分)(1) 写出触发器的状态方程及输出V1、V2的方程;

3、(2) 画出555定时器的输出VO以及V1、V2的波形;(3) 计算V1的周期和脉冲宽度Tw.(1) ,(2)(3)3双积分A/D转换器如图3-3所示,试回答以下问题: (12分)(1)若被测电压Vi的最大值为2V, 要求可分辩的电压小于0.1mV, 问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz, 则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz, , 已知,输出电压Vo的最大值为5V, 积分时间常数是多少?(1),所以(2)(3), 所以四电路设计题(24分)1) 试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出

4、相应的电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出() ()0 (0)0 0 ()0 (0)0 1 () 0 (0)1 0 () 0 (0)1 1 () 1 (1)X X0 (0) 令. 则2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分)解:根据题意,得状态转换图如下:所以:能自启动。因为: 评分标准2007.1(本科)一.单项选择题: 每小题2分,共20分。二.填空题: 每小题2分,共20分。三电路分析题1共12分,其中写出触发器的激励方程或输出X、Y的逻辑式 3分画对Q2Q1Q0的波形 3分画对两个触发器的输入端D的波形 3分画对输出X、Y的波形 3分2共12分,其中第一小问 4分第二小问 4分第三小问 4分3共12分,其中第一小问 4分第二小问 4分第三小问 4分四 设计题1共10分,其中写出Y的最小项之和的标准形式 3分把4选一的选择器扩展成8选一的选择器 2分正确确定A3A2A1以及D0D1D2D3D4D5D6D7 3分画出逻辑图 2分2共14分,其中状态转换图 3分卡诺图化简,得状态方程 3分求激励方程 3分画出逻辑图 3分自启动分析 2分Welcome ToDownload !欢迎您的下载,资料仅供参考!精品资料

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号