篮球竞赛秒计时器设计

上传人:夏** 文档编号:547912304 上传时间:2023-02-12 格式:DOC 页数:36 大小:1.33MB
返回 下载 相关 举报
篮球竞赛秒计时器设计_第1页
第1页 / 共36页
篮球竞赛秒计时器设计_第2页
第2页 / 共36页
篮球竞赛秒计时器设计_第3页
第3页 / 共36页
篮球竞赛秒计时器设计_第4页
第4页 / 共36页
篮球竞赛秒计时器设计_第5页
第5页 / 共36页
点击查看更多>>
资源描述

《篮球竞赛秒计时器设计》由会员分享,可在线阅读,更多相关《篮球竞赛秒计时器设计(36页珍藏版)》请在金锄头文库上搜索。

1、篮球竞赛秒计时器设计-作者:日期:数字电子技术课程设计说明书篮球竞赛24秒计时器设计系、 部:电气与信息工程学院学生姓名:指导教师:职称讲师专 业: 班 级: 完成时间:2012-6-6设计题目篮球比赛24秒倒计时器的设计课程论文 要求设计制作一个篮球竞赛计时系统,具有进攻方 24秒倒计时功 能,具体设计要求如下:1、具有显示24s倒计时功能:用两个共阴数码管显示,其 计时间隔为1s。2、分别设置启动键和暂停/继续键,控制两个计时器的直接 启动计数,暂停/继续计数功能。3、设置复位键:按复位键可随时返回初始状态,即进攻方计 时器返回到24s。4 、计时器递减计数到“ 00”时,计时器跳回“ 2

2、4”停止工作, 并给出声音和发光提示,即直流振汤器发出声响和发光一极官发 光。、八前 言电子课程设计是电子技术学习中非常重要的一个环节,是将理论知识和实践能力相统一的一个环节,是真正锻炼学生能力的一个环节。在许多领域中计时器均得到普遍应用,诸如在体育比赛,定时报警器、游戏 中的倒时器,交通信号灯、红绿灯、行人灯、交通纤毫控制机、还可以用来做为 各种药丸,药片,胶囊在指定时间提醒用药等等,由此可见计时器在现代社会是 何其重要的。篮球作为一项全民健身项目,已有一定的历史。在中国,篮球很盛行,篮球 比赛也日趋职业化。篮球比赛中有一项违例时间要用倒计时器,目前多数采用的是24秒制。有需要就会有市场,因

3、此设计一款24秒计时器是非常有必要也非常 有前景的。该计时器要有递减计时及报警功能。因此符合比赛中违例判罚的需要。在NBA比赛中,规定了球员的持球时间不能超过 24秒,否则就犯规了。本 课程设计的“篮球竞赛24秒计时器”,可用于篮球比赛中,用于对球员持球时间 24秒限制。一旦球员的持球时间超过了 24秒,它自动的报警从而判定此球员的 犯规。本设计主要能完成:显示24秒倒计时功能;系统设置外部操作开关,控制 计时器的直接清零、启动和暂停/连续功能;计时器为24秒递减计时其计时间隔 为1秒;计时器递减计时到零时,数码显示器不灭灯,同时发出光电报警信号等。整个电路的设计借助于proteus仿真软件和

4、数字逻辑电路相关理论知识, 并 在proteus下设计和进行仿真,得到了预期的结果第1章电路方案的选择及电路框图 51.1设计方案51.2电路框图5第2章设计思路及其工作原理的介绍62.1设计思路62.2基本原理6第3章单元电路的设计83.1 24进制计数器的设计 83.2数码显示电路的设计 93.3秒脉冲的设计.11.3.4控制开关电路的设计 163.5报警电路的设计 163.6整机工作原理 17第4章电路仿真184.1计时预备阶段154.2计时阶段 164.3暂停连续功能的实现164.4电路报警16第5章安装及调试步骤 18第6章故障分析与电路改进206.1故障的分析和解决 206.2电路

5、的改进20结束语21参考文献22附录1篮球竞赛24秒计时器总电路原理图23附录2元器件清单24第1章 电路方案的选择及电路框图1.1设计方案方案一:采用计数器74LS192作为核心部分。同时选择74LS48作为BCD码 译码器来对7段数码显示管进行译码驱动,两个七段数码显示管进行显示。采用 555计时器制成的多谐振荡器,进行秒脉冲的输入。因为我们需要对其进行暂停、 清零、报警等控制,所以我们使用了两个开关来控制计数器的各功能的实现,从而实现各种功能。方案二:采用单片机AT89S51作为核心部分,编写程序。用 74LS48和7段 数码显示管组成显示电路。采用三个开关控制启动、暂停、清零、报警从而

6、实现 各种功能。在两个方案中,单片机价格比较贵,编写程序繁琐,原理说明性不够强,在 考虑到用低成本都能完成同样的效果的前提下以及此次做的是数字电子技术课 程设计,因紧贴数字电子技术的相关知识,所以在本次设计采用方案一。1.2电路框图24 秒倒计时计时器的方案框图如图 1-1所示。它是由秒脉冲发生器、计数 器、译码显示电路、报警电路和控制电路等五个部分组成。 其中计数器和控制电 路是系统的主要部分。计数器完成 24秒计时功能,控制电路完成计数器的直接 清零、启动计数、暂停/连续计数功能,译码显示电路完成数字显示功能,报警 电路产生光电报警功能。秒脉冲发生器产生时钟脉冲信号,这个信号作为电路的 定

7、时标准,其电路可采用555集成电路或由TTL与非门组成的多谐振荡其构成。秒脉冲1、k数器J1译码显I控制电I报警电图1-1 24秒计时器系统设计框图控制电路手动置数计数器,译码显示电路出现显示,秒脉冲发生器产生秒脉冲刺 激计数器递减,随之译码显示电路递减。暂停 /连续时,控制电路控制秒脉冲发 生器暂停/连续秒第2章设计思路及其工作原理的介绍2.1设计思路本课程设计是脉冲数字电路的简单应用,设计了篮球竞赛24秒计时器。此计时器功能齐全,可以直接清零、启动、暂停和连续以及具有光电报警功能,同 时应用了七段数码管来显示时间。 此计时器有了启动、暂停和连续功能,可以方 便地实现断点计时功能,当计时器递

8、减到零时,会发出光电报警信号。本设计完 成的中途计时功能,实现了在许多的特定场合进行时间追踪的功能, 在社会生活 中也具有广泛的实用价值。篮球竞赛记时系统的主要功能包括:进攻方 24秒倒计时和计时结束警报提 示。攻方24秒倒计时,当比赛准备开始时,屏幕上显示 24秒字样,当比赛开始 后,倒计时从24逐秒倒数到00。这一模块主要是利用双向计数器 74LS192来实 现;警报提示:当计数器计时到零时,给出提示音。这部分电路主要通过移位寄 存器和一些门电路来实现。此计时器的设计采用模块化结构,主要由以下3个组成,即计时模块、控制 模块、以及译码显示模块。在设计此计时器时,采用模块化的设计思想,使设计

9、 起来更加简单、方便、快捷。此电路是一时钟产生,触发,倒计时计数,译码显 示、报警为主要功能,在此结构的基础上,构造主体电路和辅助电路两个部分。2.2基本原理24 秒计时器的总体参考方案框图如图 1所示。它包括秒脉冲发生器、计数 器、译码显示电路、报警电路和辅助时序控制电路(简称控制电路)等五个模块 组成。其中计数器和控制电路是系统的主要模块。计数器完成24秒计时功能,而控制电路完成计数器的直接清零、启动计数、暂停 /连续计数、译码显示电路 的显示与灭灯、定时时间到报警等功能。秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,但本设计对此信号 要求并不太高,故电路可采用555集成电路或由TTL

10、与非门组成的多谐振荡器构 成。译码显示电路由74LS48和共阴极七段LED显示器组成。报警电路在实验中 可用发光二极管和鸣蜂器代替。主体电路:24秒倒计时。24秒计数芯片的置数端清零端共用一个开关,比赛开始后,24秒的置数端无效,24秒的倒数计时器的倒数计时器开始进行倒计时,逐秒倒计到零。选取“ 00”这个状态,通过组合逻辑电路给出截断信号,让 该信号与时钟脉冲在与门中将时钟截断,使计时器在计数到零时停住。第3章单元电路的设计3.1 24进制计数器的设计计数器选用集成电路74LS192进行设计较为简便,74LS192是十进制可编程 同步加法计数器,它采用8421码十进制编码,并具有直接清零、置

11、数、加减计 数功能。图3-1是74LS192引脚排列。图中CU、CD分别是加计数、减计数的时钟 脉冲输入端(上升沿有效)。PL是异步并行置数控制端(低电平有效),TCu和TCd是进位、借位输出端 (低电平有效),MR是异步清零端,P3-P0是并行数据输入端,Q3-Q0是输出端。图3-1 74LS192的引脚排列74LS192的功能表见表3-1所示。表3-1 74LS192 功能表输入输出MRPLCUCDP0P1P2P3Q0Q1Q2Q31XXXXXXX000000XXabcdabcd011XXXX加计数011JXXXX减计数当PL=1,MR=0时,若时钟脉冲加到端 CU,且CD =1则计数器在预

12、置数的基础上完成加计数功能,当加计数到 9时,TCu端发出进位下跳变脉冲;若时 钟脉冲加到)CD端,且CU=1,则计数器在预置数的基础上完成减计数功能,当 减计数到0时,TCd端发出借位下跳变脉冲。由74LS192构成的二十四进制递减计数器如下图 3-2所示。图3-2 8421BCD二十四递减计数器其预置数为N=( 00100100)= (24)10。在CD端的输入时钟脉冲作用下,开 始递减。只有当低位 TCd端发出借位脉冲时,高位计数器才作减计数。当高、 低位计数器处于全零,完成一个计数周期,然后手动置数PL=0,计数器完成置数,再次进入下一循环减计数。3.2数码显示电路的设计根据设计的要求

13、采用74LS48译码器来驱动共阴极数码显示管。74LS48芯片是一种常用的七段数码管驱动器,常用在各种数字电路和系统的显示系统中。74LS48和共阴极七段LED显示器如图3-3连接。这样连接74LS48可直接驱动 共阴极LED数码管而不需像CC4511外接限流电阻。7ABCDcLTB7RF0R3f13 112211 349-514 7DS:DPY-7-SEGLTrb!7A B c DDRY 7-SEG +S图3-3显示电路74LS48输入信号为BCD码,输出端为_a b、c、d、e、f、g共7线,另有3条控制线。LT为测试端,低电平有效,当LT=0时,无论输入端 A、B、C、D 为何值,ag输

14、出全为高电平,使7段显示器件显示“ 8字型,此功能用于测试 器件。RBI为灭零输入端,低电平有效。在LT=1, RBI =0,且译码输入为0时,该 位输出不显示,即0字被熄灭。但当译码输入不全为 0时,仍能正常译码输出, 使显示器正常显示。BIRBI是一个特殊的端口,有时作用于输入,有时作用于 输出,在这里不多做介绍。74LS48功能表见表3-2。输入输出字形数字LTRBIA B C DBI/RBOabcdefg0110 0 0 011111110011X1 0 0 011100000121X0 1 0 011101101231X1 1 0 011111001341X0 0 1 010110011451X1 0 1 011011011561X0 1 1 011011111671X1 1 1 011110000781X0 0 0 11111111

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 医学/心理学 > 基础医学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号