计算机组成原理模拟试题ABC卷

上传人:新** 文档编号:543014525 上传时间:2023-01-21 格式:DOCX 页数:23 大小:146.43KB
返回 下载 相关 举报
计算机组成原理模拟试题ABC卷_第1页
第1页 / 共23页
计算机组成原理模拟试题ABC卷_第2页
第2页 / 共23页
计算机组成原理模拟试题ABC卷_第3页
第3页 / 共23页
计算机组成原理模拟试题ABC卷_第4页
第4页 / 共23页
计算机组成原理模拟试题ABC卷_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《计算机组成原理模拟试题ABC卷》由会员分享,可在线阅读,更多相关《计算机组成原理模拟试题ABC卷(23页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理课程模拟试题A卷一、 单项选择题1. 计算机操作的最小单位时间是_A_。 A时钟周期; B指令周期; CCPU 周期; D中断周期。2. 一个16K32 位的存储器,其地址线和数据线的总和是_B_ 。A48; B46; C36; D323. 在单总线结构的CPU 中,连接在总线上的多个部件_B_。 A某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据; B某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据; C可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据; D可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据。 4. 存

2、储字长是指_B_ 。 A存放在一个存储单元中的二进制代码组合个数; B存放在一个存储单元中的二进制代码位数; C存储单元的个数; D机器指令的位数。 5. 下列器件中存取速度最快的是 C 。 ACache; B主存; 推荐精选C寄存器; D辅存。6. 主存和CPU 之间增加高速缓冲存储器的目的是_A_ 。 A解决CPU 和主存之间的速度匹配问题; B扩大主存容量; C既扩大主存容量,又提高了存取速度; D扩大辅存容量。 7. 下述说法中_C_是正确的。 A半导体RAM 信息可读可写,且断电后仍能保存信息; B半导体RAM 属于易失性存储器,但静态RAM 中的存储信息是不易失的; C半导体RAM

3、属于易失性存储器,其中静态RAM 只有在不掉电时,所存储的信息是不易失的;D. 半导体ROM虽然是只读存储器,但断电后信息仍会丢失。 8. DMA 方式的接口电路中有程序中断部件,其作用是_C_。 A实现数据传送; B向CPU 提出总线使用权; C数据传输结束时向CPU发送中断请求; D实现周期挪用。 9. 在中断周期中,将允许中断触发器置“0”的操作由_A_完成。 A硬件; B关中断指令; C开中断指令; D软件10. 计算机中表示地址时,采用_D_。 A原码; B补码; C反码; D无符号数。 推荐精选11. 运算器由许多部件组成,其核心部分是_B_ 。 A数据总线; B算术逻辑运算单元;

4、 C累加寄存器; D多路开关。 12. 当定点运算发生溢出时,应该执行以下操作_C_。 A向左规格化; B向右规格化; C发出出错信息; D舍入处理。13. 某计算机字长是16 位,存储容量是1MB,按字编址,它的寻址范围是_A_。 A512K; B1M; C512KB; D1MB。14. 直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是_C_ 。 A直接、立即、间接; B直接、间接、立即; C立即、直接、间接; D立即、间接、直接。 15. 以下叙述中错误的是_B_ 。 A指令周期的第一个操作是取指令; B为了进行取指令操作,控制器需要预先得到相应的指令; C取指令操作是控制器自

5、动进行的; D指令第一字节含操作码。 16. 在二地址指令中 C 是正确的。 A指令的地址码字段存放的一定是操作数; 推荐精选B指令的地址码字段存放的一定是操作数地址; C运算结果通常存放在其中一个地址码所提供的地址中; D指令的地址码字段存放的一定是操作码。17. DMA 访问主存时,让CPU 处于等待状态,等DMA 的一批数据访问结束后, CPU 再恢复工作,这种情况称作_A_。 A停止CPU 访问主存; B周期挪用; CDMA 与CPU 交替访问; DDMA。18. 在CPU 的寄存器中,_B_对用户是完全透明的。 A程序计数器; B指令寄存器; C状态寄存器; D通用寄存器。 19.

6、以下叙述_C_是正确的。 A外部设备一旦发出中断请求,便立即得到CPU 的响应; B外部设备一旦发出中断请求,CPU 应立即响应; C中断方式一般用于处理随机出现的服务请求; D程序查询用于键盘中断。 20. 微程序放在_B_ 中。A存储器控制器; B控制存储器; C主存储器; DCache。 二、计算题1、设机器数字长为8位(含1位符号位在内),写出真值-13/64对应的原码、反码和补码形式; 解:首先写出真值-13/64的二进制代码形式:即-13/64= -0.0011010推荐精选1)该真值对应的原码:1.00110102)由原码求出对应的反码:1.11001013)由原码求出对应的补码

7、:1.1100110。2、已知X = -0.10101,Y = +0.11011,1)求X+Y补和X-Y补, 采用双符号位方案判别运算结果是否溢出。解:采用双符号位方案,X 补=11.01011,Y 补=00.11011,-Y 补=11.00101则:X+Y补=X 补+Y 补=11.01011+00.11011=00.00110,运算结果的两个符号位相同,无溢出。X-Y补=X 补+-Y 补=11.01011+11.00101=10.10000,运算结果的两个符号位不相同,溢出。2)计算XY原=?写出详细计算步骤。设寄存器A=00.00000(初始部分积)B=|X|=00.10101(存放被乘数

8、), C=|Y|=.11011(存放乘数)步数 条件 操作 A C Cn 判断位 00.00000 .11011第1步 Cn =1 +B +00.1010100.10101 00.01010 1.1101第2步 Cn =1 +B +00.10101 00.11111 00.01111 11.110第3步 Cn =0 +0 +00.00000推荐精选 00.01111 00.00111 111.11第4步 Cn =1 +B +00.10101 00.11100 00.01110 0111.1第5步 Cn =1 +B +00.10101 01.00011 00.10001 10111加符号位SX

9、SY=1,得原码乘法的乘积为XY原=1.10001101113、已知X=20110.101100,Y=2010(0.100100)用浮点规格化补码加法求X+Y补 (阶码、尾数均用补码表示),要求写出计算步骤。解:X补=1,101,00.101100Y补=1,110,11.011100 浮点补码格式1)判零,对阶,X尾右移 阶码加1,X补=1,110,00.010110。対阶后尾数求和,X+Y补=1,110, 11.110010。2)尾数规格化 X+Y尾 左移 2位, 阶码减2,得最后结果:X+Y补=1,100,11.001000,即X+Y=2100( - 0.111000)三、简答题1、中断响

10、应的条件是什么?中断响应主要完成哪些操作? 参考答案:CPU响应中断的条件如下:1)有中断请求;2)CPU允许中断,即中断允许状态IF=1(或EINT=1);3)一条指令执行结束。中断响应主要完成的操作包括:推荐精选1)保护程序的断点;2)关中断;3)转中断服务程序入口。上述操作,在中断周期中,由硬件(中断隐指令)完成。2、简要说明动态RAM的各种刷新方式及其特点。参考答案:动态RAM的刷新方式有集中式刷新、分散式刷新、异步式刷新和透明式刷新等四种方式。集中式刷新的特点:在最大刷新间隔时间内,集中安排一段时间进行刷新。其缺点是进行刷新时必须停止读、写操作。这对主机而言是个“死区”分散式刷新的特

11、点:刷新工作安排在系统的存取周期内进行,对主机而言不再有“死区”。但该方式加长了系统的存取周期,存在无谓刷新,降低了整机运行效率。因此,分散方式刷新不适用于高速存储器。异步式刷新的特点:结合了上述两种方式的优点,充分利用了最大刷新间隔。相对于分散式刷新而言,它减少了刷新次数;相对于集中方式来说,主机的“死区”又缩短很多。因此,这种方式使用得比较多。透明式刷新的特点:该方式不占用CPU时间,对CPU而言是透明的操作;但控制线路复杂。3、比较组合逻辑控制方式和微程序控制方式的优缺点。参考答案:1)组合逻辑控制器的优点是运行速度快,缺点是设计与实现复杂,调试或修改困难,但随着EDA工具的成熟,该缺点

12、已得到很大缓解。2)微程序的控制器的优点是结构规整,设计效率高,易于修改,适用于实现系列计算机产品的控制器,缺点是运行速度慢。四、分析设计题1、采用4K8 的RAM芯片,构成8K16的存储器。推荐精选1)画出存储器的逻辑框图,图中标明信号线的种类、方向、条数。2)用十六进制写出该存储器占用的地址空间。2、设CPU中各部件及其相互连接关系如下图所示。图中W是写控制标志,R是读控制标志,PC具有自动加1功能。此外,还有B、C、E、F、H、L等6个寄存器,它们各自的输入端和输出端都与内部总线Bus相连,并分别受控制信号控制。对于指令ADD B,C(指令功能:(B)+(C)B,二者均为寄存器直接寻址方式),要求写出完成该指令所需要的全部微操作及节拍安排(要求:从取指令开始)推荐精选计算机组成原理课程模拟试题B卷一、单项选择题1CPU 响应中断的时间是_C_。 A中断源提出请求 B指令的取指周期结束 C指令的执行周期结束 D指令的间址周期结束2. 在运算器中不包含_D_。 A状态寄存器 B内部数据总线

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格认证/考试 > 自考

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号