电子类面试题

上传人:cn****1 文档编号:512548363 上传时间:2023-12-21 格式:DOC 页数:41 大小:124.50KB
返回 下载 相关 举报
电子类面试题_第1页
第1页 / 共41页
电子类面试题_第2页
第2页 / 共41页
电子类面试题_第3页
第3页 / 共41页
电子类面试题_第4页
第4页 / 共41页
电子类面试题_第5页
第5页 / 共41页
点击查看更多>>
资源描述

《电子类面试题》由会员分享,可在线阅读,更多相关《电子类面试题(41页珍藏版)》请在金锄头文库上搜索。

1、汉王笔试下面是一些基本的数字电路知识问题,请简要回答之。 a) 什么是Setup 和Holdup时间? b) 什么是竞争与冒险现象?怎样判断?如何消除? c) 请画出用D触发器实现2倍分频的逻辑电路? d) 什么是线与逻辑,要实现它,在硬件特性上有什么具体要求? e) 什么是同步逻辑和异步逻辑? f) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。 g) 你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?2、 可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、

2、ABLE描述8位D触发器逻辑。 3、 设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?飞利浦大唐笔试归来1,用逻辑们和cmos电路实现ab+cd 2. 用一个二选一mux和一个inv实现异或 3. 给了reg的setup,hold时间,求中间组合逻辑的delay范围。 Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿 有效)T时间到达芯片,这个T就是建立时间-Setu

3、p time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定 不变的时间。时hold time不够,数据同样不能被打入触发器。4. 如何解决亚稳态 5. 用verilog/vhdl写一个fifo控制器 6. 用verilog/vddl检测stream中的特定字符串信威dsp软件面试题)DSP和通用处理器在结构上有什么不同,请简要画出你熟悉 的一种DSP结构图2)说说定点DSP和浮点DSP的定义(或者说出他们的区别)3)说说你对循环寻址和位反序寻址的理解4)请写出【8,7】的二进

4、制补码,和二进制偏置码。 用Q15表示出0.5和0.5扬智电子笔试第一题:用mos管搭出一个二输入与非门。 第二题:集成电路前段设计流程,写出相关的工具。 第三题:名词IRQ,BIOS,USB,VHDL,SDR 第四题:unix 命令cp -r, rm,uname 第五题:用波形表示D触发器的功能 第六题:写异步D触发器的verilog module 第七题:What is PC Chipset? 第八题:用传输门和倒向器搭一个边沿触发器 第九题:画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。华为面题(硬件)全都是几本模电数电信号单片机题目 1.用与非门等设计全加法器 2.给出两个门电

5、路让你分析异同 3.名词:sram,ssram,sdram 4.信号与系统:在时域与频域关系 5.信号与系统:和4题差不多 6.晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期. .) 7.串行通信与同步通信异同,特点,比较 8.RS授课:XXX232c高电平脉冲对应的TTL逻辑是?(负逻辑?) 9.延时问题,判错 10.史密斯特电路,求回差电压 11.VCO是什么,什么参数(压控振荡器?)12. 用D触发器做个二分颦的电路.又问什么是状态图13. 什么耐奎斯特定律,怎么由模拟信号转为数字信号14. 用D触发器做个4进制的计数15.那种排序方法最快?一、 研发(软件)

6、用C语言写一个递归算法求N!; 给一个C的函数,关于字符串和数组,找出错误; 防火墙是怎么实现的? 你对哪方面编程熟悉?新太硬件面题接着就是专业题目啦 (1)d触发器和d锁存器的区别 (2)有源滤波器和无源滤波器的原理及区别 (3)sram,falsh memory,及dram的区别? (4)iir,fir滤波器的异同 (5)冒泡排序的原理 (6)操作系统的功能 (7)学过的计算机语言及开发的系统 (8)拉氏变换和傅立叶变换的表达式及联系。(续) 11.23授课:XXX模拟电路中国电子开发网2Y2w4d u O _ b/C8k1、基尔霍夫定理的内容是什么?中国电子开发网 m d#U*f T 3

7、* 基尔霍夫定律包括电流定律和电压定律中国电子开发网,Y,h7u,(c B X+R电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。中国电子开发网 f m e+g)c%F h g电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。S3*g2U h 8B f8K02、描述反馈电路的概念,列举他们的应用。中国电子开发网p!X0U2t 2P k反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。C T D p , #h0反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。中国电子开发网 G1LW A8L

8、i l M4w负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。H8 C!y1Bf0电压负反馈的特点:电路的输出电压趋向于维持恒定。中国电子开发网 U k w U V x$ E电流负反馈的特点:电路的输出电流趋向于维持恒定。)p q/k&x y o Z003、有源滤波器和无源滤波器的区别中国电子开发网 V,e B6k/s-z q3|无源滤波器:这种电路主要有无源元件R、L和C组成:o h U V M0有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。中国电子开发网 Z Q4S E x3T8 F

9、集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。中国电子开发网.F Y/o+N Mb U a; P E数字电路.P S(a d T G01、同步电路和异步电路的区别是什么?中国电子开发网#c B p3T3D n%R同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。中国电子开发网4v!f c&F O-$g+ S*O异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时

10、钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。8K F!0h o02、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?中国电子开发网)Z,B |q u4g H 7w将两个门电路的输出端并联以实现与逻辑的功能成为线与。中国电子开发网 t o V4m X M+K在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。中国电子开发网 P T(| z4I p |* N由于不用OC门可能使灌电流过大,而烧坏逻辑门。中国电子开发网 q7V1T1m*v x7z0 H3、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA2003.11.06上海笔试试

11、题)中国电子开发网+ M um-q V,Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿 (如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。g M b 0f | i r o C/A0保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。&O a2k4Y(j J*c7k0建立时间(Se

12、tup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发 前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。E1Z k +6l b;k X04、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)中国电子开发网 J.o(S I!t7z在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。中国电子开发网1A7j8o iU /u产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。8r f9

13、v H g T I0解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。+i8 Q Y V L(K g h i05、名词:SRAM、SSRAM、SDRAM,G7N d5A4x q e*w6N0SRAM:静态RAM中国电子开发网 U U w)a/L+H DRAM:动态RAM6X,N q I)k Z M7_ U c7o-q0SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟 信号相关。这一点与异步SRAM不同,异步SRAM的

14、访问独立于时钟,数据输入和输出都由地址的变化控制。中国电子开发网 M;WG p w3k v+aSDRAM:Synchronous DRAM同步动态随机存储器中国电子开发网9 i m3 e Q5s;_6、FPGA和ASIC的概念,他们的区别。(未知) t K: h M0答案:FPGA是可编程ASIC。;u6y l j j0ASIC:专用集成电路,它是面向专门用途的电 路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本

15、低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。/| x-w t(O y b&N07、什么叫做OTP片、掩膜片,两者的区别何在?n f:4N3_0OTP means one time program,一次性编程c B D 6M L60MTP means multi time program,多次性编程91Y z#P v j0OTP(One Time Program)是MCU的一种存储器类型中国电子开发网.|8Q F F l$v O* oMCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、FLASHROM等类型。中国电子开发网 R1P5A%a J2n IMASKROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;中国电子开发网+B q M E0oI3N1b;p1pFALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;中国电子开发网3v&

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号