烟台大学数字电路试题

上传人:hs****ma 文档编号:510968346 上传时间:2022-10-22 格式:DOC 页数:8 大小:1.07MB
返回 下载 相关 举报
烟台大学数字电路试题_第1页
第1页 / 共8页
烟台大学数字电路试题_第2页
第2页 / 共8页
烟台大学数字电路试题_第3页
第3页 / 共8页
烟台大学数字电路试题_第4页
第4页 / 共8页
烟台大学数字电路试题_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《烟台大学数字电路试题》由会员分享,可在线阅读,更多相关《烟台大学数字电路试题(8页珍藏版)》请在金锄头文库上搜索。

1、一、填空题(本题20分,每空1分)1.从集成度来说,数字集成电路可分为 、 、 、 和 五类。2当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的想象,称为 。3 是一种对脉冲电平敏感的存储单元电路。4时序逻辑电路一般由 和 两部分构成。5半导体存储器一般分为两类,即 和 。6半加器是由 和 组成的,全加器是由两个 和一个 构成的。7对于二极管与门电路,当某输入端为高电平时,对应二极管处于 状态;当输出为低电平时,有二极管处于 状态。8D触发器的特性方程是: ,JK触发器的特性方程是: ,T触发器的特性方程是: 。二、选择题(本题20分,共10题,每题2分)9将十进制数12

2、7转换为二进制数是:( ) A1001111 B. 1100011 C. 1111000 D. 111111110. 将十六进制数103.2H转换为十进制数:( ) A 239.231 B 259.125D C259.125 D 259.12D11. AB(BC+A)=( ) A. AC B. AB C. BC D. A12. T触发器的功能是( )A翻转、置“0” B保持、置“1”C置“1”、 置“0” D. 翻转、保持13. 多谐振荡器可产生的波形是( )A正弦波 B矩形脉冲 C三角波 D锯齿波14. 引起组合逻辑电路中竞争与冒险的原因是( )A逻辑关系错误 B干扰信号 C电路延时 D电源

3、不稳定15. D触发器的特性方程( ) A.Qn+1=TQ(_)n+T(_)Qn B. Qn+1=Q(_)n C. Qn+1=D D. Qn+1=JQ(_)n+K(_)Qn16.分析图题1电路,回答下面问题: 图1 图2 Q0端的波形( ) Q1端的波形( ) Q2端的波形( )三、作图题 (本题20分,共4题)17.如图所示,已知输入信号A、B的波形,画出门电路输出L的波形。18. 试分析如图所示电路,画出各触发器输出端的波形图。19. 设主从JK触发器的初始状态为0,CP、J、K信号如图所示,试画出触发器Q端的波形。20. 逻辑电路如图题所示,已知CP和A的波形,画出触发器Q端的波形,设触

4、发器的初始状态为0。 四、计算题(本题25分,共5题)21. 用卡诺图法将下列函数化简为最简与或表达式。(1) (2) 22. 分析如图所示逻辑电路: (1) 写出电路的逻辑函数表达式; (2) 填写该电路的真值表; (3) 简述电路的逻辑功能。23. 对如图所示时序电路:(1)写出激励方程;(2)写出输出方程;(3)写出状态方程;(4)画出状态图。24试分析如图所示的逻辑电路,写出逻辑函数表达式。25. 已知组合电路的逻辑表达式如下: (1) 填写该逻辑表达式的真值表;(2) 该电路是什么组合电路?(3) 画出该电路的逻辑图。五综合设计(本题15分)用一片1288位的ROM实现各种码制之间的

5、转换。要求用从全0地址开始的前16个地址单元实现8421BCD码到余3码的转换;接下来的16个地址单元实现余3码到8421BCD码的转换。试求:(1)列出ROM的地址与内容对应关系的真值表;(2)确定输入变量和输出变量与ROM地址线和数据线的对应关系;(3)简要说明将8421BCD码的0101转换成余3码和将余3码转换成8421BCD码的过程。数字电路期末试卷答案1. 小规模、中规模、大规模、超大规模、甚大规模2竞争3锁存器4组合电路、存储电路5只读存储器、随机存取存储器6异或门、与门、半加器、或门7截止、导通8 Qn+1=D、Qn+1=JQ(_)n+K(_)Qn、 Qn+1=TQ(_)n+T

6、(_)Qn9 D10. B11. B 12. D13. B14. C15. C16. A、 B、 C17:18:19:20:21:(1)解: (2)解: 22:解(1) 电路的逻辑函数表达式如下: (2) 真值表见下图:(3) 电路功能:全加器 23:解:(1) 激励方程: ; (2)输出方程: (3)状态方程: (4)状态图: 24:解:25:解(1) 真值表如下表所示:(2) 该电路是1位二进制数码比较器 (3) 电路的逻辑图如下图所示26:解:使用5位地址线A4A3A2A1A0,最高位用以控制前16单元和后16单元,后4位地址线用以表示输入变量。使用ROM的低4位数据线D3D2D1D0作为输出即可。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号