射频工程师应该了解的PCB知识超详细的70问答

上传人:桔**** 文档编号:510205652 上传时间:2023-12-09 格式:DOCX 页数:24 大小:31.01KB
返回 下载 相关 举报
射频工程师应该了解的PCB知识超详细的70问答_第1页
第1页 / 共24页
射频工程师应该了解的PCB知识超详细的70问答_第2页
第2页 / 共24页
射频工程师应该了解的PCB知识超详细的70问答_第3页
第3页 / 共24页
射频工程师应该了解的PCB知识超详细的70问答_第4页
第4页 / 共24页
射频工程师应该了解的PCB知识超详细的70问答_第5页
第5页 / 共24页
点击查看更多>>
资源描述

《射频工程师应该了解的PCB知识超详细的70问答》由会员分享,可在线阅读,更多相关《射频工程师应该了解的PCB知识超详细的70问答(24页珍藏版)》请在金锄头文库上搜索。

1、射频工程师应该了解的PCB 知识,超详细的 70 问1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得 平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损 耗(dielec trie loss)会对信号衰减有很大的影响,可能就不合用。 就电气而言,要注意介电常数(dielec trie cons tan t)和介质损在所 设计的频率是否合用。2、如何避免高频干扰? 避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(

2、Crosstalk)。可用拉大高速信号和模拟信号之间的 距离,或加ground guard/shunt traces在模拟信号旁边。还要注 意数字地对模拟地的噪声干扰。3、在高速设计中,如何解决信号的完整性问题? 信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负 载端的特性,走线的拓朴(t opology)架构等。解决的方式是靠端接 (t ermina tion)与调整走线的拓朴。4、差分布线方式是如何实现的? 差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要

3、一直保持不变,也就是 要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side), 一为两条线走在上下相邻两层(over-under)。一般 以前者side-by-side(并排,并肩)实现的方式较多。5、对于只有一个输出端的时钟信号线,如何实现差分布线? 要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。6、接收端差分线对之间可否加一匹配电阻? 接收端差分线对间的匹配电阻通常会加,其值应等于差分阻抗的值。这样信号质量会好些。7、为何差分对的布线要靠近且平行? 对差分对的布线方式应该要适当的靠近且平行。所谓适当的

4、靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的 一致性。若两线忽远忽近,差分阻抗就会不一致,就会影响信号完 整性(signal int egri ty)及时间延迟(t iming delay)。8、如何处理实际布线中的一些理论冲突的问题 基本上,将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),还有不要让电源和信号的回流电流 路径(retu rning curre nt path)变太大。晶振是模拟的正反馈振荡电路,要有稳定的振荡信号,必须满 足loop gai

5、n与phase的规范,而这模拟信号的振荡规范很容易 受到干扰,即使加 groundguardtraces 可能也无法完全隔离干扰。 而且离的太远,地平面上的噪声也会影响正反馈振荡电路。所以,一 定要将晶振和芯片的距离进可能靠近。确实高速布线与EMI的要求有很多冲突。但基本原则是因EMI 所加的电阻电容或ferrite bead,不能造成信号的一些电气特性不 符合规范。所以,最好先用安排走线和PCB迭层的技巧来解决或减 少EMI的问题,如高速信号走内层。最后才用电阻电容或ferrite bead 的方式,以降低对信号的伤害。9、如何解决高速信号的手工布线和自动布线之间的矛盾? 现在较强的布线软件

6、的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家EDA公司的绕线引擎能力和约束条 件的设定项目有时相差甚远。例如,是否有足够的约束条件控制蛇 行线(serpentine)蜿蜒的方式,能否控制差分对的走线间距等。这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外,手动调整布线的难易也与绕线引擎的能力有绝对的关系。例 如,走线的推挤能力,过孔的推挤能力,甚至走线对敷铜的推挤能 力等等。所以,选择一个绕线引擎能力强的布线器,才是解决之道。10、关于 test coupontest coupon 是用来以 TDR (Time Domain Reflec tome ter)测

7、 量所生产的 PCB 板的特性阻抗是否满足设计需求。一般要控制的阻 抗有单根线和差分对两种情况。所以,test coupon上的走线线宽 和线距(有差分对时)要与所要控制的线一样。最重要的是测量时接地点的位置。为了减少接地引线(ground lead)的电感值,TDR探棒(probe)接地的地方通常非常接近量信号 的地方(probe tip),所以,test coupon上量测信号的点跟接地 点的距离和方式要符合所用的探棒。11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个 信号层的敷铜在接地和接电源上应如何分配?一般在空白区域的敷铜绝大部分情况是接地。只是在高速信号线 旁敷铜时要

8、注意敷铜与信号线的距离,因为所敷的铜会降低一点走 线的特性阻抗。也要注意不要影响到它层的特性阻抗,例如在 dual st rip line的结构时。12、是否可以把电源平面上面的信号线使用微带线模型计算特性 阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?是的,在计算特性阻抗时电源平面跟地平面都必须视为参考平 面。例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗 的模型是以电源平面为参考平面的微带线模型。13、在高密度印制板上通过软件自动产生测试点一般情况下能满 足大批量生产的测试要求吗?一般软件自动产生测试点是否满足测试需求必须看对加测试点 的规范是否符合测试机具的要求。

9、另外,如果走线太密且加测试点的 规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需 要手动补齐所要测试的地方。14、添加测试点会不会影响高速信号的质量? 至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin) 当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是 加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就 跟信号的频率速度和信号缘变化率(edge ra te)有关。影响大小可透 过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求

10、) 分支越短越好。15、若干 PCB 组成系统,各板之间的地线应如何连接?各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板 子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子(此为Kirchoff current law)。这地层上的电流会找阻抗最小 的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层 的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外, 也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线 的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的 电流从这个地方走),降低对其它较敏感信号的影响。16

11、、能介绍一些国外关于高速PCB设计的技术书籍和数据吗?现在高速数字电路的应用有通信网路和计算器等相关领域。在通 信网路方面,PCB板的工作频率已达GHz上下,叠层数就我所知有 到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的最高工作频率也已经达到400MHz (如 Rambus)以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、 mircrovias及build-up制程工艺的需求也渐渐越来越多。这些设 计需求都有厂商可大量生产。17、两个常被参考的特性阻抗公式:微带线(micros trip)Z=87/sqr

12、t(Er+1.41)ln5.98H/(0.8W+T)其中,W 为线宽,T 为 走线的铜皮厚度,H为走线到参考平面的距离,Er是PCB板材质的 介电常数(dielec trie cons tant)。此公式必须在0.1(W/H)2.0及l(Er)15的情况才能应用。带状线(stripline) Z二60/sqrt(Er)ln4H/0.67n (T+0.8W) 其中,H为两参考平面的距离,并且走线位于两参考平面的中间。此 公式必须在W/H0.35及T/H0.25的情况才能应用。18、差分信号线中间可否加地线? 差分信号中间一般是不能加地线。因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦

13、合(coupling)所带来的好处,如 flux cancella tion,抗噪声(n oise immu nity)能力等。若在中间力口 地线,便会破坏耦合效应。19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承 接该类电路板力工?可以用一般设计PCB的软件来设计柔性电路板(FlexiblePrinted Circuit)。一样用Gerber格式给FPC厂商生产。由于制 造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对最 小线宽、最小线距、最小孔径(via)有其*。除此之外,可在柔性电 路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当 关键词查询应该可以

14、找到。20、适当选择 PCB 与外壳接地的点的原则是什么?选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提 供低阻抗的路径给回流电流(re turning curren t)及控制此回流电流 的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺 丝将PCB的地层与chassis ground做连接,以尽量缩小整个电流 回路面积,也就减少电磁辐射。21、电路板 DEBUG 应从那几个方面着手? 就数字电路而言,首先先依序确定三件事情:1. 确认所有电源值的大小均达到设计所需。有些多重电源的系 统可能会要求某些电源之间起来的顺序与快慢有某种规范。2. 确认所有时

15、钟信号频率都工作正常且信号边缘上没有非单调 (non-monotonic)的问题。3. 确认 reset 信号是否达到规范要求。这些都正常的话,芯片 应该要发出第一个周期(cycle)的信号。接下来依照系统运作原理与 bus protocol 来 debug。22、在电路板尺寸固定的情况下,如果设计中需要容纳更多的功 能,就往往需要提高 PCB 的走线密度,但是这样有可能导致走线的 相互干扰增强,同时走线过细也使阻抗无法降低,请专家介绍在高速 (100MHz)高密度PCB设计中的技巧?在设计高速高密度PCB时,串扰(crosstalk interference)确 实是要特别注意的,因为它对时

16、序(timing)与信号完整性(signalint egri ty)有很大的影响。以下提供几个注意的地方:控制走线特性阻抗的连续与匹配。走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真 来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距 不同芯片信号的结果可能不同。选择适当的端接方式。避免上下相邻两层的走线方向相同,甚至有走线正好上下重叠在 一起,因为这种串扰比同层相邻走线的情形还大。利用盲埋孔(blind/buried via)来增加走线面积。但是PCB板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不 过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号 完整性的影响。23、模

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号