xx年计算机组成原理期中试卷(民办)

上传人:人*** 文档编号:505641153 上传时间:2023-07-01 格式:DOC 页数:15 大小:82.50KB
返回 下载 相关 举报
xx年计算机组成原理期中试卷(民办)_第1页
第1页 / 共15页
xx年计算机组成原理期中试卷(民办)_第2页
第2页 / 共15页
xx年计算机组成原理期中试卷(民办)_第3页
第3页 / 共15页
xx年计算机组成原理期中试卷(民办)_第4页
第4页 / 共15页
xx年计算机组成原理期中试卷(民办)_第5页
第5页 / 共15页
点击查看更多>>
资源描述

《xx年计算机组成原理期中试卷(民办)》由会员分享,可在线阅读,更多相关《xx年计算机组成原理期中试卷(民办)(15页珍藏版)》请在金锄头文库上搜索。

1、 系 专业 班 学号 姓名 密封线试卷类型: 期中 苏州科技学院天平学院计算机组成原理 试卷使用专业年级计算机 考试方式:开卷( )闭卷( ) 共 5 页题号一二三四五六合计得分一、 选择题(每题1分,共20分)1. 固件是指将程序固化在存储器中构成功能上是软件,形态上是硬件的器件,这种器件可使用下列哪种器件_。A) EEPROM C)DRAMB) SRAM D)CACHE2. 计算机组成研究的对象与体系结构研究的对象不同,下列问题中属于计算机体系结构的研究对象是 。A) 主存到Cache的地址变换B) ALUC) 指令系统的设计D) 并行乘法器的设计3. 所谓“程序的局部性”是指_。A) 程

2、序只能存放在主存中的固定区域;B) 程序只能存放在外存中的固定区域;C) 执行某程序时,程序只能局限于访问某些存储区域,其它区域无权访问。D) 执行某程序时,包括取指和取操作数的存储器访问地址相对集中在局部范围之内;4. 在主存和CPU之间增加cache存储器的目的是_ _。A)增加内存容量 B)提高内存的可靠性C) 解决CPU与内存之间的速度匹配问题 D) 增加内存容量,同时加快存取速度5. 以BCD码表示十进制数目000999之间的一组码,其末端包含一个奇校验位,下面码中第 组码至少有两个错误发生。A) B) C)0110010100110 D)6. 下列数据类型的数据在计算机中并不单独存

3、在_。A) 定点小数 B)定点整数 C)整数 D)浮点数7. 有关并行除法器的叙述正确的是_。A) 由CAS组成的除法阵列每一行内的进位(或借位)都是串行的B) 由CAS组成的除法阵列每一行内的进位(或借位)都是并行的C) 由CAS组成的除法阵列每一行之间的进位(或借位)都是并行的D) 由CAS组成的除法阵列实质上是恢复余数法。8. 32位字长的机器,定点整数用补码形式表示时,一个字所能表示的整数范围是_。A) -231+1 231-1 B)-231-1231-1 C)-231+1231 D)-231231-19. 组成一个运算器需要多个部件,但下面所列_不是组成运算器的部件。A) 状态寄存器

4、 B)地址寄存器 C)ALU D)数据总线10. 在浮点数编码表示中_在机器数中不出现,是隐含的。 A)基数 B)符号 C)尾数 D)阶码11. 一个四体并行交叉存储器,每个模块的容量是64Kx32位,存取周期为200ns,在下述说法中_是正确的。A) 在200ns内,存储器能向CPU提供256位二进制信B) 在200ns内存储器能向CPU提供128位二进制信息C) 在50ns内,每个模块能向CPU提供32位二进制信息D) 在50ns内,每个模块能向CPU提供128位二进制信息12. 系统的基本输入输出系统BIOS可以保存在_。A) SRAM B)闪速存储器 C)cache D)硬盘13. 已

5、知两个浮点数,N1=2J1S1,N2=2J2S2,当下列 成立时,|N1|N2|。A) Sl和S2均为规格化数,且S1S2 C)S1S2B) Sl和S2均为规格化数,且J1J2 D)J1J2 14. 在定点运算中,产生溢出的原因是_。A) 运算过程中,最高位产生了进位或借位B) 参加运算的操作数超出了机器的表示范围C) 运算结果超出了机器的表示范围D) 寄存器的位数太少,不得不丢弃最低有效位15. 在浮点运算中,当尾数运算产生溢出时所要进行的处理是_。A) 向右规格化B) 置溢出标志C) 向左规格化D) 置机器零16. 在存储器芯片中,地址译码采用X译码和Y译码的双译码方式是为了_。A) 扩大

6、地址范围 C) 减少译码输出线数量B) 减少存储单元数量 D) 减少存储单元选通线数量17. 下列说法中正确的是_。A) 虚拟存储器技术提高了计算机的速度B) 若主存由两部分组成,容量分别为2n和2m,则主存地址共需n+m位C) 闪速存储器是一种高密度、非易失性的半导体存储器D) 存储器存取时间是指连续两次读操作所需间隔的最小时间18. 计算机的存储结构采用分级方式是为了_。A) 操作方便 C)减少主机箱的体积B) 保存大量数据 D)解决容量、价格、速度三者之间的矛盾19. 下列因素不影响Cache命中率的是_。A) Cache速度 B)Cache容量 C)Cache的组织方式 D)所使用的替

7、换算法20. 动态存储器需要周期性的刷新,是由于 。A) 动态存储器保存的信息只能读取,不能修改动 C)动态存储器依靠双稳态触发器保存信息B) 动态存储器保存的信息不断更新 D)态存储器依靠电容保存信息C)密封线二、 填空题(每空1分,共10分)1. 冯诺依曼结构将指令和数据放在同一个存储器,解题时将程序放到存储器中称为_,而控制器依据存储的程序来控制全机协调地完成计算任务叫做_。2. 移码表示法主要用于表示浮点数的_,以利于比较两个浮点数解码的大小,从而完成浮点加法运算时的_操作。3. 有8位二进制数D7D6 D5D4D3D2D1D0,为了检测储存或传输时可能发生的错误,增加一位奇偶校验位p

8、,如采用奇校验位,则求p的逻辑表达式为_,如采用偶校验位,则求p的逻辑表达式为_。奇偶校验只能检测到_位二进制错误,不具备_的能力。4. 按进位的传送方式分,加法器器可分为_ 、 _ 两种结构。三、 证明题(共20分)1. 证明:x+y补=x补+y补 mod 22. ,证明:四、 计算题(共30分)1. 若浮点数的754标准存储格式为(41360000)16,求其浮点数的十进制值。(5分)2. x=0.1001 y=0.1100,用补码运算方法求x+y 补,x-y 补,并指出结果是否溢出。(5分)3. 设+15,13,用带求补器的补码阵列乘法器求出乘积(10分)密封线4. CPU执行一段程序时

9、,cache完成存取的次数为1900次,主存完成存取的次数为100次,已知cache存取周期为50ns,主存存取周期为250ns,求cache/主存系统的效率和平均访问时间。(10分)五、 设计题(共20分)某机器中,已知配有一个地址空间为(00003FFF)16的ROM区域,现在用一个SRAM芯片(8K8位)形成一个16K16位的RAM,起始地址为(4000)16 。假设SRAM芯片有和控制端,CPU地址总线A15A0 ,数据总线为D15D0 ,控制信号为(读 / 写)。1. 共需SRAM多少片?(3分)2. 画出ROM与RAM同CPU连接图。(11分)3. 分析扩充的SRAM芯片的地址范围

10、(6分)密封线密封线密封线密封线试卷模版使用说明注:本模版适用于卷面考试1、第一页的填写要求:(1)第一行填写试卷类型,如:A、B、C等;(2)第二行空格部分为课程名称,请务必按照执行计划填写标准课程名称全称;如:高等数学A(二)(4)第三行“使用专业年级”应填写准确,如:环工04(范围广的公共课程可简写); “考试方式”应在相应的“开卷、闭卷”括号中打“”,不要使用其它符号; “共 页”填写总页码;(5)第四行为记分登记栏,在题号后面的格子中依次填写大题题号,如:“一、二”2、每页设置了固定的版面大小,当本页内容已满请换至下一页输入,以免版面变形或有文字打印不出。3、本模版仅设置了14页,如试题页数超过14页请自行复制添加,奇数页带有“密封线”,偶数页为带边框的空白页。4、打印时按试卷的实际页数设置打印页码范围。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 习题/试题

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号