计算机组成原理模拟题3

上传人:夏** 文档编号:505598799 上传时间:2023-05-21 格式:DOCX 页数:3 大小:15.81KB
返回 下载 相关 举报
计算机组成原理模拟题3_第1页
第1页 / 共3页
计算机组成原理模拟题3_第2页
第2页 / 共3页
计算机组成原理模拟题3_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《计算机组成原理模拟题3》由会员分享,可在线阅读,更多相关《计算机组成原理模拟题3(3页珍藏版)》请在金锄头文库上搜索。

1、计算机组成原理模拟题3、选择题:1. 冯.诺依曼机工作方式的基本特点是_B_。2. A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.储储器按内容选择地址下列数中最大的数为_B_。3. A.(10010101)2B.(227)8C.(96)16若浮点数尾数用补码表示,则判断运算结果是否为规格化表示的方法是_C_。4. A.阶符与数符相同为规格化表示B.阶符与数符相异为规格化表示C.数符与尾数小数点后第一位数字相异为规格化表示D.数符与尾数小数点后第一位数字相同为规格化表示双端口存储器在_B_情况下会发生读/写冲突。5. A.左端口与右端口的地址码不同B.左端口与右端口的地址码相同

2、C.左端口与右端口的数据码相同D.左端口与右端口的数据码不同计算机的外围设备是指_D_。6. A.输入/输出设备B.外存储器C.远程通信设备D.除了CPU和内存以外的其它设备用n+1位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是_B_,一n+1_一n一一_n-1A.0|N|2-1B.0|N|2-1C.0|N|2-1按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是。7. A.全串行运算的乘法器B.全并行运算的乘法器C.串一并行运算的乘法器D.并一串行运算的乘法器定点8位字长的字,采用2的补码形式表示时,一个字所表示的整数范围是_A_A.-128+127B.-127+127C.

3、-129+128D.-128+128运算器虽有许多部件组成,但核心部分是_B_。8. A.数据总线B.算术逻辑单元C.多路开关D.通用寄存器某计算机字长32位,其存储容量是1MB若按字编址,它的寻址范围是_C_。A.01MB.0512KBC.0256KD.0256KB、填空题:1. 并行处理技术已成为计算计技术发展的主流。它可贯穿于信息加工的各个步骤和阶段。概括起来,主要有三种形式_时间_并行;空间_并行;时间与空间_并行。2. 运算器的两个主要功能是:算术运算,逻辑运算。3. 八位二进制补码所能表示的十进制整数范围是-128至+127,前者的二进制补码表示为10000000_,后者的二进制补

4、码表示为01111111。4. 多个用户共享主存时,系统应提供存储保护。通常采用的方法是存储区域保护和_访问方式保护,并用硬件来实现。5. CPU能直接访问内存和高速缓存,但不能直接访问磁盘和光盘。6. 在计算机系统中,CPU对外围设备的管理有程序查询方式、程序中断方式外,还有DMA方式,通道_方式,禾日夕卜围处理机方式。7. 计算机软件一般分为两大类:一类叫系统软件,另一类叫应用软件_。操作系统属于系统软件类。1. 已知x=0.11011,y=-0.11111,分别用原码阵列乘法器、补码阵列乘法器计算x*y。解:x补=0.11011|x|=0.11011y补=1.11111|y|=0.111

5、11符号位运算:001=10.11011X0.1111111011110111101111011110110.11010001012. 故:x*y=-0.1101000101设存储器容量为32字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。存储周期T=200ns,数据总线宽度为64位,总线传送周期t=500ns。问顺序存储器和交叉存储器的带宽各是多少?答:顺序存储器和交叉存储器连续读出m=4个字的信息总量都是:q=64位X4=256位顺序存储器和交叉存储器连续读出m=4个字所需的时间分别是:12=mt=4X200ns=800ns=8X10-7s11=t+(m-1)t=200ns

6、+3X500ns=1700ns=1.7X10-6s顺序存储器和交叉存储器的带宽是:W=q/t2=256/(8X10-7)=32X107(位/s)W=q/t1=256/(1.7X10-6)=15X107(位/s)四、简答题:1. 请说明指令周期、机器周期、时钟周期之间的关系。答:指令周期:从取指令、分析指令到执行完该指令所需的时间。机器周期:将指令周期划分为几个不同的阶段,每个阶段所需时间称为指令周期时钟周期:将机器周期划分为若干相等的时间段,每个时间段为一个时钟周期。2. 提高存储器速度可采用哪些措施,请说出至少五种措施。答:采用高速缓冲存储器、采用并行操作的双端口存储器、采用多模块交叉存储器

7、、加长存储器的字长、在每个存储器周期存取几个字、缩短存储器的读取时间、虚拟存储器五、应用题:某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为00,请分别写出串行进位方式和并行进位方式下C4、C3、C2、C1的逻辑表达式。答:串行进位方式的逻辑表达式:C1=A1B1+(A1B1)C0C2=A2B2+(A2(+b2)C1C3=A3B3+(A3(+B3)C2C4=A4B4+(A4(+B4)C3并行进位方式的逻辑表达式:C1=G1+P1C0C2=G2+P2G1+P2P1C0C3=G3+P3G2+P3P2G1+P3P2P1C0C4=G4+P4G3+P4P3G2+P4P3P2G1+P4P3P2P1C0其中:G1=A1B1,P1=A1B1G2=A2B2,G3=A3B3,G4=A4B4,P2=A2B2P3=A3B3P4=A4B4

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号