原理图关键电路EMC设计

上传人:人*** 文档编号:477012936 上传时间:2023-05-04 格式:DOC 页数:4 大小:242.51KB
返回 下载 相关 举报
原理图关键电路EMC设计_第1页
第1页 / 共4页
原理图关键电路EMC设计_第2页
第2页 / 共4页
原理图关键电路EMC设计_第3页
第3页 / 共4页
原理图关键电路EMC设计_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《原理图关键电路EMC设计》由会员分享,可在线阅读,更多相关《原理图关键电路EMC设计(4页珍藏版)》请在金锄头文库上搜索。

原理图关键电路EMC设计1、电源滤波设计一般IC芯片电源滤波电路,采用储能电容与高频电容配合使用。大电容滤低频,小电容滤高频。晶振电源滤波电路,采用高频磁珠加电容的滤波方式,大电容滤低频,磁珠和小电容配合滤除高次谐波。锁相环电源滤波电路,高频磁珠加小电容的滤波方式。关键IC电源滤波电路,磁珠加电容的滤波方式。IC芯片电源引脚使用储能电容与高频电容进行滤波时,两个电容都尽可能靠近电源引脚,布局等受限时,应首先保证高频电容靠近芯片电源引脚,因为这样可以减小高频回路的面积,从而减小高频干扰信号对空间的辐射。2、时钟电路干扰抑制设计时钟信号输出端须接匹配电阻,以减小信号反射,避免反射信号与原来信号叠加,产生振铃或过冲。晶振输出端阻抗通常十几欧姆,PCB走线阻抗通常5090欧姆,所以匹配电阻通常选用22欧51欧。时钟电源的输入端去耦,减小高频噪声对外辐射。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 建筑资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号