软件设计师计算机组成与体系结构

上传人:博****1 文档编号:476355300 上传时间:2022-09-20 格式:DOC 页数:18 大小:121KB
返回 下载 相关 举报
软件设计师计算机组成与体系结构_第1页
第1页 / 共18页
软件设计师计算机组成与体系结构_第2页
第2页 / 共18页
软件设计师计算机组成与体系结构_第3页
第3页 / 共18页
软件设计师计算机组成与体系结构_第4页
第4页 / 共18页
软件设计师计算机组成与体系结构_第5页
第5页 / 共18页
点击查看更多>>
资源描述

《软件设计师计算机组成与体系结构》由会员分享,可在线阅读,更多相关《软件设计师计算机组成与体系结构(18页珍藏版)》请在金锄头文库上搜索。

1、 模拟 软件设计师计算机组成与体系结构选择题第 1 题:阵列处理机属于 计算机A. SISDB. SIMDC. MISDD. MIMD参考答案: B第 2 题:采用不能将多个处理机互连构成多处理机系统A. STD总线B. 交叉开关C. PCI总线D. Centronic 总线 参考答案: C每一条指令都可以分解为取指、分析和执行3步。已知取指时间t取指 v/sub=5 t,分析时间 t 分析=2 t,执行时间 t 执行=5 t 。如果按顺序方式从头到尾执行完 500 条指令需 (3) t ;如果按照 执 行k、分析k+1、取指k+2重叠的流水线方式执行指令,从头到尾执行完500 条指令需 (4

2、)t。第3题:A. 5590B. 5595C. 6000D. 6007参考答案: C第 4 题:A. 2492B. 2500C. 2510D. 2515参考答案: C第 5 题:两个同符号的数相加或异符号的数相减,所得结果的符号位SF和进位标志CF进行运算为 1 时,表示运算的结果产生溢出。A. 与B. 或C. 与非D. 异或参考答案: D高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB 分为4块,每块1MB主存容量为256MB若主存读写时间为30ns,高速缓存的 读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为(6) %。若地址变换表如表8-1所示

3、,则主存地址为8888888H时,高速缓存地址为 (7) H。第 6 题:A. 90B. 95C. 97D. 99参考答案: D第 7 题:A. 488888B. 388888C. 288888D. 188888参考答案: D第 8 题:某指令流水线由 5 段组成,各段所需要的时间如图 8-1 所示连续输入 10 条指令时的吞吐率为 A. 10/70 tB. 10/49 tC. 10/35 tD. 10/30 t参考答案: C第 9 题:若内存按字节编址,用存储容量为 32kX 8比特的存储器芯片构成地址编号为 AOOOOH- DFFFFH勺内存空间,则至少需要 片。A. 4B. 6C. 8D

4、. 1O参考答案: C第 1O 题:设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均t 采用常规标量单流水线处理机,若连续执行 10条指令,则共需时间 t。A. 8B. 1OC. 12D. 14参考答案: C某计算机的时钟频率为400MHz测试该计算机的程序使用4种类型的指令。 每种指令的数量及所需指令时钟数 (CPI) 如表 8-2 所示,则该计算机的指令平均 时钟数约为 (11) ;该计算机的运算速度约为 (12) MIPS。第 11 题:A. 1.85B. 1.93C. 2.36D. 3.75参考答案: B第 12 题:A. 106.7B. 169.5C. 207.3D.

5、216.2参考答案: C第 13 题:某计算机指令字长为 16 位,指令有双操作数、单操作数和无操作数 3 种格式, 每个操作数字段均用6位二进制数表示,该指令系统共有 m条(mv 16)双操作数 指令,并存在无操作数指令。若采用扩展操作码技术,那么最多还可设计出 条单操作数指令。A. 26B. (24-m) X 26-1C. (24-m) X 26D. (24-m) X(26-1)参考答案: B第 14 题:不属于计算机控制器中的部件A. 指令寄存器 (IR)B. 程序计数器 (PC)C. 算术逻辑单元(ALU)D .程序状态字寄存器 (PSW)参考答案: C第 15 题:在CPU与主存之间

6、设置高速缓冲存储器 Cache,其目的是A. 扩大主存的存储容量B. 提高CPU寸主存的访问效率C. 既扩大主存容量又提高存取速度D. 提高外存储器的速度 参考答案: B第 16 题:下面的描述中, 是RISC设计应遵循的设计原则。A. 指令条数应少一些 B .寻址方式尽可能少C. 采用变长指令,功能复杂的指令长度长而简单指令长度短D. 设计尽可能多的通用寄存器 参考答案: C第 17 题:指令流水线将一条指令的执行过程分为 4 步,其中第 1、2 和 4 步的经过时间为 t,如图8-2所示。若该流水线顺序执行50条指令共用153At,并且不考虑 相关问题,则该流水线的瓶颈第 3步的时间为 t

7、 。A. 2B. 3C. 4D. 5参考答案: B第 18 题: 系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续 处理业务的系统而言,其 。A. 响应时间越短,作业吞吐量越小B. 响应时间越短,作业吞吐量越大C. 响应时间越长,作业吞吐量越大D. 响应时间不会影响作业吞吐量参考答案: B若操在指令系统的各种寻址方式中,获取操作数最快的方式是 (19) 作数的地址包含在指令中,则属于 (20) 方式。第 19 题:A. 直接寻址B. 立即寻址C. 寄存器寻址D. 间接寻址参考答案: B第 20 题:A. 直接寻址B. 立即寻址C. 寄存器寻址D. 间接寻址参考答案: A第

8、21 题:系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续 处理业务的系统而言, ,表明其性能越好。A. 响应时间越短,作业吞吐量越小B. 响应时间越短,作业吞吐量越大C. 响应时间越长,作业吞吐量越大D .响应时间不会影响作业吞吐量参考答案: B若每一条指令都可以分解为取指、分析和执行3步。已知取指时间t取 指v/sub=4 t,分析时间 t分析=3 t,执行时间 t执行 v/sub=5 t o如果按串行方式执行完100条指令需要 (22) t ;如果按照 流水方式执行,执行完 100条指令需要 (23) t 。第 22 题:A. 1190B. 1195C. 1200D.

9、 1205参考答案: C第 23 题:A. 504B. 507C. 508D. 510参考答案: B第 24 题:若内存地址区间为4000HH43FFH每个存储单元可存储16位二进制数,该内存区域用 4 片存储器芯片构成,则构成该内存所用的存储器芯片的容量是A. 512 x 16bitB. 256 x 8bitC. 256x16bitD. 1024x 8bit参考答案: C第 25 题:在计算机体系结构中,CPU内部包括程序计数器(PC)、存储器数据寄存器 (MDR)指令寄存器(IR)和存储器地址寄存器(MAR)等。若CPU要执行的指令 为:MOV R0 #100(即将数值100传送到寄存器R

10、0中),则CPU首先要完成的操 作是 。A. 100R0B. 100MDRC. PCMARD. PCIR参考答案: C第 26 题:现有 4 级指令流水线,分别完成取指、取数、运算、传送结果 4 步操作。若完成上述操作的时间依次为9ns、10ns、6ns、8ns,则流水线的操作周期应设计 为 ns。A. 6B. 8C. 9D. 10参考答案: D第 27 题:内存按字节编址,地址从 90000H到CFFFFH若用存储容量为16kx 8bit的存 储器芯片构成该内存,至少需要 片。A. 2B. 4C. 8D. 16参考答案: D第 28 题:CPU中的数据总线宽度会影响A. 内存容量的大小B.

11、系统的运算速度C. 指令系统的指令数量D. 寄存器的宽度参考答案: B第 29 题: 利用高速通信网络将多台高性能工作站或微型机互连构成机群系统,其系统结 构形式属于 计算机。A. 单指令流单数据流 (SISD)B. 多指令流单数据流 (MISD)C .单指令流多数据流 (SIMD)D .多指令流多数据流 (MIMD)参考答案: D”不是其优点第 30 题: 内存采用段式存储管理有许多优点,但“A. 分段是信息的逻辑单位,用户不可见B. 各段程序的修改互不影响C. 地址变换速度快,内存碎片少D. 便于多道程序共享主存的某些段 参考答案: C第 31 题:计算机内存一般分为静态数据区、代码区、栈

12、区和堆区,若某指令的操作数之 一采用立即数寻址方式,则该操作数位于 。A. 静态数据区B. 代码区C. 栈区D. 堆区 参考答案: B第 32 题:计算机在进行浮点数的相加 (减)运算之前先进行对阶操作,若 x 的阶码大于 y 的阶码,则应将 。A.x 的阶码缩小至与 B.x 的阶码缩小至与 C.y 的阶码扩大至与 D.y 的阶码扩大至与y 的阶码相同,且使 x y 的阶码相同,且使 x x 的阶码相同,且使 y x 的阶码相同,且使 y的尾数部分进行算术左移 的尾数部分进行算术右移 的尾数部分进行算术左移 的尾数部分进行算术右移参考答案: D第 33 题:在CPU中, 用于传送和暂存用户数据

13、,为ALU执行算术逻辑运算提供工作区。A. 程序计数器B. 累加寄存器C. 程序状态寄存器D. 地址寄存器参考答案: B第 34 题:下面关于在 I/O 设备与主机间交换数据的叙述, 是错误的。A. 在中断方式下,CPU需要执行程序来实现数据传送任务B. 在中断方式和DMA方式下,CPU与 I/O设备都可同步工作C. 在中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据D. 若同时接到DMA青求和中断请求,CPU优先响应DMA青求参考答案: C第 35 题: 下面关于校验方法的叙述, 是正确的。A. 采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠 正B. 采用海明

14、校验可检测数据传输过程中出现一位数据错误的位置并加以纠 正C. 采用海明校验,校验码的长度和位置可随机设定D. 采用CRC校验,需要将校验码分散开并插入数据的指定位置中参考答案: B第 36 题:Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由 完成。A. 硬件B. 软件C. 用户D. 程序员参考答案: A第 37 题:海明校验码是在 n 个数据位之外增设 k 个校验位,从而形成一个 k+n 位的新的 码字,使新的码字的码距比较均匀地拉大。 n 与 k 的关系是 。A. 2k-1 n+kB. 2 n-1 n+kC. n=kD. n-1 k参考答案: A第 38 题:假设某硬盘由 5 个盘片构成 ( 共有 8 个记录面 ) ,盘面有效记录区域的外直径为 30cm内直径为10cm 记录位密度为250位/mm磁道密度为16道/mm 每磁 道分 16 个扇区 每扇区 512 字节 则该硬盘的格式化容量约为 MB。A.B.C.D.参考答案: B

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 活动策划

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号