微机原理试题及答案

上传人:桔**** 文档编号:475824661 上传时间:2023-07-08 格式:DOCX 页数:13 大小:125.35KB
返回 下载 相关 举报
微机原理试题及答案_第1页
第1页 / 共13页
微机原理试题及答案_第2页
第2页 / 共13页
微机原理试题及答案_第3页
第3页 / 共13页
微机原理试题及答案_第4页
第4页 / 共13页
微机原理试题及答案_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《微机原理试题及答案》由会员分享,可在线阅读,更多相关《微机原理试题及答案(13页珍藏版)》请在金锄头文库上搜索。

1、微型计算机原理及接口技术试题(120分钟)班 姓名学号教师一.单项选择题(在每小题的四个备选答案中选出一个正确的答案,并将其号码填写在题干后面的。中。每小题分,本题共30分)-1.指令MOV AX,BXSI中源操作数的寻址方式是()A.寄存器间接寻址B.变址寻址C.相对寻址D.基址变址寻址0.8086 CPU内有指示下条指令有效地址的指示器是)A.IP B.SP C.BP D.SI1. 8086CPU芯片的外部引线中,数据线的条数为。6条8条16条20条2. 8088CPU上 READY信号为下面哪种信号有效?。 上升边下降边高电平低电平3. 8088CPU中的CS寄存器是一个多少位的寄存器?

2、。8位 16位 24位 32位4. 当8086CPU读写内存的一个规则(对准)字16位)时,BHE和A0的状态必须是。 000110115. 当8086CPU读I/O接口时,信号M万O和DT/R的状态必须是。000110116. 在8088CPU中,用于寄存器间接寻址输入输出指令的寄存器是。AX BX CX DX7, ISA总线是一种多少位的内(系统)总线?。8位 16位 32位 64位8, 属于只读存贮器的芯片是。 SRAM DRAM EPROM SDRAM9, 需要定时刷新的存贮器是。 SRAM DRAM EPROM EEPROM10, 内存从A4000H到CBFFFH,共有。 124K

3、160K 180K 224K11. 擦除EPROM是用。+5V电压+15V电压+21V电压紫外光照射12. 采用查询方式来实现输入输出是因为它。 速度最快 CPU可以不介入 实现起来比较容易 在对多个事件查询工作时,能对突发事件做出实时响应13. 实现DMA传送,需要。 CPU通过执行指令来完成 CPU利用中断方式来完成 CPU利用查询方式来完成 不需要CPU参与即可完成14下面哪种说法不正确。 内存地址也可做为接口地址使用 内存地址不可做为接口地址使用 接口地址不可做为内存地址使用 接口地址也可做为外存地址使用15. 8255工作在方式0时,下面哪种说法正确。 A、B、C三个口输入均有锁存能

4、力 只有A 口输入有锁存能力 只有C 口输入有锁存能力 A、B、C三个口输入均无锁存能力.多项选择(在备选的答案中选出正确的答案,每小题5分,本题共10分)1 .在构成8 0 88最大模式下构成系统总线时,可用到下列哪些芯片?。 74LS3738288 74LS24574LS13882892.8086CPU 一个总线周期可以读(或写)的字节数为。1个2个3个4个6个3. 当8255的A 口工作在方式2, B 口工作在方式0时,其C 口可用作。全部用作联络信号 5条用作联络信号4条用作联络信号3条用作I/O8条用作I/O4. 当8086CPU最大模式下读内存时,下列哪些信号的状态是正确的?。ME

5、MR=0 MEMW=0 IOW=1 IOR=0 DT/R=0三. 判断题(认为正确的在题后。中打“”号。错误的打“X”号,并写出正确的内容。每小题分,本题共10分)1. 8086CPU的复位启动地址为0FFFFH。2. 在8086CPU响应中断时,CPU内部硬件只保护CS和IP,其余的内部寄存器应由 程序员编程保护。3. 若各中断源的优先级是一样的,则可用自动循环优先级来实现。4. 异步串行通信在传送每一个字符时,传送出去的第一位一定是一个低电平的启动 位。5. 8253不能产生宽度可编程的单个负脉冲。四. 简单回答题(每小题3分,本题共15分)1. 简要说明PCI总线的特点。2. 试说明在8

6、088CPU执行INT 40H指令的过程?3. 若己知8250芯片上有3条地址线A0A2,该8250最少需占多少个接口地址?4. 说明当8253的外部时钟为1MHZ时,只用该8253如何产生宽度为1秒的负脉冲?5. 说明什么是中断嵌套?五. 应用题1. (8分)下图为内存芯片与系统总线的连接图,用以存放数据。图中锁存器为输出 接口,其地址为0000H,它与数据总线相连接,可将数据总线上)0D7从其输 出端Q0Q7输出。回答下列两个问题:或门IOWA16A17A18A19在读写内存芯片时,首先执行下列程序。程序执行完后,决定存储器芯片的地址。START MOV DX, 0000HMOV AL,

7、76HOUT DX, AL若首先执行下列程序,程序执行完后,决定存储器芯片的地址。START:MOV DX,0000HMOV AL,0F0HOUT DX,AL2. (8分)下面两图均为利用锁存器74273作为输出接口的连接图,利用74273的CP 端的上升沿可以锁存数据到74273的输出端。并且假定接口地址为)000H。利用时序的概念,解释图I和图II哪一种连接是错误的?读下列程序,画出程序执行过程中图I和图II 中74273的CP端的波形。D0(图I)START:MOVDX,0000HGOON:MOVAL,0F0HOUTDX,ALJMPGOONCP(图II)A074273IOW3. (10分

8、)一种通过接口芯片8255将ADC0809接到8088系统总线上的连接图如下图 所示。该电路以可编程并行接口8255作为ADC0809的接口,其初始化程序规定:8255工作在方式0之下,A 口输入,B 口输出,C 口的低4位输出、高4位输入,并且使 PC0=0, PC1=0o结合给出的硬件连接图,回答下面两个问题:Do赢IOWRESET1514A2若完成上述规定的8255的初始化程序如下,试在下划线处填上相应的数字或指 指令。INITI55:MOV DX,;MOV AL,;OUT DX, AL;MOV AL,00HOUT DX,AL一个具体的采集子程序如下,每调用一次采集子程序,可顺序对路模拟

9、输入 IN0到IN7进行一次A/D变换,并将变换的结果存放在内存ADATA所在段、偏移地址为ADA TA的顺序8个单兀中。PROCNEARRMADPUSHBXPUSHDXPUSHDSPUSHAXPUSHSIMOVDX , SEG ADA TAMOVDS,DXMOVBL,00HMOVBH , 08HGOON :MOVDX , 8001HMOVAL,BLOUTDX,AL;送路地址MOVDX , 8002HMOVAL, OUTDX,ALMOVAL,OUTDX,AL;送ALE和START脉冲NOPWAIT :INAL,DXTESTAL,JZW AIT;等待变换结束MOVAL , 02HOUTDX,AL

10、;MOVDX , 8000HINAL,DX;MOVSI ALMOVDX , 8002HMOVAL , 00HOUTDX,AL;INC;DECBHJNZ GOONPOP SIPOP POP DSPOP DXPOP BXRETPRMAD ENDP4. (9分)下图为采用查询方式工作的输入接口,地址译码器中15A1直接接或门输 入。看图并回答下列问题:_输入设备在向接口传送8位数据的同时,还传送负脉冲STB,该信号的作用是什 么?D触发器的作用是什么?编程序,用查间方式将输入设备的一个数据读犬PU的BL中。D0 D7A0A15A14A1IoR试题参考答案1.2.3.4.5.6.7.8.9.10.11

11、.12.13.14.15.一.1. 2. 3. 4. 三.1. X 应为 FFFF0H2. X CPU硬件保护的是F、CS和IP三个16位的寄存器3. V4. V5. X因为利用8253的方式0或方式1,通过编程设定计数器的计数值可以产生不 同宽度的负脉冲。四.1. PCI总线的特点主要是:良好品兼容性;独立fPU,可与CPU异步工作;支持 构成多机系统;对32位64位使用是透明的。可提供3.3V和5.0V两种环境下工 作;支持即插即用。2. CPU取出INT 40H指令,经指令译码获知这是一条中断指令。并且得到0H就 是该软件央断的中断向量码接着就将F、CS和IP压入堆栈保护起来,并关中断。

12、 而后,将中断向量码40H乘4得到中断向量表地址,从该地址开始的顺序两个单 元的内容送IP,下两个单元的内容送。$。这就转向了中断服务程序。当然,在此 之前,中断服务程序的入口地址早已填入中断向量表中。3. 因为地址A0到A2三条地址线共有8种编码,故8250最多占8个接口地址。4. 因为计数时钟为1MHZ,而每个计数器的计数值是16位的。因此,一个计数器的最大计数时间只有65. 5mS左右,无法满足要求。但8253有三个计数器,可以 串联使用以解决问题。例如,将时钟接到CLK0上,使GATE0有效(高电平)并将OUT0输出接到 CLK1上做为计数器1的计数时钟,并使GATE1为高电平。这就将

13、计数器0和 计数器1串到一起。可使计数器0工作在方式2或方式3,使其输出连续的脉冲。 使计数器1工作在方式0。且使两计数器的总计数值为1000X 1000,可以计数 器0的计数值均为1000,则OUT0的输出就是周期为1ms的对称方波或窄脉冲。 使计数器1的计数值为999,则OUT 1的输出即为宽度1秒的负脉冲。5. 当CPU正在对某一个中断源服务时,又有优先级更高的中断源提出中断请求,贝9 CPU应暂仃正在进行的中断服务而转向更高优先级中断源的服务。当更高优先 级中断源服务结束后再回到原先的中断服务程序继续服务这就是中断嵌套,而 且可以多级嵌套。五.1. 20000H2FFFFH 30000H3FFFFH2.根据8088CPU的写接口的时序,结合连接图的译码电路,可以认为图I中锁存 器CP上的波形与lOW一样。1OW锁存数据的上升沿应出现在时序一个总线周期的4 开始之后。同时,在写接口的总线周期里,CPU在时钟T2之后开始送出数据到数据总 线上,到时钟T4时,数据已传送到接口并已稳定。此时,利用元的上升沿刚好可把 稳定的数据锁存到锁存器的输出端。但是,若采用图II所示的电路,锁存器的锁存脉冲输入端?上的波形刚好为图I 的反相波形,即为IOW的反相。这样以来,

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号