课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计

上传人:hs****ma 文档编号:473668681 上传时间:2022-10-23 格式:DOC 页数:30 大小:716.50KB
返回 下载 相关 举报
课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计_第1页
第1页 / 共30页
课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计_第2页
第2页 / 共30页
课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计_第3页
第3页 / 共30页
课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计_第4页
第4页 / 共30页
课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计_第5页
第5页 / 共30页
点击查看更多>>
资源描述

《课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计》由会员分享,可在线阅读,更多相关《课程设计(论文)-基于AT89C52单片机简易函数信号发生器设计(30页珍藏版)》请在金锄头文库上搜索。

1、学 号: 51湖南文理学院机械工程学院课 程 设 计题 目基于AT89C52单片机的简易函数信号发生器设计专 业机械电子工程班 级机电08101班姓 名指导教师2011年12月07日课程设计任务书姓 名学 号51班 级机电08101班课程名称单片机课程设计课程性质必修设计时间2011年 11 月 28日 2011年 12 月 9 日设计名称基于AT89C52单片机的简易函数信号发生器设计设计要求1) 以单片机为核心,经过D/A转换和放大电路的处理,最后输出信号;2) 要求能输出正弦波、三角波、锯齿波和方波四种信号;3) 输出信号可以通过按键来改变4) 完成系统电路设计;5) 完成系统软件设计;

2、6) 完成系统Proteus下的仿真。5)完成课程设计报告。 计划与进度时间:二周1) 方案设计 2天2) 电路设计 2天3) 软件设计 3天 4) 软、硬件联调 2天 5) 系统仿真 2天6) 答辩 1天7) 完成报告 2天任课教师意 见年 月 日教研室主任签 名年 月 日说明平时考勤:20% 设计:30% 仿真:20% 答辩:10%设计报告:20% 共计100分。 目 录目 录摘 要4第一章 绪论51.1单片机概述51.2信号发生器的分类51.3研究内容5第二章 函数信号发生器设计62.1课程设计的目的62.2课程设计要求6第三章 设计方案73.1系统主要功能73.2系统硬件构成及功能7

3、2.2.1 AT89C52单片机及其说明7 3.2.2资源分配10 3.2.3 D/A转换模件部件11 3.2.4 外部控制模块部件 74LS2212 3.2.5 放大部分123.3系统软件设计及接口电路13 3.3.1 信号频率数据采集13 3.3.2 正弦波产生程序13 3.3.3 三角波产生程序14 3.3.4方波产生程序14 3.3.5 锯齿波产生程序.15 3. 3. 6信号放大模块设计.15 3. 3. 7 数模转换模块设计.16第四章 仿真图及及结果分析.17 4.1波形发生器的调试与测试.17 4.2仿真结果图.18第五章 总结与展望.20参考文献21附录一 元器件清单22附录

4、二 程序清单23附录三 电路原理图.30摘要本次作品是一个基于单片机设计的函数信号发生器。函数信号发生器的设计方法有多种,利用单片机设计的函数信号发生器具有编程灵活,功能更以扩充等实际的优点。利用单片机设计的函数信号发生器能够产生正弦波,锯齿波,三角波,方波,并实现对频率和占空比的调节,以及液晶屏显示波形名称和波形频率,波形的切换和频率的调节以及占空比的改变都可以用按键实现。在编程语言上,我们选择自身比较熟悉的C语言,这样在后期波形的调试及与硬件衔接方面更容易发挥出自身优势。经过设计及后期长时间的调试,设计的所有功能均已实现。关键词:单片机,函数发生器,液晶LCD 第一章 绪论1.1单片机概述

5、随着大规模集成电路技术的发展,中央处理器(CPU)、随机存取存储器(RAM)、只读存储器(ROM)、(I/O)接口、定时器/计数器和串行通信接口,以及其他一些计算机外围电路等均可集成在一块芯片上构成单片微型计算机,简称为单片机。单片机具有体积小、成本低,性能稳定、使用寿命长等特点。其最明显的优势就是可以嵌入到各种仪器、设备中,这是其他计算机和网络都无法做到的9,10。1.2信号发生器的分类信号发生器应用广泛,种类繁多,性能各异,分类也不尽一致。按照频率范围分类可以分为:超低频信号发生器、低频信号发生器、视频信号发生器、高频波形发生器、甚高频波形发生器和超高频信号发生器。按照输出波形分类可以分为

6、:正弦信号发生器和非正弦信号发生器,非正弦信号发生器又包括:脉冲信号发生器,函数信号发生器、扫频信号发生器、数字序列波形发生器、图形信号发生器、噪声信号发生器等。按照信号发生器性能指标可以分为一般信号发生器和标准信号发生器。前者指对输出信号的频率、幅度的准确度和稳定度以及波形失真等要求不高的一类信号发生器。后者是指其输出信号的频率、幅度、调制系数等在一定范围内连续可调,并且读数准确、稳定、屏蔽良好的中、高档信号发生器。1.3 研究内容本文是做基于单片机的信号发生器的设计,将采用编程的方法来实现三角波、锯齿波、矩形波、正弦波的发生。根据设计的要求,对各种波形的频率和幅度进行程序的编写,并将所写程

7、序装入单片机的程序存储器中。在程序运行中,当接收到来自外界的命令,需要输出某种波形时再调用相应的中断服务子程序和波形发生程序,经电路的数/模转换器和运算放大器处理后,从信号发生器的输出端口输出第二章:函数信号发生器的设计设计一个基于单片机的函数信号发生器,该函数信号发生器可以输出四种波形,有正弦波,锯齿波,三角波,方波。在此基础上进一步实现对波形频率和占空比的调节,并用液晶屏分两行显示波形名称和波形频率。2.1课程设计的目的:1、巩固、加深和扩大单片机应用的知识面,提高综合及灵活运用所学知识解决实际课题设计的能力。2、培养针对课题需要,选择和查阅有关手册、图表及文献资料的能力,提高组成系统、编

8、程、调试的动脑动手能力。3、通过对课题设计方案的分析、选择、比较,熟悉运用单片机系统开发、软硬件设计的方法内容及步骤。4、掌握DAC0832,LM324,74LS22的接口电路,及使用方法。5、熟悉掌握函数信号发生器的工作原理。2.2 课程设计要求:1、 熟悉组成系统中的实验模块原理,画出实验原理图。2、 写出完整的设计任务书:课题的名称、系统的功能、硬件原理图、软件框图、元件清单、程序清单、参考资料。3、输出几种波形,实现对频率和占空比的调节,以1HZ作为步进进行调节。第三章:设计方案3.1 系统主要功能该函数信号发生器可以输出四种波形,有正弦波,锯齿波,三角波,方波。在此基础上进一步实现对

9、波形频率和占空比的调节,并用液晶屏分两行显示波形名称和波形频率。3.2 系统硬件构成及功能函数信号发生器的设计总体框图如图所示,主要有单片机AT89C52,电源,键盘模块,LCD1602显示模块构成。按案件模块:由5个复位开关与74LS21组成的系统通过对单片机传输中断信号来实现波形切换及频率和占空比的调节。显示模块:用LCD1602,分行显示波形类型和波形频率的显示。电源模块:电源模块有220V市变电压经变压,整流,稳压得到+ -5V, + -12V的电压,维持系统正常工作。系统的总体框图如图1所示:键盘显示控制器显示模块键盘模块波形输出模块电 源源主控器AT89C52图1系统总体框图 3.

10、2.1 AT89C52单片机及其说明AT89C52为8 位通用微处理器 图2.PDIP封装的AT89C52引脚图采用工业标准的C51内核,在内部功能及管脚排布上与通用的8xc52 相同,其主要用于会聚调整时的功能控制。功能包括对会聚主IC 内部寄存器、数据RAM及外部接口等功能部件的初始化,会聚调整控制,会聚测试图控制,红外遥控信号IR的接收解码及与主板CPU通信等。主要管脚有:XTAL1(19 脚)和XTAL2(18 脚)为振荡器输入输出端口,外接12MHz 晶振。RST/Vpd(9 脚)为复位输入端口,外接电阻电容组成的复位电路。VCC(40 脚)和VSS(20 脚)为供电端口,分别接+5

11、V电源的正负端。P0P3 为可编程通用I/O 脚,其功能用途由软件定义,在本设计中,P0 端口(3239 脚)被定义为N1 功能控制端口,分别与N1的相应功能管脚相连接,13 脚定义为IR输入端,10 脚和11脚定义为I2C总线控制端口,分别连接N1的SDAS(18脚)和SCLS(19脚)端口,12 脚、27 脚及28 脚定义为握手信号功能端口,连接主板CPU 的相应功能端,用于当前制式的检测及会聚调整状态进入的控制功能。 P0 口P0 口是一组8 位漏极开路型双向I/O 口, 也即地址/数据总线复用口。作为输出口用时,每位能吸收电流的 方式驱动8 个TTL逻辑门电路,对端口P0 写“1”时,

12、可作为高阻抗输入端用。 在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8 位)和数据总线复用,在访问期间激活内部上拉电阻。 在Flash 编程时,P0 口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。 P1 口P1 是一个带内部上拉电阻的8 位双向I/O 口, P1 的输出缓冲级可驱动(吸收或输出电流)4 个TTL 逻辑 门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,因为内部存在上拉 电阻,某个引脚被外部信号拉低时会输出一个电流(IIL)。 参见表1。 Flash 编程和程序校验期间,P1 接收低8 位地址。 P2 口P2 是一个带有内部上拉电阻的8 位双向I/O 口,P2 的输出缓冲级可驱动(吸收或输出电流)4 个TTL 逻辑 门电路。对端口P2 写“1”,通过内部的上拉电阻把端口拉到高

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 学术论文 > 毕业论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号