锁相环的相位噪声分析

上传人:人*** 文档编号:472468624 上传时间:2024-01-19 格式:DOCX 页数:7 大小:81.50KB
返回 下载 相关 举报
锁相环的相位噪声分析_第1页
第1页 / 共7页
锁相环的相位噪声分析_第2页
第2页 / 共7页
锁相环的相位噪声分析_第3页
第3页 / 共7页
锁相环的相位噪声分析_第4页
第4页 / 共7页
锁相环的相位噪声分析_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《锁相环的相位噪声分析》由会员分享,可在线阅读,更多相关《锁相环的相位噪声分析(7页珍藏版)》请在金锄头文库上搜索。

1、锁相环的相位噪声分析本页仅作为文档封面,使用时可以删除This document is for reference only-rar21year.March锁相环路相位噪声分析张文军电信0802【摘要】本文对锁相电路的相位噪声进行了论述,并对其中各组成部件的相位 噪声也做了较为详细的分析。文中最后提出了改进锁相环相位噪声的办法。【关键词】锁相环;相位噪声;分析引言相位噪声是一项非常重要的性能指标,它对电子设备和电子系统的影响很 大,从频域看它分布的载波信号两旁按幕律谱分布。用这种信号无论做发射激 励信号,还是接收机本振信号以及各种频率基准,这些信号在解调过程中都会 和信号一样出现在解调终端,引

2、起基带信噪比下降。在通信系统中使环路信噪 比下将,误码率增加;在雷达系统中影响目标的分辨能力,即改善因子。接收 机本振的相位噪声遇到强干扰信号时,会产生“倒混频”,使接收机有效噪声 系数增加。随着电子技术的发展,对频率源的信号噪声要求越来越严格,因此 低相位噪声在物理、天文、无线电通信、雷达、航空、航天以及精密计量、仪 器仪表等各种领域里都受到重视。1相位噪声概述相位噪声,就是指在系统内各种噪声作用下所表现的相位随机起伏,相位的随机 起伏起必然引起频率随机起伏,这种起伏速度较快,所以又称之为短期频率稳定度。理想 情况下,合成器的输出信号在频域中为根单一的谱线,而实际上任何信号的频谱都不可能 绝

3、对纯净,总会受到噪声的调制产生调制边带。由于相位噪声的存在,使波形发生畸变。 在频域中其输出信号的谱线就不再是一条单根的谱线,而是以调制边带的形式连续地分布 在载波的两边,在主谱两边出现了一些附加的频谱,从而导致频谱的扩展,相位噪声的边 带是双边的,是以f0为中心对称的,但为了研究方便,一般只取一个边带。其定义为偏 离载频1Hz带宽内单边带相位噪声的功率与载频信号功率之比,它是偏离载频的复氏频率 fm的函数,记为,单位为d B c / Hz,即匚(七)=10lg PssB / P(1)式中PSSB为偏离载频fm处,1HZ带宽内单边带噪声功率;P0为载波信号功率。/.I Hi3)戏边带唉声洗)单

4、边番噪声滑图I相伐噪声边带2表征相位噪声物理量 即时相位抖动(t) =2兀v t + cos(g +0、)+ *(t)其中,v0是源的标称频率,常数。cos堕t+气)是的周期性扰动,称为杂散,*(t)则是相位的随机扰动,称为相位噪声即时频率抖动v(t)它是即时相位抖动的时间变化率*(t)和v(t)是相位抖动和频率抖动的绝对量。在标称频率不同时,将不同频率源的相位或频率抖动的绝对量相比较,是 没有意义的。所以,下面介绍的归一化值,使用起来更为方便,从而得到广泛 应用。即时相位抖动x(t)血)=*(t)2 兀 v, o上式的纲量为秒。两个钟之间的时间差,就可以用x(t)来表示即为相对频率抖动y(t

5、)1 d dy(t) =W = 4t)2兀 V0 dt dty(t)是v(t)的归一化值,没有量纲。在频率稳定度(相位噪声)的研究中,y(t)是使用最广泛的量。以下的有关讨论,无论是在频域还是时域,往往针对y(t)提出频率稳定度的表征,至今还没有被一致接受的定义。IEEE时间与频率委员会推荐的谱密度Sy(f)以及Allan方差y2(T),实践中得到广泛的应用。Allan方差,所定义的实际上频率源频率的不稳定度,但习惯上还是称为稳 定度。实验表明频率源的相位噪声可以用以下的数学模型来描述:七U)工 hf 0ffa=2hSy(f) = Ofh f以上各项都正比于付氏频率的某次幕,因此称该模型所表征

6、的噪声为幕律 谱噪声a=-2,频率随机游动噪声;a=-1,频率闪烁噪声;a=0,频率白噪声;a =1,相位闪烁噪声;a= 2,相位白噪声。3锁相环系统的相位噪声分析锁相环主要有分频器、鉴相器、振荡器等基本电路组成,他们都会不同程度地引入噪 声到锁相环系统中。早射干扰具有随机性,具体分析计算极其困难。虽然我们可借助像AGINENT的ADS等 仿真软件和MATHCAD等大型计算软件进行分析,但我们必须借助PLL的线性相位模型开 始研究(图2)其中F(s)为环路滤波器的传递函数;和Kvco分别为鉴相器的鉴 相灵敏度和压控振荡器的压控灵敏度上图的PLL的相位噪声模型可得其前向增益和反向增益分别为(3-

7、1) H N (3-2)其中R为分频器分频比。F(s)为环路滤波器传递函数。利用现代控制理 论,可得出锁相环环路各部件的噪声源对环路噪声的贡献的传递函数。表图为各类噪声源及其对应的传递函数噪声部件传递函数晶体振荡器1 G (S)R 1 + G HR分频器G(S)1 + G HN分频器1 + G H鉴相器1 G a 冏 1 + G HVCO1 + G HK F、co = 0 (s)中(s)s oi下面以参考晶体为例,来推到上表给出的各类噪声源的传递函数为。设 气为九在PLL输出端产生的相位噪声,令其他噪声源的输入为零,由表 可得空 R N J上式联合(3-1)和(3-2)式,经整理可得晶体噪声源

8、对应的传递函数:T (s) = = - G( s)0 . (s) R 1 + G其他结果的推论类似,这里就不再推导。从上表我们可以看出,鉴相器、N分频器、R分频器和参考晶体的噪声传G(s)递函数都有一个共同的因子1 + G(s)。以上的噪声源统称为带内噪声。3.1晶体振荡器的相位噪声晶体振荡器的相位噪声i(对输出相位噪声0(s)的影响为中(s) = G(s) NM (S) 01 + G ) i由式(4 )中可以看出,晶振中心频率的相位噪声全部由环路输出,大于环路谐振频率七的相位噪声将被衰减。由于分频次数N与倍频次数M受输出频率和跳频点数限制,故主要考虑i(S)。晶体振荡器等效电路中的放大器固有

9、噪声功率FKTB经放大器后通过带宽为Bi的晶体滤波器与信号功率Ps 一起加到输入端,m 0形成相位噪声,为放大器输 出端的基底噪声,可写成L m0 = 10 LFKTBP(5)3.2压控振荡器(VCO)的相位噪声压控振荡器VCO)的相位噪声对o(s)的影响为(s )(6)o(s)对的影响具有高通特性,低于的分量环路有很强的抑制作用,高于七的相位噪声分量将全部输出。因此频率合成器远端的相位噪声主要决定(S), vco ( S)降低是降低频率合成器远端相位噪声的主要 方法。3 . 3环路滤波器的相位噪声影响相位噪声的另一个重要因素是环路滤波器。环路滤波器对最终性能有 很大影响,这是因为它决定拐点频

10、率(在拐点频率处来自电路不同部分的噪声开 始影响输出,如图所示)。在环路带宽内,鉴相器强迫VCO跟踪参考频率,将参 考频率源的相位噪声带到VCO上。由于鉴相器噪声基底通常比参考频率源的相 位噪声高,因此这一过程受到鉴相器噪声基底的支配。由于补偿频率高于环路带 宽,环路就不能很好的跟踪参考频率,总的相位噪声等于V C O的相位噪声,因 此要将环路带宽设置在鉴相器噪声基底与VCO自由振荡时相位噪声的交叉点 上。过宽和过窄的环路带宽虽然对VCO的相位噪声有一定的改善,但不能很好 地提高PLL的相位噪声性能。载波幅度基准和相位检测 器引起的噪声频率图2典型单环路合成器的噪声曲线3 .4鉴相器的相位噪声

11、鉴相器的相位噪声对o(S)的影响为中(s)=气)N V01 + G )KDnd由式(7 )可以看出,对气也呈低通特性,对气影响将很小。另外, 还可看出,应尽量提高鉴相灵敏度,使环路抑制能力增强,还应注意鉴相器输 入电压也应足够大,使鉴相器二极管能工作在理想区域,以降低鉴相器的附加 相噪。3.5电源引起的相位噪声电源引起的相位噪声主要来源于电源变压器及整流后的纹波电压,它们都 通过某种方式对基准信号进行调制,尤其对晶振的调制,而形成相位噪声,这 种噪声都属于近端干扰噪声,将由环路全部转移到输出端输出。3.6分析环路对带内噪声源呈低通过滤,故希望将环路带宽匕越低越好;但环路对VCO呈高通过滤,又希

12、望环路带宽匕越宽越好。为了兼顾这一对矛盾,能够将 两种噪声都得到合理的抑制,可以选择环路带宽fc在两噪声源谱密度线的交叉 点附近总是比较接近于最佳状态的。但考虑晶振噪声要恶化,20log(nr所以 实际带宽要略小一些。又前面方程可知,在环路带宽内VCO的噪声贡献很小, 而带内噪声源电压电源应乘以N,那么噪声功率应于N2成正比,因此通常会错 误的认为相位噪声随20log(N)变化。这个理论本身没有错但是它忽略了鉴相器 噪声的影响。鉴相器也是PLL的一个重要的噪声源。以一个数字三态鉴频鉴相 器为例,在比较频率较高时输出的相位噪声就更大。由此可以看出鉴相器的相 位噪声影响与比较频率有关,且按10lo

13、g(N)变化。4在实际工程中座地相位噪声的重要注意事项4.1 (晶振的相位噪声+倍频恶化的dB)要高于具体指标,频率高时倍频器 次数减小有利于相位噪声的减小。4.2 一般10KHZ以下的相位噪声主要靠环路来改善VCO环内的相位噪声, 在设计环路滤波器和主干射频电路时,一定要采用小的封装电阻,另外在设计 衰减电路时,尽量采用兀型电路,不采用T型电路,因此没在主干射频电路上 增加一个电阻就带来一些相位噪声的恶化。4 . 3PLL是对电路很敏感的电路,所以在布板式电源要远离PLL主干路,注意 滤波4.4混频电路、中频电炉对相位噪声的影响不大,但要注意信号的功率不 要太小,保证有足够大的信噪比。4.5高鉴相灵敏度有助于减小鉴相器与VCO之间电路噪声相位噪声的影 响,调谐灵敏度低的VCO的相位噪声好于调谐灵敏度高的VCO的相位噪声。因此应选用K较大的鉴相器,cJ较小的VCO4.6VCO设计时应注意选用低闪烁噪声的震荡管和变容二极管,在保证工 作带宽的同时尽量提高谐振回路的Q值

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 学术论文 > 其它学术论文

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号