《实验报告一多路选择器》由会员分享,可在线阅读,更多相关《实验报告一多路选择器(3页珍藏版)》请在金锄头文库上搜索。
1、.计算机组成原理实验报告实验一 多路选择器的设计与实现专 业:计算机科学与技术师姓 名:* 学 号:指导教师:完成日期: 一、 实验目的1、回忆多路选择器的原理 2、熟悉Logisim软件的使用方法3、熟悉ISE软件的开发过程 4、锻炼使用VHDL语言面熟硬件的能力 5、熟悉Digilent Ne*y3 FPGA开发板 二、 实验容用两种方法实现一个两位数据的2选1多路选择器1、 用Logisim软件设计2选1多路选择器并进展仿真2、 使用VHDL语言设计2选1多路选择器,并在ISE环境 下进展综合、仿真、调试,并下载到Digilent Ne*y3 FPGA开发板进展验证三、 实验过程第一局部
2、:用Logisim实现2选1多路选择器Step 1:创立工程 2选1多路选择器的逻辑表达式:Z=A* S+ B*S,由此可知一个2选1多路选择器需要用到与、或、非三种逻辑门电路 Step 2:添加元件 添加U1、U2、U3、U4四个与门电路,U5一个非门电路,U6、U7两个或门电路 添加A0、A1、B0、B1、S五个输入端口,Z0、 Z1两个输出端口 完成后如以下图所示: Step3:连线完成后如以下图所示: Step 4:仿真 Step 5:编辑电路外观 Step 6: 电路应用四、 实验结果第一局部:用Logisim实现2选1多路选择器实验结果1、表格:序号输入输出A1A0B1B0SZ1Z0预期)Z1Z0(实际)100011010120010110103001110011401000010151000010106110001111 2、截图五、 实验心得通过实验我熟悉了Logisim软件的使用方法,并且掌握了多路选择器的设计与实现。1