数字电路期末复习题资料

上传人:公**** 文档编号:469289265 上传时间:2023-03-03 格式:DOC 页数:11 大小:380KB
返回 下载 相关 举报
数字电路期末复习题资料_第1页
第1页 / 共11页
数字电路期末复习题资料_第2页
第2页 / 共11页
数字电路期末复习题资料_第3页
第3页 / 共11页
数字电路期末复习题资料_第4页
第4页 / 共11页
数字电路期末复习题资料_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《数字电路期末复习题资料》由会员分享,可在线阅读,更多相关《数字电路期末复习题资料(11页珍藏版)》请在金锄头文库上搜索。

1、1452班电子技术基础数字电路复习一、填空题(本大题共10小题,每空1分,共10分)请在每小题的空格中填上正确答案。错填、不填均无分。1 数字逻辑电路可分为组合和_两大类。2 用与、或、非等运算表示函数中各个变量之间逻辑关系的代数式叫_。3 函数Y=A+AC的最小项表达式为_。4 在组合逻辑电路中,当输入信号改变状态时,输出端可能出现的虚假过渡干扰脉冲的现象称为_。5 触发器按功能分可分为RS、D、JK和_。6 某计数器的输出波形如图1所示,该计数器是_进制计数器。9. 两输入与非门输入为01时,输出为_。10. 逻辑变量和逻辑函数只有_两种取值,而且它们只是表示两种不同的逻辑状态。11. 函

2、数Y=AB+A的最小项表达式为_。二、单项选择题(本大题共15小题,每小题2分,共30分)1. 下列四个数中与十进制数(72)10相等的二进制数是( )A(01101000)2B.(01001000)2C.(01110010)2D.(01001010)22. 相邻两组编码只有一位不同的编码是( )A2421BCD码B.8421BCD码C.余3码D.循环码3. 下列逻辑等式中不成立的是( )A=B.=+C.+AB=A+BD.A+AB=A4. 已知F=,下列组合中,_可以肯定使F=0。( )AA=0,BC=1;B.B=1,C=1;C.C=1,D=0;D.BC=1,D=15. 逻辑函数F=AB+B的

3、对偶式F=( )A(+)(+C)B.(A+B)(B+)C. +CD.+C6. 一只四输入端与非门,使其输出为0的输入变量取值组合有_种。( )A15B.8C.7D.17. 若将一个TTL异或门(设输入端为A、B)当作反相器使用,则A、B端应_连接。( )AA或B中有一个接高电平1B.A或B中有一个接低电平0C.A和B并联使用D.不能实现8. 下列电路中,不属于时序逻辑电路的是( )A计数器B.全加器C.寄存器D.锁存器9. T触发器,在T=1时,加上时钟脉冲,则触发器( )A保持原态B.置0C. 置1D.翻转10. 一个4位移位寄存器,现态为0111,经右移1位后其次态为( )A0011或10

4、11B.1101或1110C.1011或1110D.0011或111111. 为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )A多谐振荡器B.移位寄存器C.单稳态触发器D.施密特触发器12. 一个6位地址码、8位输出的ROM,其存储矩阵的容量为( )A48B.64C.256D.51213. PROM是一种_可编程逻辑器件。( )A与阵列可编程、或阵列固定的B.与阵列固定、或阵列可编程的C.与、或阵列固定的D.与、或阵列都可编程的14. 已知二进制数01001010,其对应的十进制数为( )A.48B.74C.106D.9215. 下列几种说法中与BCD码的性质不符的是( )A. 一组四

5、位二进制数组成的码只能表示一位十进制数B. BCD码是一种人为选定的09十个数字的代码C. BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数D. BCD码有多种16. 下列逻辑等式中不成立的是( )A.A+BC=(A+B)(A+C)B.AB+A+B=1C.+AB=1D.A=A17. 在下列各组变量取值中,能使函数F(A,B,C)=m(0,1,2,4,6)的值为1是( )A.110B.101C.011D.11118. 逻辑函数F=(+)(B+)的反函数=( )A. +CB.AB+BC. +CD.AB+C19. 如图2所示电路,开关A、B断开为0,接通为1,灯F亮为1,灭为0,则灯F与

6、开关A、B的逻辑关系为( )A. F=ABB. F=C. F=A+BD. F=+20. 如图3所示TTL门电路,当=0时,F的状态为( )A. F=BB. F=AC. F=ABD. F=21. 测得某逻辑门输入A、B和输出F的波形如图4所示,则F(A,B)的表达式为( )A. F=ABB. F=C. F=D. F=AB22. 组合逻辑电路的竞争冒险是由于_引起的。( )A.电路不是最简B.电路有多个输出C.电路中存在延迟D.电路中使用不同的门电路23. 在同步工作条件下,JK触发器的现态Qn=0,要求Qn+1=0,则应使( )A.J=,K=0B.J=0,K=C.J=1,K=D.J=K=124.

7、 一个4位移位寄存器,现态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的内容为( )A.0001B.0111C.1110D.111125. R-S型触发器不具有( )功能。A. 保持 B. 翻转 C. 置1 D. 置026. 一个ROM共有10根地址线,8根位线(数据输出线),则其存储容量为( )A.108B.1028C.1082D.210827. 某8位D/A转换器,当输入全为1时,输出电压为5.10V,当输入D=(10000010)2时,输出电压为( )A.5.10VB.2.58VC.2.60VD.2.62V28. 关于半导体存储器的描述,下列哪种说法是错误的?( )A.

8、 RAM读写方便,但一旦掉电,所存储的内容就会全部丢失B. ROM掉电以后数据不会丢失C. RAM可分为静态RAM和动态RAMD. 动态RAM不必定时刷新三、分析题(本大题共7小题,每小题6分,共42分)1. 试将下列各数按从小到大的顺序排列起来。(168)10 (1001010)2 (C2)162. 逻辑函数F=A+BC+B,问:变量A、B、C为哪种取值时函数值为1?3. 给定逻辑函数Y(A,B,C)真值表,用卡诺图化简,写出Y最简与或式。A B CY0 0 010 0 100 1 010 1 111 0 011 0 101 1 011 1 104. 写出如图3所示组合逻辑电路的与或表达式,

9、列出真值表。5. 分析图6所示同步时序逻辑电路。要求:1) 写出各级触发器的驱动方程(激励函数);2) 写出各级触发器的状态方程;3) 列出状态转移表;4) 画出状态转移图;5) 描述逻辑功能。图66. 基本R-S触发器的电路如图所示,根据输入波形画出对应的输出Q、波形。7. 用卡诺图化简下列逻辑函数8. 电路如图所示,D触发器是正边沿触发器,图中给出了时钟CP及输入K的波形。(1)试写出电路次态输出逻辑表达式。(2)画出的波形。QQKCPQCPKD QC Q=1Q9. 分析图示逻辑电路,求出F的逻辑函数表达式,化简后用最少的与非门实现之,并画出逻辑电路图。四、设计题(本大题共2小题,每小题9分,共18分)1. 给定一个2位二进制编码器的真值表,试写出输出最简与或表达式,画出用与非门实现的逻辑图。输入A BI00 0I10 1I21 1I31 02. 设计一位比较器,要求写出真值表,并画出ROM存储矩阵结点连接图。设输入为A、B,表示进行比较的两个1位二进制数。输出约定:AB时L=1,A=B时G=1,AB时M=1。A BL G M0 00 11 01 13. 在举重比赛中,有甲、乙、丙三位裁判,其中甲为主裁判,当两位或两位以上裁判(其中必须包括甲裁判在内)认为运动员上举合格,才可发出合格信号,试用与非门设计上述要求的组合逻辑电路。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号