多功能数字钟的设计方案及制作

上传人:大米 文档编号:468884668 上传时间:2023-01-26 格式:DOCX 页数:14 大小:361.76KB
返回 下载 相关 举报
多功能数字钟的设计方案及制作_第1页
第1页 / 共14页
多功能数字钟的设计方案及制作_第2页
第2页 / 共14页
多功能数字钟的设计方案及制作_第3页
第3页 / 共14页
多功能数字钟的设计方案及制作_第4页
第4页 / 共14页
多功能数字钟的设计方案及制作_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《多功能数字钟的设计方案及制作》由会员分享,可在线阅读,更多相关《多功能数字钟的设计方案及制作(14页珍藏版)》请在金锄头文库上搜索。

1、目 录摘 要 .11数字钟的结构设计及方案选择 .21.1振荡器的选择 .21.2计数单元的构成及选择 .31.3译码显示单元的构成选择 .31.4校时单元电路设计及选择 .42数字钟单元电路的设计 . .42.1振荡器电路设计 .42.2时间计数单元设计 .52.2.1集成异步计数器 74LS390. .52.2.2用 74LS390构成秒和分计数器电路 . .62.2.3用 74LS390构成时计数器电路 .62.2.4 时间计数单元总电路 . .72.3译码显示单元电路设计 .72.4校时单元电路设计 . .72.5整点报时单元电路设计 .13数字钟的实现电路及其工作原理 . .94电路

2、的搭建与调试 .105结束语.10参考文献 .11附录 1:.12摘 要数字钟被广泛用于个人家庭及公共场所 , 成为人们日常生活中的必需品。诸如定时自动报警、按时自动打铃、定时广播、自动起闭路灯、定时开关烘箱、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意。数字电子钟,从原理上讲是一种典型的数字电路, 其中包括了组合逻辑电路和时序电路。数字电子钟有以下几部分组成:振荡器,分频器, 60 进制的秒、分计时器和 12 进制计时计数器,秒、分、时的译码显示部分及校正电路等。关键词:数字钟 555 多谐振荡器计数器 74LS390 74

3、LS481数字电子时钟的设计及制作1 数字钟的结构设计及方案选择数字钟实际上是一个对标准频率 (1HZ)进行计数的计数电路。 主要由振荡器、分频器、计数器、译码器显示器和校时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,通常使用石英晶体震荡器,然后经过分频器输出标准秒脉冲,或者由555 构成的多谐振荡器来直接产生 1HZ的脉冲信号。秒计数器满60 后向分计数器进位,分计数器满60 后向小时计数器进位,小时计数器按照“12 翻 1”规律计数。计数器的输出分别经译码器送显示器显示。由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,当计时出现误差时,可以用校时电路

4、校时、校分。如图 1-1 所示为数字钟电路系统的组成框图。图 1-1 数字钟电路系统的组成框图方案一:首先构成一个 NE555定时器产生震荡周期为 0.5 秒的标准秒脉冲,在加一个 74ls74 分频电路。由74LS390采用清零法分别组成六十进制的秒计数器、 六十进制分计数器、十二进制时计数器。使用74ls74d 的输出作为秒记数器的 CP脉冲,把秒记数器地进位输出作为分记数器地 CP脉冲,分记数器的进位输出作为时记数器的 CP脉冲。使用 74LS48为驱动器,共阴极数码管作为显示器 , 再以基本 RS锁存器构成校时电路。2方案二:首先构成一个由石英晶体振荡器和由CD4060构成的分频器构成

5、的产生震荡周期为一秒的标准秒脉冲,由 CD4518采用清零法分别组成六十进制的秒计数器、六十进制分计数器、十二进制时计数器。使用由石英晶体振荡器和由 CD4060构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,把秒计数器地进位输出作为分计数器的CP脉冲,分计数器的进位输出作为时计数器的 CP脉冲。使用 CD4511为驱动器,共阴极数码管作为显示器。本次设计中我选用方案一进行设计。1.1 振荡器的选择方案一:采用石英晶体振荡器。石英晶体振荡器具有体积小、重量轻、可靠性高、频率振元件但成本相对较高。方案二:采用 555 多谐振荡器。 555 多谐振荡器只需简单的电阻器、电容器即可完成特定的振荡延

6、时作用。其延时范围极广可由几微秒至几小时之久。 其操作电源范围广可与 TTL 、 CMOS 等逻辑电路配合,它的计时精确度高、温度稳定度佳且成本较低。 综上所述分析故选方案二 555 多谐振荡器做数字钟的核心。1.2 计数单元的构成及选择时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、 分个位和分十位计数器为60 进制计数器,而根据设计要求,时个位和时十位计数器为12 进制计数器。计数单元可选择异步十进制计数器74LS390,异步十进制计数器74LS90,双时钟同步加减计数器74LS192都可以很容易构成十进制,十二进制,二十四

7、进制,六十进制分频器。方案一:采用 CMOS电路。 CMOS电路是一种低功耗器件。虽功耗低但是当电流过大时会烧毁芯片并且 COMS电路的速度慢传输延迟时间长 (25-50ns) 。方案二 : 采用 TTL 电路。 TTL 电路是电流控制器件 TTL 电路的速度快传输延迟时间短 (5-10ns) 能到达很好的精度。 通过以上两种方案的比较故选方案二。在设计中我选择74LS390。1.3 译码显示单元的构成选择译码驱动电路将计数器输出的 8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。显示电路的组成主要是数码管,数码管由 7 个发光二极管组成,行成一个日字形

8、,它门可以共阴极,也可以共阳极,本设计中为共阴极七段显示 LED数码管。可采用 74LS47,74LS48,CD4511等集成电路将 BCD码译成段码发送给 7 段发光二极管数码管,当然要选择相配的共阴极或共阳极译码驱动器。3方案一:使用 CD4511和 LG5011AH。方案二:选择 74LS48和 TLG342。在这个电路中我选择了74LS48+数码显示管。1.4 校时单元电路设计及选择当重新接通电源或走时出现误差时都需要对时间进行校正,所以数字钟应具有分校正和时校正功能。对校时电路的要求是:在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。手动产生单次脉冲作校时脉冲

9、,即每拨动校时开关一个来回,计数器计数一次,多次拨动开关就可以进行准确校时。在设计中我选用基本 SR锁存器进行设计校时电路,因为在校时时可能会出现抖动现象使结果不准确,基本 SR锁存器既简单方便又可以消除这个现象。2 数字钟单元电路的设计2.1 振荡器电路设计多谐振荡器是能产生矩形波的一种自激振荡器电路,由于矩形波中除基波外还含有丰富的高次谐波,故称为多谐振荡器。多谐振荡器没有稳态,只有两个暂稳态,在自身因素的作用下,电路就在两个暂稳态之间来回转换,故又称它为无稳态电路。由 555 定时器构成的多谐振荡器如图 1 所示, R1,R2和 C是外接定时元件,电路中将高电平触发端( 6 脚)和低电平

10、触发端( 2 脚)并接后接到 R2和 C的连接处,将放电端( 7 脚)接到 R1,R2的连接处。由于接通电源瞬间,电容 C来不及充电,电容器两端电压 UC为低电平,小于( 1/3 )VCC,故高电平触发端与低电平触发端均为低电平,输出 UO为高电平,放电管 VT截止。这时,电源经R1, R2对电容 C充电,使电压 UC按指数规律上升,当 UC上升到( 2/3 ) VCC时,输出 UO为低电平,放电管 VT导通,把 UC从(1/3 )VCC上升到( 2/3 )VCC这段时间内电路的状态称为第一暂稳态,其维持时间 TPH的长短与电容的充电时间有关 。时间常数 T=0.7(R12R2)C。不难理解,接通电源后, 电路就在两个暂稳态之间来回翻转, 则输出可得矩形波。其原理图如图 2-1 :

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 演讲稿/致辞

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号