北京理工大学22春《数字电子技术》基础综合作业二答案参考14

上传人:hs****ma 文档编号:467868034 上传时间:2022-11-29 格式:DOCX 页数:13 大小:12.96KB
返回 下载 相关 举报
北京理工大学22春《数字电子技术》基础综合作业二答案参考14_第1页
第1页 / 共13页
北京理工大学22春《数字电子技术》基础综合作业二答案参考14_第2页
第2页 / 共13页
北京理工大学22春《数字电子技术》基础综合作业二答案参考14_第3页
第3页 / 共13页
北京理工大学22春《数字电子技术》基础综合作业二答案参考14_第4页
第4页 / 共13页
北京理工大学22春《数字电子技术》基础综合作业二答案参考14_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《北京理工大学22春《数字电子技术》基础综合作业二答案参考14》由会员分享,可在线阅读,更多相关《北京理工大学22春《数字电子技术》基础综合作业二答案参考14(13页珍藏版)》请在金锄头文库上搜索。

1、北京理工大学22春数字电子技术基础综合作业二答案参考1. 属于组合逻辑电路的部件是( )A、编码器B、寄存器C、触发器D、计数器参考答案:A2. 构成计数电路的基本单元是具有记忆作用的触发器。( )A.错误B.正确参考答案:A3. 设计同步时序逻辑电路的一般步骤包括( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。A.建立原始状态图和原始状态表B.状态化简C.状态分配D.选择触发器类型参考答案:ABCD4. 计数器的模是指对输入的计数脉冲的个数。( )A.正确B.错误参考答案:B5. 一位十六进制数可以用( )位二进制数来表示。A.1B.2C.4D.16参考答案:C6. 由n位寄存

2、器组成的扭环移位寄存器构成的计数器的进制是( )。A.nB.2nC.4nD.无法确定参考答案:B7. 二极管的开关时间主要考虑( )。A.tdB.tonC.trD.toff参考答案:B8. 状态图是一种无向图。( )A.错误B.正确参考答案:A9. 组合逻辑电路中的险象是由于( )引起的。A.电路未达到最简B.电路有多个输出C.电路中的时延D.逻辑门类型不同参考答案:C10. 要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。A.3B.4C.5D.10参考答案:A11. 十进制数(9)10比十六进制数(9)16小。( )A.错误B.正确参考答案:A12. 和二

3、进制数110101.01等值的十六进制数是( )A、35.4B、35.1C、D1.4D、65.2参考答案:A13. 用二进制码表示指定离散电平的过程称为( )。A.采样B.量化C.保持D.编码参考答案:D14. 模拟信号在时间上的连续变化的,幅值上也是连续取值的。( )A.错误B.正确参考答案:B15. 设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为( )。A.60%B.47.5%C.37.5%D.30%参考答案:C16. 异步计数器的优点是结构简单,缺点是速度慢。( )A.错误B.正确参考答案:A17. 逻辑式A+AB+ABC+ABCD=( )A、AB、ABC、ABCD、A

4、BCD参考答案:A18. 十进制数118对应的16进制数为( )。A.76HB.78HC.E6HD.74H参考答案:A19. 在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。( )A.错误B.正确参考答案:A20. 4008为四位二进制超前进位全加器。( )A.错误B.正确参考答案:B21. ASM图中有状态框、判断框、输出框三种符号。( )A.错误B.正确参考答案:B22. 在下列逻辑电路中,属于组合逻辑电路的有( )。A.译码器B.编码器C.全加器D.寄存器参考答案:ABC23. 555的余3码为( )。A.101101101B.010101010101C.1000

5、10001000D.010101011000参考答案:C24. 欲对十个信息以二进制代码编码分别表示每个信息,最少需十位二进制代码。( )A、错误B、正确参考答案:A25. 分析同步时序逻辑电路的一般步骤是( )。A.列出逻辑方程组B.列出状体表、画状态图或时序图C.确定电路逻辑功能D.列出时序逻辑电路功能参考答案:ABC26. 一个无符号4位权电阻DAC,最低位处的电阻为40K,则最高位处电阻为( )。A.4KB.5KC.10KD.20K参考答案:B27. 一个不完全确定原始状态表的各最大相容类之间可能存在相同状态。( )T、对F、错参考答案:T28. A/D转换过程中,必然会出现量化误差。

6、( )A.正确B.错误参考答案:A29. 方波的占空比为0.5。( )A.错误B.正确参考答案:B30. 与十进制相比二进制的优点是( )。A.数字装置简单可靠、所有元件少B.运算规则简单、运算操作方便C.运算速度快D.数值表达清晰、便于观察参考答案:AB31. 竞争现象肯定会产生干扰脉冲。( )A.错误B.正确参考答案:A32. 任何一个逻辑函数的最简与或式一定是唯一的。( )A、错误B、正确参考答案:A33. 用余3循环码进行编码的二十进制编码器,其输入应有( )根。A.2B.10C.4D.20参考答案:B34. 以下关于时序逻辑电路的说法正确的是( )。A.任一时刻的输出信号不仅和当时的

7、输入信号有关,而且与电路原状态有关B.时序电路必须包含存储电路C.状态转换表、时序图等可以描述时序逻辑电路D.时序电路工作时始终在有限个状态间按一定规律转换参考答案:ABCD35. 一般TTL门电路的输出端可以直接相连,实现线与。( )A.错误B.正确参考答案:A36. 单稳态触发器输出脉冲的宽度取决于( )。A.触发脉冲的宽度B.电源电压C.触发脉冲的幅度D.定时电阻、电容的数值参考答案:D37. 由555定时器构成的施密特触发器,改变控制电压Vco时,则( )。A.改变输出Uo的幅值B.改变低电平的UOL数值C.改变高电平UOH的数值D.改变回差电压参考答案:D38. CMOSOD门(漏极

8、开路门)的输出端可以直接相连,实现线与。( )A.错误B.正确参考答案:B39. 一位十进制计数器至少需要( )个触发器。A.3B.4C.5D.10参考答案:B40. DAC是将输入的数字量转换成输出的模拟量的器件。( )A.正确B.错误参考答案:A41. 将TTL与非门作非门使用,则多余输入端应做( )处理。A.全部接高电平B.部分接高电平,部分接地C.全部接地D.部分接地,部分悬空参考答案:A42. 组合电路不含有记忆功能的器件。( )A.正确B.错误参考答案:A43. 实现一个全加器电路设计的方法有( )A.仅用门电路B.用数据选择器+门电路C.用二进制译码器+门电路D.以上三者都可以参

9、考答案:D44. 以下表达式中符合逻辑运算法则的是( )。A.CC=C2B.1+1=10C.0D.A+1=1参考答案:D45. 构成移位寄存器可以采用的触发器为( )。A.R-S型B.J-K型C.主从型D.同步型参考答案:ABC46. 时序逻辑电路按状态变化的特点分为( )。A.同步时序逻辑电路B.异步时序逻辑电路C.米里型D.摩尔型参考答案:AB47. 用或非门构成的基本RS触发器的所谓“状态不定”是指在RS两端同时加信号( )。A.R=0,S=0B.R=0,S=1C.R=1,S=0D.R=1,S=1参考答案:D48. 在下列逻辑电路中,不是组合逻辑电路的有( )。A.译码器B.编码器C.全

10、加器D.寄存器参考答案:D49. 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=( )。A.1或/QB.1C.QD.以上都不对参考答案:A50. 由四个触发器构成的二进制计数电路共有八个计数状态。( )A.错误B.正确参考答案:A51. D码是用字母B、C、D、表示的代码。( )A.错误B.正确参考答案:A52. 主从触发器的触发方式是( )。A.CP=1B.CP上升沿C.CP下降沿D.分两次处理参考答案:D53. 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( )A.错误B.正确参考答案:B54. 在下列逻辑

11、电路中,不是时序逻辑电路特征的是( )。A.含有触发器B.由门电路构成C.有记忆功能D.有竞争冒险现象参考答案:AD55. 当内存储器系统中内存储器芯片较少时,其片选信号可以采用( )。A.74SL138B.74LS245C.74LS244D.与门参考答案:D56. 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=( )A.0B.1C.QD./Q或1参考答案:D57. 8421BCD码10000001转化为十六进制数是( )。A.15B.51C.81D.18参考答案:B58. 余3码是一种特殊的8421码。( )A.错误B.正确参考答案:B59. 下面代码中哪些是无权码( )。A.8421BCD码B.5421BCD码C.余三码D.格雷码参考答案:CD60. 八位的逐次比较式A/D转换器完成一次转换的时间为0.08s,其时钟信号频率( )Hz。A.60B.80C.100D.120参考答案:C

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 高等教育 > 其它相关文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号