3组合逻辑电路习题解答85079

上传人:人*** 文档编号:457798107 上传时间:2024-01-30 格式:DOC 页数:29 大小:938.50KB
返回 下载 相关 举报
3组合逻辑电路习题解答85079_第1页
第1页 / 共29页
3组合逻辑电路习题解答85079_第2页
第2页 / 共29页
3组合逻辑电路习题解答85079_第3页
第3页 / 共29页
3组合逻辑电路习题解答85079_第4页
第4页 / 共29页
3组合逻辑电路习题解答85079_第5页
第5页 / 共29页
点击查看更多>>
资源描述

《3组合逻辑电路习题解答85079》由会员分享,可在线阅读,更多相关《3组合逻辑电路习题解答85079(29页珍藏版)》请在金锄头文库上搜索。

1、word自我检测题1组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 有关 ,与以前的输入信号 无关 。2在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲的现象称为 竞争冒险 。38线3线优先编码器74LS148的优先编码顺序是、,输出为。输入输出均为低电平有效。当输入为11010101时,输出为010。43线8线译码器74HC138处于译码状态时,当输入A2A1A0=001时,输出=11111101。5实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫 数据分配器 。6根据需要选择一路信号送到公共数据线上的电路叫 数据选择器 。7一位数值比拟器,输入信号为两个要

2、比拟的一位二进制数,用A、B表示,输出信号为比拟结果:Y(AB) 、Y(AB)和Y(AB),如此Y(AB)的逻辑表达式为。8能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。9多位加法器采用超前进位的目的是简化电路结构。,10组合逻辑电路中的冒险是由于引起的。A电路未达到最简 B电路有多个输出C电路中的时延 D逻辑门类型不同11用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?A在输出级加正取样脉冲 B在输入级加正取样脉冲C在输出级加负取样脉冲 D在输入级加负取样脉冲12当二输入与非门输入为变化时,输出可能有竞争冒险。A0110 B0010 C101

3、1 D110113译码器74HC138的使能端取值为时,处于允许译码状态。A011 B100 C101 D01014数据分配器和有着一样的根本电路结构形式。A加法器 B编码器 C数据选择器 D译码器15在二进制译码器中,假设输入有4位代码,如此输出有个信号。A2 B4 C8 D1616比拟两位二进制数A=A1A0和B=B1B0,当AB时输出F=1,如此F表达式是。 A BC D17集成4位数值比拟器74LS85级联输入IAB、IA=B、IAB分别接001,当输入二个相等的4位数据时,输出FAB、FA=B、FAB分别为。A010 B001 C100 D01118实现两个四位二进制数相乘的组合电路

4、,应有个输出函数。A 8 B9 C10 D11 19设计一个四位二进制码的奇偶位发生器假定采用偶检验码,需要个异或门。A2 B3 C4 D520在图T3.20中,能实现函数的电路为。a b cA电路 a B电路b C电路c D都不是习 题1分析图所示组合逻辑电路的功能,要求写出与-或逻辑表达式,列出其真值表,并说明电路的逻辑功能。解:CO=AB+BC+AC真值表ABCSCOABCSCO0000010010001101010101010110010110111111电路功能:一位全加器,A、B为两个加数,C为来自低位的进位,S是相加的和,CO是进位。2逻辑电路如图P3.2所示,试分析其逻辑功能。

5、解:1逻辑表达式,2真值表ABCFABCF000010010011101101011101011111103功能从真值表看出,ABC=000或ABC=111时,F=0,而A、B、C取值不完全一样时,F=1。故这种电路称为“不一致电路。3试用与非门设计一组合逻辑电路,其输入为3位二进制数,当输入中有奇数个1时输出为1,否如此输出为0。解:1真值表 ABCFABCF000010010011101001011100011011112无法用卡诺图化简3逻辑图44位无符号二进制数AA3A2A1A0,请设计一个组合逻辑电路实现:当0A8或12A15时,F输出1,否如此,F输出0。解:1真值表:A3A2A1

6、A0FA3A2A1A0F000000000000111100110011010101011111111111111111000011110011001101010101000011102表达式 3电路图4如果要求用与非门实现,如此:逻辑图:5约翰和简妮夫妇有两个孩子乔和,全家外出吃饭一般要么去汉堡店,要么去炸鸡店。每次出去吃饭前,全家要表决以决定去哪家餐厅。表决的规如此是如果约翰和简妮都同意,或多数同意吃炸鸡,如此他们去炸鸡店,否如此就去汉堡店。试设计一组合逻辑电路实现上述表决电路。解:1逻辑定义:A、B、C、D分别代表约翰、简妮、乔和。F=1表示去炸鸡店,F=0表示去汉堡店。2真值表ABCD

7、FABCDF000000000000111100110011010101010000000111111111000011110011001101010101000111113用卡诺图化简 4逻辑图F=AB+ACD+BCD6试设计一个全减器组合逻辑电路。全减器是可以计算三个数X、Y、BI的差,即D=X-Y-CI。当XY+BI时,借位输出BO置位。解:设被减数为X,减数为Y,从低位来的借位为BI,如此1位全减器的真值表如图 (a)所示,其中D为全减差,BO为向高位发出的借位输出。1真值表XYBIDBOXYBIDBO0000010010001111010001011110000110111111由卡

8、诺图得电路图7设计组合逻辑电路,将4位无符号二进制数转换成格雷码。解:1列出4位二进制码4位格雷码的转换真值表,如表所示。输 入输 出输 入输 出B3B2B1B0G3G2G1G0B3B2B1B0G3G2G1G0000000001000110000010001100111010010001110101111001100101011111001000110110010100101011111011011011001011110100101110100111110002根据真值表分别画出输出变量G3,G2,G1,G0的卡诺图,如图4.1.2-12所示。化简后,得,3由逻辑表达式得电路实现,如如下图。

9、8请用最少器件设计一个健身房照明灯的控制电路,该健身房有东门、南门、西门,在各个门旁装有一个开关,每个开关都能独立控制灯的亮暗,控制电路具有以下功能:1某一门开关接通,灯即亮,开关断,灯暗;2当某一门开关接通,灯亮,接着接通另一门开关,如此灯暗;3当三个门开关都接通时,灯亮。解:设东门开关为A,南门开关为B,西门开关为C。开关闭合为1,开关断开为0。灯为Z,等暗为0,灯亮为1。根据题意列真值表如下:ABCZABCZ000010010011101001011100011011112画出卡诺图如如下图。3根据卡诺图,可得到该逻辑电路的函数表达式:3根据逻辑函数表达式,可画出逻辑电路图如如下图。9设

10、计一个能被2或3整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。规定能整除时,输出L为高电平,否如此,输出L为低电平。要求用最少的与非门实现。设0能被任何数整除解:1真值表ABCDLABCDL000011000100010100110010110100011110110100111000101011010110111100111011112用卡诺图化简3逻辑图10如图P3.10所示为一工业用水容器示意图,图中虚线表示水位,A、B、C电极被水浸没时会有高电平信号输出,试用与非门构成的电路来实现下述控制作用:水面在A、B间,为正常状态,亮绿灯G;水面在B、C间或在A以上为异常状态,点

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 建筑/环境 > 施工组织

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号