计算机组成原理试题及答案

上传人:M****1 文档编号:456306027 上传时间:2023-10-26 格式:DOC 页数:8 大小:45.50KB
返回 下载 相关 举报
计算机组成原理试题及答案_第1页
第1页 / 共8页
计算机组成原理试题及答案_第2页
第2页 / 共8页
计算机组成原理试题及答案_第3页
第3页 / 共8页
计算机组成原理试题及答案_第4页
第4页 / 共8页
计算机组成原理试题及答案_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《计算机组成原理试题及答案》由会员分享,可在线阅读,更多相关《计算机组成原理试题及答案(8页珍藏版)》请在金锄头文库上搜索。

1、二、填空题1 字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。P232 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。P17 3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。P864 衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。P1855 在计算机术语中,将ALU控制器和( )存储器合在一起称为( )。6 数的

2、真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。P19-P217 广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。P678 反映主存速度指标的三个术语是存取时间、(存储周期)和(存储器带宽)。P679 形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。P11210 CPU从(主存中 )取出一条指令并执行这条指令的时间和称为(指令周期)。11 定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是(-2的31次方到2的31次方减1 )。P2012 IEEE754标准规定

3、的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为(+1+(1-2 ) 2 )。13 浮点加、减法运算的步骤是( 0操作处理)、(比较阶码大小并完成对阶)、(尾数进行加或减运算)、(结果规格化并进行舍入处理)、(溢出处理)。P5414 某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。 641024KB=2048KB(寻址范32围)=20488(化为字的形式)=21415一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块 64个字,则主存地址共(20)位,其中主存字块标记应为(9)位

4、,组地址应为(5)位,Cache地址共(13)位。 16 CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期 ),而后者又包含若干个(时钟周期)。P13117 计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。P1318十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。P1919一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有(纯小数)和(纯整数)两种表示方法。P1620对存

5、储器的要求是容量大、速度快、成本低,为了解决这三方面的矛盾,计算机采用多级存储体系结构,即(高速缓冲存储器)、(主存储器)、(外存储器 )。P6621高级的DRAM芯片增强了基本DRAM的功能,存取周期缩短至20ns以下。举出三种高级DRAM芯片,它们是(FPM-DRAM)、(CDRAM)、(SDRAM)。P7522 一个较完善的指令系统,应当有(数据处理)、(数据存储)、(数据传送)、(程序控制)四大类指令。P11923 机器指令对四种类型的数据进行操作。这四种数据类型包括(地址)型数据、(数值)型数据、(字符)型数据、(逻辑)型数据。P11024 CPU中保存当前正在执行的指令的寄存器是(

6、指令寄存器),指示下一条指令地址的寄存器是(程序寄存器),保存算术逻辑运算结果的寄存器是(数据缓冲寄存器)和(状态字寄存器)。P12925 数的真值变成机器码时有四种表示方法,即(原码)表示法,(补码)表示法,(移码)表示法,(反码)表示法。P19-P2126主存储器的技术指标有(存储容量),(存取时间),(存储周期),(存储器带宽)。P6727 cache和主存构成了(内存储器),全由(CPU)来实现。P6631 直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的(输入编码)、(汉字内码 )和(字模码 )三种不同用途的编码。P24三、简答题 (简答题主要从课本上的第三、五、六章

7、出题)1. CPU中有哪几类主要寄存器,用一句话回答其功能。P129答:A.数据缓冲寄存器(DR)B.指令寄存器(IR)C.程序计算器(PC)D.数据地址寄存器(AR)E.通用寄存器(R0R3)F.状态字寄存器(PSW)功能:执行指令、操作、时间的控制以及数据加工。2 指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。答:计算机可以从时间和空间两方面来区分指令和数据,在时间上,取指周期从内存中取出的是指令,而执行周期从内存取出或往内存中写入的是数据,在空间上,从内存中取出指令送控制器,而执行周期从内存从取的数据送运算器、往内存写入的数据也是来自于运算

8、器。3 画出分布式仲裁器的逻辑示意图。(P195)4PCI总线中三种桥的名称是什么?简述其功能。P200答:PCI总线上有HOST桥、PCI/LAGACY总线桥、PCI/PCI桥。桥在PCI总线体系结构中起着重要作用,它连接两条总线,使彼此间相互通信。桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上。从而使系统中任意一个总线主设备都能看到同样的一份地址表。桥可以实现总线间的猝发式传送,可使所有的存取都按PCU的需要出现在总线上。由上可见,以桥连接实现的PCI总线结构具有很好的扩充性和兼容性,许多总线并行工作。5画图说明现代计算机系统的层次结构。(P14)6.简述水平型

9、微指令和垂直型微指令的特点。(此题很大可能不属于简答题考试范围) 答:A水平型微指令并行操作能力强,效力高,灵活性强,垂直型微指令则较差;B水平型微指令执行一条指令的时间短,垂直型微指令执行时间长;C由水平型微指令解析指令的微程序,有微指令字较长而微程序短的特点,垂直型微指令则相反,微指令字较短而程序长;D水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说,比较容易掌握。7.一台机器的指令系统有哪几类典型指令?列出其名称。(此题很大可能不属于简答题考试范围)答:A.数据传送类指令 B.算术运算类指令C.逻辑运算类指令D.程序控制类指令E.输入输出类指令F.字符串类指令 G.系统控

10、制类指令H.特权指令8.存储系统中加入chche存储器的目的是什么?有哪些地址映射方式,各有什么特点? 答:Cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度的不匹配。地址映射方式有:A.全相联映射方式,这是一种带全部块地址一起保存的方法,可使主存的一块直接拷贝到chche中的任意一行上,非常灵活;B.直接映射方式:优点是硬件简单,成本低,缺点是每个主存块只有一个固定的行位置可存放;C. 组相联映射方式:它是前两者的折衷方案,适度的兼顾了二者的优点有尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。9.列表比较CISC处理机和RISC处理机的特点。(此题不

11、属于简答题考试范围,因为老师上课没讲过CISC处理机和RISC处理机的特点)答:(1)指令系统:RISC设计者把主要精力放在那些经常使用的指令上,尽量使它们具有简单高效的特色。对不常用的功能,常通过组合指令来完成。因此,在RISC 机器上实现特殊功能时,效率可能较低。但可以利用流水技术和超标量技术加以改进和弥补。而CISC计算机的指令系统比较丰富,有专用指令来完成特定的功能。因此,处理特殊任务效率较高(2) 存储器操作:RISC对存储器操作有限制,使控制简单化;而CISC机器的存储器操作指令多,操作直接。(3)程序:RISC汇编语言程序一般需要较大的内存空间,实现特殊功能时程序复杂,不易设计;

12、而CISC汇编语言程序编程相对简单,科学计算及复杂操作的程序社设计相对容易,效率较高。(4)中断:RISC机器在一条指令执行的适当地方可以响应中断;而CISC机器是在一条指令执行结束后响应中断。(5)CPU:RISCCPU包含有较少的单元电路,因而面积小、功耗低;而CISCCPU包含有丰富的电路单元,因而功能强、面积大、功耗大。(6)设计周期:RISC微处理器结构简单,布局紧凑,设计周期短,且易于采用最新技术;CISC微处理器结构复杂,设计周期长。(7)用户使用:RISC微处理器结构简单,指令规整, 性能容易把握,易学易用;CISC微处理器结构复杂,功能强大,实现特殊功能容易。(8)应用范围:

13、由于RISC指令系统的确定与特定的应用领域有关,故 RISC机器更适合于专用机;而CISC机器则更适合于通用机。三、计算题(14分)1、 已知x=-001111,y=+011001,求: x补,-x补,y补,-y补; x+y,x-y,判断加减运算是否溢出。2、有两个浮点数N1=2j1S1,N2=2j2S2,其中阶码用4位移码、尾数用8位原码表示(含1位符号位)。设j1=(11)2,S1=(+0.0110011)2,j2=(-10)2,S2=(+0.1101101)2,求N1+N2,写出运算步骤及结果。3、CPU执行一段程序时,cache完成存取的次数为2420次,主存完成的次数为80次,已知c

14、ache存储周期为40ns,主存存储周期为200ns,求cache/主存系统的效率和平均访问时间。4、某计算机的存储系统由cache、主存和磁盘构成。cache的访问时间为15ns;如果被访问的单元在主存中但不在cache中,需要用60ns的时间将其装入cache,然后再进行访问;如果被访问的单元不在主存中,则需要10ms的时间将其从磁盘中读入主存,然后再装入cache中并开始访问。若cache的命中率为90%,主存的命中率为60%,求该系统中访问一个字的平均时间。5、 设两个浮点数N1=2j1S1,N2=2j2S2,其中阶码3位(移码),尾数4位,数符1位。设:j1=(-10)2,S1=(+0.1001)2j2=(+10)2,S2=(+0.1011)2求:N1N2,写出运算步骤及结果,积的尾数占4位,按原码阵列乘法器计算步骤求尾数之积。6、 一盘组共11片,记录面为20面,每面上外道直径为14英寸,内道直径为10英寸,分203道。数据传输绿为983040B/S,磁盘转速为3600转/分。假定每个记录块记录1024B,且系统可挂多达16台这样的磁盘,请给出适当的磁盘地址格式,并计算盘组总的存储容量。

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 幼儿/小学教育 > 小学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号