基本逻辑门电路

上传人:枫** 文档编号:432926862 上传时间:2022-10-23 格式:DOC 页数:89 大小:1.64MB
返回 下载 相关 举报
基本逻辑门电路_第1页
第1页 / 共89页
基本逻辑门电路_第2页
第2页 / 共89页
基本逻辑门电路_第3页
第3页 / 共89页
基本逻辑门电路_第4页
第4页 / 共89页
基本逻辑门电路_第5页
第5页 / 共89页
点击查看更多>>
资源描述

《基本逻辑门电路》由会员分享,可在线阅读,更多相关《基本逻辑门电路(89页珍藏版)》请在金锄头文库上搜索。

1、2.1基本逻辑门电路二极管与门和或门电路1-与门电路 +幺(+5V)DiD2L=AB输入输出% (V)岭(V)VL (V)ovovovov5Vov5VOVov5V5V5V输入输出ABL000010100111与逻辑真值表2或门电路DiBoD2I 3kOL=A+B输入输出5(V)%(V)K(V)0V0V0V0V5V5V5V0V5V5V5V5V或逻辑真值表输入输出ABL000011101111Ao:、三极管非门电路+ Vcc(+5V)RckTq厶4输入输出5(V)VL (V)ov5V5VOVL=A1亠非逻辑真值表输入输出AL0110二极管与门和或门电路的缺点:(1) 在多个门串接使用时,会出现低电

2、平偏离标准数值 的情况。(2) 负载能力差。 +vcc (+5V)II RI 3kQD1DiOV O-pC5V oD25V oLj +vcc (+5V) nfko解决办法:将二极管与门(或门) 组合起来。ABRI 3kQ电路和三极管非门电路+ Ec (+5V)L三、DTL与非门电路工作原理:(1)当A、B、C全接为高电平5V时,二极管DD3都截止,而。4、D5和T导通,且T为饱和导通,VL=0. 3V,即输出低电平。(2) A、B、C中只要有一个为低电平0.3V时,则VplV,从而使D4、D5和 T都截止,Vl=Vcc=5V,即输出高电平。所以该电路满足与非逻辑关系,即:L = AB CAB+

3、 吩c (+5V)LC【丄 r/ 9kd dW N V 呵11(M+) + olaalaEa。ffO V(A9+)D% +QH【5瞬歸111 zwTTL与非门的基本结构2. TTL与非门的逻辑关系2. TTL与非门的逻辑关系(1)输入全为高电平3. 6V时。T2、T3饱和导通,由于T3饱和导通,输出电压为:由于丁2饱和导通,VC2=1VO“0=VcES3 3V丁4和二极管D都截止。Rc210| Rc4叽1J1.6kQ|130Q+ Wc (+5V)4kQL T4截止实现了与非门的逻 辑功能之一: 输入全为高电平时, 输出为低电平。2.1V .1.4VT2饱和3.6VTi倒置状态Re2IKq v0

4、03VT3饱和(2)输入有低电平0.3V时。该发射结导通,VB1=lVo 丁2、丁3都截止。忽略流过的电流,B4VCC=5V o实现了与非门的逻辑 功能的另一方面:输入有低电平时,输出为高电平。心1(4kQ由于T4和D导通,所以:咕汙BE4%=5-0. 7-0. 7=3. 6 (V)5V1 +EcIc4130Q综合上述两种情况, 该电路满足与非的 逻辑功能,即:L = ABC3.6V IVOX T2截止Ti 饱和0.3VIRc2lkQr t4导通1 4.3VD导通irq v0厂36V!3截止二、TTL与非门的开关速度1. TTL与非门提高工作速度的原理(1)釆用多发射极三极管加快了存储电荷的消

5、散过程。匕(2)采用了推拉式输出级,输出阻抗比较小,可迅速 给负载电容充放电。Q +Wc (+5V)Q + 吩c (+5V)Rc4T4wD导通T3截止截止I充电Iq v0CL諾放电2. TTL与非门传输延迟时间伽%fpLH导通延迟时间hl从输入波形上升沿的中点到输出波形下降沿的 中点所经历的时间。截止延迟时间lh从输入波形下降沿的中点到输出波形上升沿的 中点所经历的时间。与非门的传输延迟时间bn-d/pLH + 4hL2般TTL与非门传输延迟时间/pd的值为几纳秒十几个纳秒。三、TTL与非门的电压传输特性及抗干扰能力2几个重要参数H (min) =2. 4V。(1) 输出高电平电压K)h在正逻

6、辑体制中代表逻辑“1”的 输出电压。l%,与 又常被形象化地称%(V)*(V)%(V)4.03.53.06h ( min252.01.51.00L ( max) :3.06h ( minfA2.01.51.0Vol (max)0-5.A(0V,3.6V)fB(0.6V,3.6V)2.4V tC( 1.3 V,2.48 V):D( 1.4V,0.3 V)E(3.6V,0.3V)0.4V I迎E1 11 1 1 1 1 10.5 1.0i.5 2.0 2.5 3.0 3.5 4.0 W峪N2.4V0.4V0.5 1.0W V)NB(0.6V,3.6V)C( 1.3 V,2.48 V)D( 1.4V

7、,0.3 V)E(3.6V,0.3V)1.5 2.0 2.5 3.0 3.5 4.0v(v)*(V)高电平电压 的范围低电平电压 的范围低电平噪声容限 高电平噪声容限3.抗干扰能力TTL门电路的输出高低电平不是一个值,而是一个范围。同样,它的输入高低电平也有一个范围,即它的输入信号允许一定 的容差,称为噪声容限。血=K)FF- K)L (max) =0 8V0. 4V = 0. 4V 岭H= K)H (min) _K)n = 2- 4-2 0V = 0 4V1.输入低电平电流石l与输入高电平电流召H(1)输入低电平电流/丄是指当门电路的输入端接低电平时,从 门电路输入端流出的电流。产品规定厶l

8、16mAo(2)输入高电平电流厶一是指当门电路的输入端接高电 平时,流入输入端的电流。有两种情况:寄生三极管效应:4h=Abi,件为寄生三极管的电流放大系数。B12.1V心14K倒置的放大状态:AhU/VbI,“i为倒置放大的电流放大系数。1.4VTi3.6V由于角和A的值都远小于i,所以的数值比较小,产品规定:Ah40uAo2.带负载能力(1)灌电流负载一当驱动门输出低当负载门的个数增电平时,电流从负载门灌入驱动门。加,灌电流增大,会使T3脱离饱和,输出低电平升高。因此,把允许Rc4Q +W:cT4心I4K-q + 冷c4K灌入输出端的电流定义为输出低电平电流/皿,截止D产品规定oL=16m

9、A。由 此可得出:截止、匕输出低电平.piL” ILT31OL=lC3/(3L兀血称为输出低电平时的扇出系数。扇出系数,用No表示。(2)拉电流负载一当驱动门输 出高电平时,电流从驱动门拉出,流至负载门的输入端。拉电流增大时,rC4 上的压降增大,会使输把允许拉出输出端的电出高电平降低。因此,流定义为输出高电平电 流 /H。产品规定:/Oh=0- 4mA。由此可得出:Noh称为输出高电平时的扇出系数。一般NolHNoh,常取两者中的较小值作为门电路的五、TTL与非门举例一74007400是一种典型的TTL与非门器件,内部含有4个2输入端与非门,共有14个引脚。弓|脚排列图如图所示。Vcc 4B 4A 4Y 3B 3A 3Y网冋冋冋両丿鋼严1 2 IU IjJHJ |j71A IB 1Y 2A 2B 2Y GND扇出系数,用No表示。六、TTL门电路的其他类型1.非门rbi1FD-0 LL=A2.或非门B+caLAL=A+BB3与或非门B2Q +VccT34-集电极开路门(OC门)在工程实践中,有时需要将几个门的输出端并联使用,以实现与

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > 解决方案

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号