(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件

上传人:夏日****8 文档编号:281324386 上传时间:2022-04-23 格式:PPT 页数:104 大小:2.07MB
返回 下载 相关 举报
(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件_第1页
第1页 / 共104页
(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件_第2页
第2页 / 共104页
(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件_第3页
第3页 / 共104页
(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件_第4页
第4页 / 共104页
(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件_第5页
第5页 / 共104页
点击查看更多>>
资源描述

《(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件》由会员分享,可在线阅读,更多相关《(电子技术与应用)项目十二组合逻辑电路的性能分析与设计课件(104页珍藏版)》请在金锄头文库上搜索。

1、1 1项目十二 组合逻辑电路的性能分析与设计【任务1】 用与非门设计一个能实现三人表决结果 的逻辑电路【任务2】 全加器的电路设计【任务3】 编码器与显示译码器的电路设计【任务4】 数字比较器的设计【任务5】 组合逻辑电路中的竞争与冒险小结项目十二 组合逻辑电路的性能分析与设计2 2项目十二 组合逻辑电路的性能分析与设计【任务1】 用与非门设计一个能实现 三人表决结果的逻辑电路相关知识在数字系统中,根据逻辑功能和电路结构特点的不同,常把数字电路分为两大类,即组合逻辑电路和时序逻辑电路。图12.1是组合逻辑电路的一般框图。其输出与输入之间的逻辑函数关系可表示为3 3项目十二 组合逻辑电路的性能分

2、析与设计图12.1 组合逻辑电路的一般框图4 4项目十二 组合逻辑电路的性能分析与设计12.1.1 组合逻辑电路的分析方法1. 分析步骤(1) 根据给定的逻辑图,写出各输出端的逻辑表达式;(2) 对表达式进行逻辑化简或变换,求最简式;(3) 列出真值表;(4) 根据真值表或逻辑表达式确定其逻辑功能。5 5项目十二 组合逻辑电路的性能分析与设计2. 分析举例试分析图12.2所示电路的逻辑功能。6 6项目十二 组合逻辑电路的性能分析与设计图12.2 逻辑电路示例7 7项目十二 组合逻辑电路的性能分析与设计(1) 写出逻辑表达式: (2) 进行逻辑变换和化简: (3) 该逻辑关系简单,不必列真值表。

3、(4) 由逻辑表达式可确定该逻辑电路实现的是异或功能。8 8项目十二 组合逻辑电路的性能分析与设计12.1.2 组合逻辑电路的设计方法1. 设计步骤(1) 分析事件的因果关系,确定输入变量和输出变量。通常把引起事件的原因定为输入变量,而把事件的结果作为输出变量,再根据给定事件的因果关系列出真值表。(2) 由真值表写出逻辑表达式。(3) 将逻辑函数化简或变换成适当形式。(4) 根据化简或变换后的逻辑表达式画出逻辑电路图。9 9项目十二 组合逻辑电路的性能分析与设计图12.3 组合逻辑电路设计流程10 10项目十二 组合逻辑电路的性能分析与设计2. 设计举例试设计一个能实现三人表决结果的逻辑电路,

4、要求用与非门实现。(1) 分析命题,进行逻辑抽象。参加表决的三人,可直接作为输入变量,用A、B、C表示;表决结果作为输出,用F表示。其因果关系可用真值表对应地表示出来,如表12-1所示。11 11项目十二 组合逻辑电路的性能分析与设计12 12项目十二 组合逻辑电路的性能分析与设计(2) 由真值表写出逻辑表达式: (3) 利用卡诺图化简(如图12.4所示): (4) 由逻辑表达式,画出逻辑电路(如图12.5所示)。13 13项目十二 组合逻辑电路的性能分析与设计图12.4 卡诺图 14 14项目十二 组合逻辑电路的性能分析与设计图12.5 三人表决器逻辑电路 15 15项目十二 组合逻辑电路的

5、性能分析与设计【任务2】 全加器的电路设计相关知识半加器和全加器是实现一位二进制数相加的组合逻辑电路,它们是算术运算电路中的基本单元,更是计算机中不可缺少的组成部分,应用十分广泛。16 16项目十二 组合逻辑电路的性能分析与设计1. 半加器两个一位二进制数相加,只考虑两个加数本身,不考虑低位进位数的相加运算叫做半加,实现半加运算的电路称为半加器。半加器的真值表如表12-2所示。其中,Ai 、Bi表示两个加数,Si表示半加和,Ci表示向高位的进位。17 17项目十二 组合逻辑电路的性能分析与设计18 18项目十二 组合逻辑电路的性能分析与设计由表12-2可求得逻辑表达式为 由上述逻辑表达式可以得

6、到半加器逻辑电路图和逻辑符号图,如图12.6所示。19 19项目十二 组合逻辑电路的性能分析与设计图12.6 半加器2020项目十二 组合逻辑电路的性能分析与设计2. 全加器实际在进行二进制数加法时,多数情况下,两个加数都不会是一位,因而不考虑低位进位的半加器是不能解决问题的。而全加器能进行两个同位的加数和来自低位的进位三者相加,并根据求和结果给出该位的进位信号。根据全加器的功能列出真值表,如表12-3所示。 由真值表12-3可作出Si、Ci的卡诺图,如图12.7所示。21 21项目十二 组合逻辑电路的性能分析与设计2222项目十二 组合逻辑电路的性能分析与设计图12.7 卡诺图2323项目十

7、二 组合逻辑电路的性能分析与设计求出逻辑表达式为 由上述Si 、Ci的逻辑表达式可画出全加器逻辑电路图和逻辑符号图,如图12.8所示。2424项目十二 组合逻辑电路的性能分析与设计图12.8 全加器2525项目十二 组合逻辑电路的性能分析与设计3. 逐位进位加法器在弄清楚一位全加器的组成和工作原理之后,就可以讨论多位二进制数相加的问题。实现多位数相加的电路很多,并行相加逐位进位加法器就是其中的一种。现以两个四位二进制数相加作为例子,简要作一介绍。图12.9所示由4个全加器组成。 2626项目十二 组合逻辑电路的性能分析与设计图12.9 四位并行相加串行进位全加器2727项目十二 组合逻辑电路的

8、性能分析与设计【任务3】 编码器与显示译码器的电路设计相关知识12.3.1 编码器与译码器1. 编码器1) 编码的概念一般来说,用文字、符号或者数码表示特定对象的过程称为编码。人们在日常生活中就经常遇到编码问题。例如,电话号码、开运动会给运动员编号等都是编码,它们是用十进制数来表示的。2828项目十二 组合逻辑电路的性能分析与设计 2) 二进制编码器用n位二进制代码表示2n个信号的编码电路,叫做二进制编码器。 试设计一个编码器,将Y0Y7等8个信号编成二进制代码。(1) 分析题意。输入信号(被编码的对象)共有N=8个,即Y0Y7。根据N=2n=8可知,输出是一组n=3的二进制代码,用A、B、C

9、来表示。设计框图如图12.10所示。2929项目十二 组合逻辑电路的性能分析与设计图12.10 框图3030项目十二 组合逻辑电路的性能分析与设计(2) 列真值表。对输入信号进行编码,任一输入信号分别对应一个编码。在制定编码的时候,应该使编码顺序有一定的规律可循,这样不仅便于记忆,同时也有利于编码器的连接,如表12-4所示。 31 31项目十二 组合逻辑电路的性能分析与设计3232项目十二 组合逻辑电路的性能分析与设计(3) 写出逻辑表达式。由编码表12-4直接写出输出变量A、B、C的函数表达式,并化成与非门形式:3333项目十二 组合逻辑电路的性能分析与设计必须指出,在真值(编码)表12-4

10、中,Y0项实际上是Y7Y6Y0=00000001的情况,其余Y7、Y6、Y5 、Y4、Y3、Y2、Y1情况类推。以输出C为例,C应为将上式整理、化简后得C=Y4+Y5+Y6+Y7由于编码器的特殊性,在分析设计时,可以从真值表中直接写出A、B、C的最简函数表达式。3434项目十二 组合逻辑电路的性能分析与设计(4) 画逻辑电路图,如图12.11所示。在本例中,编码方案不同,其逻辑电路图也不同。很明显,输出A、B、C只与当前输入Y0 Y7有关,所以是组合逻辑电路。虽然输入变量Y0没用上,但在当Y1 Y7全为0(无输入)时,即表示Y0等于1(有输入)的情况,Y0隐含在其中。3535项目十二 组合逻辑

11、电路的性能分析与设计图12.11 逻辑电路3636项目十二 组合逻辑电路的性能分析与设计3) 二十进制编码器 将十进制数0 9十个数字编成二进制代码的电路,叫做二十进制编码器。输入是09十个数字,输出是一组二进制代码二十进制码,简称BCD码。根据2nN=10,常取n=4。四位二进制代码共有16种组合(状态),只能用其中任意十种状态表示09十个输入信号,编码方案很多。二十进制编码器和二进制编码器的工作原理和设计过程是相同的。现以最常用的8421BCD码为例作简要说明。3737项目十二 组合逻辑电路的性能分析与设计8421BCD码的编码表如表12-5所示,由表可得3838项目十二 组合逻辑电路的性

12、能分析与设计3939项目十二 组合逻辑电路的性能分析与设计图12.12 逻辑电路4040项目十二 组合逻辑电路的性能分析与设计2. 译码器1) 译码的概念译码是编码的逆过程,是将每一个代码的信息“翻译”出来,即将每一个代码译为一个特定的输出信号。能完成这种功能的电路称为译码器。译码器种类很多,但可归纳为二进制译码器、二十进制译码器和显示译码器。41 41项目十二 组合逻辑电路的性能分析与设计2) 二进制译码器图12.13是二进制译码器的一般原理图,它具有n个输入端、2n个输出端和一个使能输入端。在使能输入端为有效电平时,对应每一组输入代码,只有其中一个输出端为有效电平,其余输出端则为相反电平。

13、4242项目十二 组合逻辑电路的性能分析与设计图12.13 二进制译码器的一般原理图 4343项目十二 组合逻辑电路的性能分析与设计下面首先分析由门电路组成的译码电路,以便熟悉译码器的工作原理和电路结构。二输入量的二进制译码器逻辑图如图12.14所示。A1、A0为二进制代码输入端, 为译码器的输出端, 是低电平有效的选通端。4444项目十二 组合逻辑电路的性能分析与设计图12.14 2线4线译码器逻辑图4545项目十二 组合逻辑电路的性能分析与设计由图12.14可以写出译码器的输出表达式:4646项目十二 组合逻辑电路的性能分析与设计4747项目十二 组合逻辑电路的性能分析与设计图12.15

14、74LS138译码器引脚图与逻辑图4848项目十二 组合逻辑电路的性能分析与设计4949项目十二 组合逻辑电路的性能分析与设计3) 二十进制译码器8421BCD码是最常用的二十进制码,对应于09的十进制数由四位二进制码00001001表示。因此,这种译码器应有4个输入端、10个输出端。若译码结果为低电平有效,则输入一组二进制码,对应的一个输出端为0,其余为1,这样就表示翻译了二进制码所对应的十进制数。5050项目十二 组合逻辑电路的性能分析与设计图12.16 二十进制译码器的一般原理图51 51项目十二 组合逻辑电路的性能分析与设计5252项目十二 组合逻辑电路的性能分析与设计图12.17 二

15、十进制译码器的逻辑电路图5353项目十二 组合逻辑电路的性能分析与设计4) 显示译码器在数字系统中,经常需要将数字、文字和符号的二进制编码翻译成人们习惯的形式,并直观地显示出来,以便查看。因此,数字显示电路是数字系统中不可缺少的部分。数字显示电路通常由译码器、驱动器和显示器组成,如图12.18所示。5454项目十二 组合逻辑电路的性能分析与设计图12.18 数字显示电路的组成5555项目十二 组合逻辑电路的性能分析与设计(1) 显示器件。显示器是用来直观显示数字、文字和符号的器件。数字显示器种类很多,按发光材料的不同可分为荧光管显示器、半导体发光二极管显示器(LED)和液晶显示器(LCD)等;

16、按显示方式不同可分为字形重叠式、分段式、点阵式等。5656项目十二 组合逻辑电路的性能分析与设计图12.19 七段半导体发光二极管显示器示意图5757项目十二 组合逻辑电路的性能分析与设计(2) 显示译码器。这里用驱动七段发光二极管的二十进制译码器作为例子来说明显示译码器的工作原理和设计过程。试设计一个驱动七段发光二极管的显示译码器,其输入是8421BCD码。 分析要求。画出设计框图及字形,如图12.20所示。 列真值表。根据8421BCD码对应的十进制数,要求七段显示字段组合,如表12-9所示。在该表中,没有列出的六种状态1010、1011、1100、1101、1110、1111为无效状态。5858项目十二 组合逻辑电路的性能分析与设计图12.20 设计框图及字形5959项目十二 组合逻辑电路的性能分析与设计6060项目十二 组合逻辑电路的性能分析与设计 进行化简。用卡诺图法化简,如图12.21所示。无效状态作约束条件处理,得出最简表达式如下:61 61项目十二 组合逻辑电路的性能分析与设计图12.21 卡诺图6262项目十二 组合逻辑电路的性能分析与设计 画逻辑电路图,如图12.2

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 办公文档 > PPT模板库

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号