《集成电路CAD》表决器课程设计

上传人:e****s 文档编号:265098731 上传时间:2022-03-12 格式:DOC 页数:14 大小:401KB
返回 下载 相关 举报
《集成电路CAD》表决器课程设计_第1页
第1页 / 共14页
《集成电路CAD》表决器课程设计_第2页
第2页 / 共14页
《集成电路CAD》表决器课程设计_第3页
第3页 / 共14页
《集成电路CAD》表决器课程设计_第4页
第4页 / 共14页
《集成电路CAD》表决器课程设计_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《《集成电路CAD》表决器课程设计》由会员分享,可在线阅读,更多相关《《集成电路CAD》表决器课程设计(14页珍藏版)》请在金锄头文库上搜索。

1、巢湖学院?集成电路CAD?课程设计报告设计题目: 表决器设计 专业班级: 09微电子学班 学 号: 09028023 姓 名: 胡振海 指导教师: 陈初侠 2021年6月15日目录一、电路逻辑功能31.1、电路逻辑图31.2、真值表与表达式.3二、原理图设计.42.1、操作步骤.42.2、原理图仿真.5三、幅员设计.63.1、操作步骤.6 3.2、幅员仿真.9四、LVS比照.9五、结论13一、电路逻辑功能歌唱比赛有三个评委,每个评委对选手表现进行表决,假设有两人或两人以上的评委认可选手表现,那么通过本次比赛,否那么不通过。评委的意见A,B,C为表决器的输入,结果Y为表决器的输出。根据三输入多数

2、表决器功能要求设计如果同意那么输入1,不同意输入0,三输入表决器功能为两个或两个以上的人同意那么输出1,否那么输出01.1、电路逻辑图1.2、真值表与表达式真值表如下:真值表逻辑表达式并化简为:二、原理图设计2.1、操作步骤1、新建文件夹:在电脑D盘新建文件夹,文件夹名为bjq。2画与非门电路图1翻开电脑桌面上的S-Edit 13.0 软件。2新建设计文件:选择FileNewNew Design,之后将会弹出如下对话框,在对话框的Design name 下面输入要设计的文件名称cad,在Create in folder下面输入要保存文件的路径,保存在到D:bjq目录下。 3新建设计单元:选择C

3、ellNew View ,选择New View 后,可以看到对话框New View,在Cell 选项的右边输入cad单击确定。4添加库文件:选择FileOpenAdd Library,选中Add Library后,将弹出对话框,点击右边的“浏览按钮,选择路径D:My DocumentsTanner EDATanner Tools S-Edit Examples 添加Lights 文件。5调入PMOS、NMOS、Vdd、GND 根本组件:点击对话框Libraries 下面的Device,将在下方看到NMOS、PMOS 两个元件,选择NMOS,单击Instance按钮,将可以把出现的NMOS 元件

4、放到中间的工作区画图区。同理点击对话框Libraries 下面的Misc,将在下方看到Vdd、GND 两个元件,同样操作可以把他们放到画图区。6连接根本组件成与非门电路图:连接好的电路图如下所示。7设计检查:选择ToolsDesign Checks, 选中后将会在下面的Command 面板中看到检查结果。2.2、原理图仿真1、导出cad电路图的SPICE 网表文件:选择FileExportExport SPICE,选中Export SPICE 后,会弹出Export SPICE 对话框。在To file 下面保存为 即可。cad电路图的SPICE 网表文件:对于给定的cad电路图文件,把他们放

5、到D:bjq到目录下,翻开cad 的电路图,导出其SPICE 网表文件。3、加载包含文件:由于不同的流程有不同的特性,在模拟之前,必须要引入CMOS组件的模型文件,此模型文件内包括电容电阻系数等数据,以供T-Spice 模拟之用,引用1.25um 的CMOS 流程组件模型文件m12_125.md 。将鼠标移至主要电路之前,选择Edit-Insert Command 命令,在出现的对话框的列表框中选择Files 选项,在右边窗口将出现4 个按钮,可直接单击其中的Include 按钮,或者展开左侧列表框中的Files 选项,并选择其中的Include file 选项之后,单击Browse 按钮,在

6、出现对话框中找到. D:My DocumentsTanner EDATanner Tools v13.0T-Spicemodels 目录,选取其中的模型文件m12_125.md,再单击Insert Command 按钮,那么会出现默认以红色字开头的“.include D:My DocumentsTanner EDATanner Tools 。 4、进行模拟:选择Simulate-Start Simulation 命令,或单击按钮,翻开Run Simulation 对话框,单击Start Simulation 按钮,那么会出现模拟结果的报告窗口Simulation Status,并会自动翻开W-

7、Editor 窗口来观看模拟波形图。三、幅员设计3.1、操作步骤1新建文件夹:在电脑D盘新建文件夹,文件夹名为bjq。2翻开L-Edit软件:在桌面上双击快捷键,翻开软件,3另存新文件:选择FileSave As命令,翻开“另存为对话框,在“保存在下拉 列表框中选择存储目录存储在刚刚新建的文件夹“bjq中,在“文件名文本框中输入新文件名称,例如:cad。4取代设定:选择FileReplace Setup命令,单击出现的对话框的From file下拉列表右侧的Browser按钮,选择D:My DocumentsTanner EDATanner Tools v13.0L-Edit and LVS

8、SPR 文件,再单击OK按钮。接着出现一个警告对话框,按确定按钮,就可将文件的设定选择性应用在目前编辑的文件,包括格点设定、图层设定等。5重新命名:将Cell0的名称重新命名,可选择CellRename命令,翻开 Rename Cell Cell0 对话框,将cell0名称改成cad。6复制组件:选择CellCopy命令,翻开Select Cell to Copy对话框,单击其中的Browser按钮,在出现的对话框中选择第八次实验所做的,再在Select Cell to Copy对话框中选择Basecontactn组件,单击 OK 按钮,那么可将Basecontactn组件复制至cad.tdb

9、文件中。之后再以同样的方式将Basecontactp、input、nmos、pmos、out组件复制到cad.tdb文件中。7引用组件:引用上述复制的组件Basecontactn、Basecontactp、input、nmos、pmos、out,选择CellInstance命令,翻开Select Cell to Instance对话框,可以看到,在组件列表中有这6个组件,选择Basecontactn组件再单击 OK 按钮,可以看到编辑画面出现一个Basecontactn组件。 8编辑以上引用组件成表决器幅员:编辑出的表决器幅员如下图,对其进行设计规那么检查DRC检查直至无错误为止。9提取设置:

10、提取设置主要是对将要提取出的SPICE文件进行一些设置,选择 ToolsExtract Setup命令,在弹出的Setup Extract 对话框的General中勾选Extract Standard Rule Set,然后单击像铅笔图样 的图标。点击 图标后会弹出另外一个对话框,在Setup Extract Standard Rule Set对话框的General选项Extract definition file下选择文件lights.ext d: My DocumentsTanner EDA Tanner Tools v13.0L-Edit and LVS SPR Lights Layou

11、t ,其他不变。在Output选项中把 SPICE include statement下面的文字去除即可。10提取SPICE文件:选择 ToolsExtract 命令,即提取出了所画表决器幅员的SPICE文件。11翻开SPICE文件:进入D盘bjq文件夹中翻开表决器 SPICE文件。14设置SPICE文件并保存:对CMOSTG SPICE文件进行设置,包括加载包含文件、设定电源电压、设定输入信号、分析设定、输出设定。设定好后T-SPICE文件中会多出如下信息。设定好后需保存SPICE文件。3.2、幅员仿真1进行仿真 2观看仿真波形图:表决器仿真波形如下。四、LVS比照1翻开桌面上的LVS v1

12、3.0 程序。2翻开文件:用LVS 软件翻开刚刚生成的两个网表文电路图生成的网表文件和幅员生成的网表文件。在LVS 环境下,选择FileOpen,翻开“翻开对话框,在“文件类型下拉列表中选择Spice Files *.sp*,*.cir选项,翻开电路图生成的网表文件cad. spc和幅员生成的网表文件cad.spc。如下图。3翻开LVS 新文件:在LVS 环境下选择FileNew 命令,出现“New File对话框,在其中的列表框中选择LVS Setup 选项,再单击“确定按钮,如下图。4文件设定:在Setup1 对话框中有很多工程需要设定,包括要比照的文件名称、比照结果的报告文件、要比照的工

13、程等。在 Input 选项组的Layout 文本框中输入自L-Edit 转化出的cad.spc 文件,在Schematic 文本框中输入自S-Edit 输出的cad.spc文件。在Output选项组中的Output files 文本框中输入比照结果的报告文件文件名,选中Node and element list复选框,并在其后的文本框中输入节点与组件比照结果的报告文件文件名,之后选中Overwrite existing output files,如下图。5元件参数设定:选择Device Parameters 选项卡来作进一步的设定,在MOSFET Elements 选项组中选中Lengths and widths 复选框,如下图。6选项设定:选择Option 选项卡来进行选项设定,选中其中的Consider复选框,如下图。7执行设定。如下列图所示。8存储文件:设定完成后,存储LVS 的设定,选择FileSave 命令,存储为。9执行比照:设定完成后,开始进行电路图生成的网表文件cad.spc 文件与幅员生成的网表文件cad.spc 文件的比照,选择Verification-Run 命令可进行比照,比照结果如下图。从比照结果看出,这两个文件不相等。从图中可看

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 经济/贸易/财会 > 经济学

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号