微机原理与接口技术试题库资料

上传人:教**** 文档编号:239646980 上传时间:2022-01-14 格式:DOCX 页数:32 大小:140.55KB
返回 下载 相关 举报
微机原理与接口技术试题库资料_第1页
第1页 / 共32页
微机原理与接口技术试题库资料_第2页
第2页 / 共32页
微机原理与接口技术试题库资料_第3页
第3页 / 共32页
微机原理与接口技术试题库资料_第4页
第4页 / 共32页
微机原理与接口技术试题库资料_第5页
第5页 / 共32页
点击查看更多>>
资源描述

《微机原理与接口技术试题库资料》由会员分享,可在线阅读,更多相关《微机原理与接口技术试题库资料(32页珍藏版)》请在金锄头文库上搜索。

1、名师归纳总结 精品word资料 - - - - - - - - - - - - - - -三、挑选题1、在运算机内部,一切信息的存取、处理和传送都是以D形式进行的;A )EBCDIC码B)ASCII 码C)十六进制编码D)二进制编码2、与十进制数56 等值的二进制数是A;A )111000B) 111001C) 101111D )110110四、是非判定题1、在第三代运算机期间显现了操作系统;()2、对于种类不同的运算机,其机器指令系统都是相同的;()3、在运算机中,数据单位bit 的意思是字节;()1. 微处理器,微型运算机和微型运算机系统三者之间有何区分?答: 微处理器即CPU ,它包括运

2、算器、掌握器、寄存器阵列和内部总线等部分,用于实现微型运算机的运算和掌握功能,是微型运算机的核心;一台微型运算机由微处理器、内储备器、I/O 接口电路以及总线构成;微型运算机系统就包括硬件系统和软件系统两大部分,其中硬件系统又包括微型运算机和外围设备;由此可见,微处理器是微型运算机的重要组成部分,而微型运算机系统又主要由微型运算机作为其硬件构成;2. CPU在内部结构上由哪几部分构成?CPU 应具备哪些主要功能?答: CPU 在内部结构上由运算器、掌握器、寄存器阵列和内部总线等各部分构成,其主要功能是完成各种算数及规律运算,并实现对整个微型运算机掌握,为此,其内部又必需具备传递和暂存数据的功能

3、;3. 累加器和其它通用寄存器相比有何不同?答: 累加器是通用寄存器之一,但累加器和其它通用寄存器相比又有其特殊之处;累加器除了可用做通用寄存器存放数据外,对某些操作,一般操作前累加器用于存放一个操作数,操作后,累加器用于存放结果;4. 微型运算机的总线有哪几类?总线结构的特点是什么?答: 微型运算机的总线包括地址总线、数据总线和掌握总线三类,总线结构的特点是结构简洁、牢靠性高、易于设计生产和保护,更主要的是便于扩充;6. 运算机 I/O 接口有何用途?试列出8 个 I/O 接口;答: 运算机 I/O 接口是连接运算机和外部设备的纽带和桥梁,它主要用于和谐和掌握运算机与外设之间的信息流通和交换

4、;例如:串行通讯口(COM 口)、并行打印机口、软盘驱动器接口、硬盘驱动器接口、光驱接口、显示器接口、音响设备接口、其它通用设备接口(USB 、SCSI 等);7. 现在,运算机主板上一般都包括哪些I/O 接口? I/O 接口卡如何与主板相连?答: 现在,运算机主板上一般包括串行通讯口、并行打印口、软盘驱动器接口、硬盘驱动器接口、光驱接口、USB 接口等;象显示器适配器、网卡、modem 卡等 I/O 接口卡一般通过总线插槽与主板相连;8. 简述系统总线,AGP 总线, PCI 总线及 ISA 总线的作用;答: 系统总线是CPU 与储备器及桥接器之间传递信息的通道,AGP 总线特地用与连接CP

5、U 与显示器适配器,PCI 总线一般用于连接一些高速外设接口作为高速外设与CPU 或内存交换信息的通道,而 ISA 总线一般用于连接一些非高速 外设接口作为非高速外设与CPU 或内存交换信息的通道;9. 试说明运算机用户,运算机软件,运算机硬件三者的相互关系;答: 运算机用户,运算机软件系统,运算机硬件系统共同构成一个运算机应用系统,三者在该系统中处于三个不同的层次;运算机用户处于最高层,运算机软件处于中间层,运算机硬件系统处于最下层;在这里运算机用户是系统的主宰,他们通过软件系统与硬件系统发生关系,指挥运算机硬件完成指定的任务;即,运算机用户使用程序设计语言编制应用程序,在系统软件的干预下使

6、用硬件系统进行工作; 第 1 页,共 30 页 - - - - - - - - -名师归纳总结 精品word资料 - - - - - - - - - - - - - - -11.储备单元的挑选由什么信号掌握?读、写靠什么信号区分?答: 储备单元的挑选由地址信号掌握,而对储备单元进行读操作仍是写操作就要靠读、写信号区分;4. 如用一个字节来表示带符号数,判定以下各运算在机内进行时是否会产生溢出,写出判定过程;A. 5BH+32H;B. -08H-15H;C. -51H+-3DH;D. 2DH+3CH答: A. 产生溢出 , 5BH=01011011B其补码表示的机器数为:0101101132H=

7、00110010B其补码表示的机器数为:00110010相加的结果为:10001101数值最高位向符号位进位,但符号位向前无进位,故产生溢出;B. 不产生溢出 , -08H=-00001000B其补码表示的机器数为:11111000-15H=-00010101B其补码表示的机器数为:11101011相加的结果为 :111100011数值最高位向符号位进位,符号位同时也向前进位,故不产生溢出.C. 产生溢出 ,-51H=-01010001B其补码表示的机器数为:10101111-3DH=-00111101B其补码表示的机器数为:11000011相加的结果为:101110010数值最高位向符号位无

8、进位, 但符号位向前进位,故产生溢出 .D. 不产生溢出 ,2DH=00101101B其补码表示的机器数为:001011013CH=00111100B其补码表示的机器数为:00111100相加的结果为:01101001数值最高位向符号位无进位,符号位向前也无进位,故不产生溢出;6. 具体表达总线缓冲器的作用;答: 总线缓冲器的作用主要是掌握各路数据在总线上的交叉传送防止相互冲突,当几路数据都要向总线上传送时,就通过各路的缓冲器来解决,当一路传送时,缓冲器使其它各路数据与总线断开;7. 锁存器和寄存器有什么不同.答: 锁存器与寄存器都是用来暂存数据的器件,在本质上没有区分,不过寄存器的输出端平常

9、不随输入端的变化而变化,只有在时钟有效时才将输入端的数据送输出端(打入寄存器),而锁存器的输出端平常总随输入端变化而变化, 只有当锁存器信号到达时,才将输出端的状态锁存起来,使其不再随输入端的变化而变化;1.8086 从功能上分成了EU和 BIU 两部分;这样设计的优点是什么.答: 传统运算机在执行程序时,CPU总是相继地完成取指令和执行指令的动作,即,指令的提取和执行 是串行进行的;而8086CPU在功能上分成了 EU和 BIU 两部分, BIU 负责取指令, EU负责指令的执行,它们之间既相互独立又相互协作,使得8086 可以在执行指令的同时进行取指令的操作,即实现了取指 令和执行指令的并

10、行工作,大大提高了CPU和总线的利用率,从而提高了指令的处理速度;2.8086 CPU 中地址加法器的重要性表达在哪里?答: 地址加法器是 8086 CPU的总线接口单元中的一个器件,在8086 储备器分段组织方式中它是实现储备器寻址的一个关键器件,地址加法器将两个16 位寄存器中的规律地址移位相加,得到一个20 位的实际地址,把储备器寻址空间从64K 扩大到 1M,极大地扩大了微型运算机的程序储备空间,从而大大提高 了程序运行效率;3.8086 CPU 中有哪些寄存器?分组说明用途;哪些寄存器用来指示储备器单元的偏移地址? 第 10 页,共 30 页 - - - - - - - - -答:

11、8086 CPU中有 8 个通用寄存器 AX、BX、CX、DX、SP、BP、SI 、DI ;两个掌握寄存器IP 、FL;四个段寄存器 CS、DS、SS、ES;8 个通用寄存器都可以用来暂存参与运算的数据或中间结果,但又有各自的特地用途;例如, AX专用做累加器,某些指令指定用它存放操作数和运算结果;CX为计数寄存器,在某些指令中做计数器使用;DX为数据寄存器; BX为基址寄存器, BP为基址指针, SI 为源变址寄存器, DI 为目的变址寄存器,这4 个寄存器在数据寻址中用来存放段内偏移地址(有效地址)或段内偏移地址 的一部分; SP为堆栈指示器, 用来存放栈顶有效地址;两个掌握寄存器用来存放

12、有关的状态信息和掌握信息;例如,标志寄存器FL 用来存放状态标志和掌握标志;而指令指针用来存放下一条要取指令的有效地址;四个段寄存器用来存放段地址;例如,CS寄存器用来存放代码段的段地址;DS寄存器用来存放数据段的段地址; SS寄存器用来存放堆栈段的段地址;ES寄存器用来存放扩展段的段地址; 4.8086 系统中储备器的规律地址由哪两部分组成?物理地址由何器件生成?如何生成?每个段的规律地址与寄存器之间有何对应关系?答:8086 系统中储备器的规律地址由段地址(段首址)和段内偏移地址(有效地址)两部分组成;储备单元的物理地址由地址加法器生成,寻址时,CPU第一将段地址和段内偏移地址送入地址加法

13、器,地址加法器将段地址左移4 位并与段内偏移地址相加,得到一个20 位的物理地址;数据段的段地址在DS寄存器中,段内偏移地址可能在BX、BP、SI 或 DI 寄存器中;代码段的段地址在CS寄存器中,段内偏移 地址在 IP 寄存器中;堆栈段的段地址在SS寄存器中,段内偏移地址在SP寄存器中;扩展段的段地址 在 ES寄存器中,段内偏移地址可能在BX、BP、SI 或 DI 寄存器中;5. 设 CPU中各有关寄存器的当前状况为: SS=0a8bH、DS=17ceH、CS=dc54H、BX=394bH、IP=2f39H、SP=1200H,BX 给出的是某操作数的有效地址,请分别写出该操作数、下一条要取的

14、指令及当前栈顶的规律地址和物理地址;答: 该操作数的规律地址为DS:BX=17CE:394BH,物理地址 =17CEH*10H+394BH=1B62;BH下一条要取的 指令的规律地址为CS:IP=DC54:2F39H,物理地址 =DC54H*10H+2F39H=DF47;9当H 前栈顶的规律地址 =SS: SP=0A8B:1200H,物理地址 =0A8BH*10H+1200H=0BAB;0H6. 如 DS=157DH时,某操作数的物理地址是215FAH,当 DS=18DEH时,该操作数的物理地址是多少?答: 该操作数的段内偏移地址=该操作数的物理地址 -DS=215FAH-157D0H=BE2

15、AH故, 当 DS=18DEH时,该操作数的物理地址 =DS*10H+BE2AH=18DE0H+BE2AH=24C0AH7. 设 AX=2875H、BX=34DFH、SS=1307H、SP=8H,依此执行 PUSH AX、PUSH BX、POP AX、POP CX后栈顶指针变为多少? AX=? BX=? CX=?答: 当前栈顶指针 =SS*10H+SP=13070H+8H=1307,8H依此执行 PUSH A、X PUSH BX、POP AX、POP CX后栈顶指针仍为 13078H;但 AX=34DF,H BX=34DF,H CX=2875H;1. 假定( BX)=637DH,( SI )=2A9BH,位移量 D=3237H,试确定在以下各种寻址方式下的有效地址是什么?(1)立刻寻址(2)直接寻址(3)使用 BX的寄存器寻址(4)使用 BX的间接寻址(5)使用 BX的寄存器相对寻址(6)基址变址寻址(7)相对基址变址寻址答: (1)立刻数寻址的有效地址是当前IP 的内容;(2)直接

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 教学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号