文档详情

硬件工程师应聘笔试题及答案

hs****ma
实名认证
店铺
DOC
1.35MB
约40页
文档ID:480812951
硬件工程师应聘笔试题及答案_第1页
1/40

1. 什么是建立时间和保持时间?p12. 什么是竞争与冒险现象?怎样判断?如何消除? P13. 请画出用D触发器实现2倍分频的逻辑电路?什么是状态图?p14. 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?p1 5.什么是同步逻辑和异步逻辑? p1atch与Register的区别,为什么现在多用register.行为级描述中latch如何产生的p17.什么是锁相环(PLL)?锁相环的工作原理是什么?p18.你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗? p19.可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些?b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑 p1~210.设想你将设计完成一个电子电路方案请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程在各环节应注意哪些问题?p2~311.用逻辑门和cmos电路实现ab+cd p312.用一个二选一mux和一个inv实现异或? p313.给了reg的setup,hold时间,求中间组合逻辑的delay范围p314.如何解决亚稳态p3~417.用mos管搭出一个二输入与非门?p418.集成电路前段设计流程,写出相关的工具。

P4~519.名词IRQ,BIOS,USB,VHDL,SDR p521.用波形表示D触发器的功能p523.What is PC Chipset? p526.DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图 p5~627.DSP(数字信号处理芯片)、CPU(中央处理器)、MCU(微控制器 )在结构、特点、功能以及用途上的区别?p628.请写出[-8,7]的二进制补码,和二进制偏置码?p6~729.中断的概念和中断的流程p730.名词:SRAM,SSRAM,SDRAM p731.信号与系统:时域与频域关系 p732.模拟电子电路总结 p7~833.串行通信与并行通信异同,特点,比较P834.RS232c高电平脉冲对应的TTL逻辑是负P935.放大电路的频率补偿的目的是什么,有哪些方法?P936.什么是耐奎斯特定律,怎么由模拟信号转为数字信号?P937.数字电子电路总结P9~10原理和主要功能?p1040、IIR,FIR滤波器的异同p1041、.列举你知道的几种电容:比如铝电解电容、电解电容、p101.写出下列常用电子工程术语的中文名称:p10硬件电路设置看门狗定时器的目的是p113.中断向量表中存储的内容是p114.中断服务程序的开头一般进行的操作是p116.74L373被称为透明锁存器,“透明”一词的含义是指p117.Flash存储器的写寿命大约p118.C语言中,do{ }while()和while() {......}语法的区别是p11C语言中,全局变量、Static局部变量和非Static局部变量的存储空间占用是有区别的p111、 同步电路和异步电路的区别是什么? p11上拉电阻阻值的选择原则包括p11~1212、IC设计中同步复位与异步复位的区别p1213、MOORE 与 MEELEY状态机的特征p1214、多时域设计中,如何处理信号跨时域p1215、给了reg的setup,hold时间,求中间组合逻辑的delay范围p1216、时钟周期为T,触发器D1的寄存器到输出时间最大为T1max,最小为T1min。

组合逻辑电路最大延迟为T2max,最小为T2min问,触发器D2的建立时间T3和保持时间应满足什么条件p1218、说说静态、动态时序模拟的优缺点p1219、一个四级的Mux,其中第二级信号为关键信号 如何改善timing p121、基尔霍夫定理的内容是什么p122、描述反馈电路的概念,列举他们的应用p123、有源滤波器和无源滤波器的区别p12~132、平板电容公式(C=εS/4πkd)未知)p13 3、最基本的如三极管曲线特性未知) p134、描述反馈电路的概念,列举他们的应用p135、负反馈种类p13NAND flash 和 NOR flash 的区别 p14~15名词:SRAM、SSRAM、SDRAM p156、FPGA和ASIC的概念,他们的区别未知) p157、什么叫做OTP片、掩膜片,两者的区别何在?p158、单片机上电后没有运转,首先要检查什么?p166、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法未知)8、给出一个差分运放,如何相位补偿,并画补偿后的波特图凹凸) 9、基本放大电路种类10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。

未知)LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图33、DAC和ADC的实现各有哪些方法?(仕兰微电子) 34、A/D电路组成、工作原理未知) 19、一个四级的Mux,其中第二级信号为关键信号如何改善timing威盛VIA2003.11.06 上海笔试试题) 23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和威盛) 26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)35、利用4选1实现F(x,y,z)=xz+yz’未知) 36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简) 48、D触发器和D锁存器的区别新太硬件面试) 49、简述latch和filp-flop的异同未知)61、BLOCKING NONBLOCKING 赋值的区别南山之桥) 78、sram,falsh memory,及dram的区别?(新太硬件面试)DSP最应该懂得的问题 1.什么是建立时间和保持时间?建立时间(Setup Time)和保持时间(Hold time)建立时间是指在触发器时钟沿到来前,数据信号保持不变的时间。

保持时间是指在触发器时钟沿到来以后,数据信号保持不变的时间如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量2.什么是竞争与冒险现象?怎样判断?如何消除? 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争产生毛刺叫冒险如果布尔式中有相反的信号则可能产生竞争和冒险现象解决方法:一是接入滤波电容,二是引入选通脉冲,三是增加冗余项(只能消除逻辑冒险而不能消除功能冒险)3.请画出用D触发器实现2倍分频的逻辑电路?什么是状态图? 答D触发器的输出端加非门接到D端,实现二分频状态图是以图形方式表示输出状态转换的条件和规律用圆圈表示各状态,圈内注明状态名和取值用→表示状态间转移条件可以多个4. 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 线与逻辑是两个输出信号相连可以实现与的功能在硬件上,要用OC/OD门来实现,由于不用OC门可能使灌电流过大,而烧坏逻辑门同时在输出端口应加一个上拉电阻5.什么是同步逻辑和异步逻辑? 同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系电路设计可分类为同步电路和异步电路设计同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的6.Latch与Register的区别,为什么现在多用register.行为级描述中latch如何产生的Latch是电平触发,Register是边沿触发,register在同一时钟边沿触发下动作,符合同步电路的设计思想,而latch则属于异步电路设计,往往会导致时序分析困难,不适当的应用latch则会大量浪费芯片资源7.什么是锁相环(PLL)?锁相环的工作原理是什么?锁相环是一种反馈电路,其作用是使得电路上的时钟和某一外部时钟的相位同步PLL通过比较外部信号的相位和由压控晶振(VCXO)的相位来实现同步的,在比较的过程中,锁相环电路会不断根据外部信号的相位来调整本地晶振的时钟相位,直到两个信号的相位同步。

在数据采集系统中,锁相环是一种非常有用的同步技术,因为通过锁相环,可以使得不同的数据采集板卡共享同一个采样时钟因此,所有板卡上各自的本地80MHz和20MHz时基的相位都是同步的,从而采样时钟也是同步的因为每块板卡的采样时钟都是同步的,所以都能严格地在同一时刻进行数据采集8.你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗? 逻辑电平参见硬件研发一文档逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等 TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的CMOS输出接到TTL是可以直接互连TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V9.可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些?(简单)PROM,PAL,GAL,PLA,(复杂)CPLD,FPGAFPGA: Field Programmable Gate ArrayCPLD:Complex Programmable Logic Device10.设想你将设计完成一个电子电路方案。

请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程在各环节应注意哪些问题?protel项目设计流程1 系统功能分析硬件设计工程师与PCB设计工程师沟通,分析电路组成,熟悉电路框图;2 原理图符号设计(1)常用的原理图符号在元件库中查找;(2)特殊的原理图符号在原理图库元器件编辑器中自主设计;3 原理图设计(1)摆放元器件;(2)元器件导线连接;(3)修改元器件序号和参数;(4)进行ERC检查,并修改,直至ERC检查100%通过;4 编制元器件封装表(1)查找元器件资料,确定元器件封装类型;(2)常用的元器件封装在封装库中查找;(3)特殊的元器件封装在封装编辑器中自主设计;5 网络表设计(1)修改元器件的封装类型;(2)生成网络表;(3)在PCB编辑器中随意绘制keepout层;(4)在PCB编辑器中导入网络表;(5)修改网络表中的错误直至100%导入;6 PCB设计规划(1)在PCB编辑器中按照要求绘制Keepout层;(2)元器件布局(3)布局优化7 布线规则设计(1)信号类型区分;(2)设置Rule各项属性;8 布线设计(1)单面板设计;(2)多层板设计;9 覆铜设计(1)覆铜区。

下载提示
相似文档
正为您匹配相似的精品文档