vpx总线技术

上传人:简****9 文档编号:97871293 上传时间:2019-09-06 格式:PPT 页数:20 大小:1.74MB
返回 下载 相关 举报
vpx总线技术_第1页
第1页 / 共20页
vpx总线技术_第2页
第2页 / 共20页
vpx总线技术_第3页
第3页 / 共20页
vpx总线技术_第4页
第4页 / 共20页
vpx总线技术_第5页
第5页 / 共20页
点击查看更多>>
资源描述

《vpx总线技术》由会员分享,可在线阅读,更多相关《vpx总线技术(20页珍藏版)》请在金锄头文库上搜索。

1、VPX技术在国防领域的应用 -暨高速串行技术的实现及趋势, 高速串行技术简介 VPX总线技术和典型应用,标准工业总线发展历程,VME 16,VME 32,VME 64,VME 64x,VME 320,VITA 41(VXS),40 Mbytes/sec,Exp.0 x16(CPCI E),8,000 Mbytes/sec,264 Mbytes/sec,1000 Mbytes/sec,300+ Mbytes/sec,160 Mbytes/sec,80 Mbytes/sec,20 Mbytes/sec,132 Mbytes/sec,CPCI 32 x 33MHz,CPCI 64 x 33MHz,C

2、PCI 64 x 66MHz,528 Mbytes/sec,Parallel Bus,High Speed Serial Interconnect,VITA 46(VPX),10,000 Mbytes/sec,PICMG3.0(ATCA),12,500 Mbytes/sec,为什么要采用高速串行互连技术? 国防领域各种实际应用的需要 高速数据采集、软件无线电、图形图像处理、实时视频传输 例如: 雷达信号采集:1GHz,12bit,多信道 单信道所需带宽:1G2 2GByte/s 多信道所需带宽:n2GB/s 处理器处理能力的提高需要新的互连技术 CPU主频: 133M 1G 2G 3G 单芯片

3、集成的处理器核: CPU:单核 双核 4核 8核 GPU:几百核 数据处理能力: 单个GPU卡:几百GFlops GPU集群:TFlops,PCI/CPCI总线数据带宽:,VME总线数据带宽:,并行总线数据带宽,高速串行互连技术简介 何谓高速串行 并行总线:一个时钟周期,数据的各位同时传送、接收 高速串行:在数据线上将数据一位一位地依次传送、依次接收 高速串行互连技术的特点 采用低压差分信号对组成串行传输通道 信号传输速度更高、信号摆动更小、功耗低、抗干扰能力强 时钟与数据合并进行传输 克服时钟和数据的抖动问题、极大提高传输速率、降低IC引脚数, 获得较佳的信号完整性 采用点到点的互连方法 独

4、立的连接链路、独享带宽 提供通道绑定(Channel Bonding)功能 例如:1通道:3.125G bps 0.8 = 2.5G bps 4通道:3.125G bps 0.8 4 = 10G bps,VPX总线常用拓扑结构,主流的高速串行协议介绍 PCI-Express;Rapid IO;10Gb Ethernet;Infiniband PCI-Express 2002年,Intel、AMD、DELL、IBM主导完成规范,目前广泛应用在PC、 服务器、存储、嵌入式计算、测量测试领域 规范提供 X1,X2,X4,X8,X16和X32通道多种选择,以满足不同 系统设备对数据传输带宽不同的需求。

5、 PCIe速率: 2.5Gbaud, 5Gbaud, 8Gbaud, PCIe数据带宽:,PCI-Express 典型拓扑结构,PCIe采用NT模式,也可以支持多主系统,主流高速串行协议简介,Serial Rapid IO Freescale和Mercury共同提出的一种高性能、低引脚数、基于报文交换 的互连技术。1997年开始制订标准,在2001年完成基本规范 ,在2003 年10月,正式成为ISO/IEC标准。 主要应用场合: 多DSP系统互连、 DSP与处理器间互连,Serial Rapid IO拓扑结构 单星、双星、链式,RapidIO体系结构,RapidIO 规范定义了3 层体系的结

6、构协议,分别为逻辑层规范、传输层规范和物理层规范 。逻辑层规范定义了整个协议和包的格式,这些信息是进行通信的终端完成初始化和事务处理所必需的;传输层规范为包在终端间传输提供了路由信息;物理层规范则描述了一些设备级的接口信息,如包传输机制、流控制机制、电气特性和低级差错管理等。,主流的高速串行协议介绍 SRIO传输带宽: SRIO规范中支持的波特率:1.25G,2.5G,3.125G ,6.25G 按照6.25G 波特率计算:46.25Gbps0.8 = 20Gbps。 PCIe和SRIO比较 1)数据传送: 协议开销: PCI e是60字节,SRIO是28字节; 例如: 当传输32字节时,PC

7、I E的端到端可靠传输协议开销是188%,而RapidIO 互连开销只是88% 数据包最大有效载荷:PCI E是4096Bytes,SRIO是 256Bytes SRIO适合于小包传输、实时性强的嵌入式系统 PCIe适合于高速图形数据等大数据传输场合 2)应用场合: SRIO灵活的拓扑结构,更加适应异构、多主的系统应用; PCIe的树形拓扑架构保证了与PCI系统的后向兼容性,实现简单、成本低廉,主流的高速串行协议介绍 InfiniBand InfiniBand 是一个统一的互联结构,主要用于磁盘阵列、SANs、LANs、 服务器和集群服务器进行互联,目前主要应用在HPC(高性能计算)、企业数据

8、中心。 InfiniBand 特点: 1)高带宽:4xQDR 40Gbps,12x QDR 120Gbps ; 2)低时延:交换机时延140ns、应用程序时延几s 3)支持RDMA(Remote Direct Memory Access),主流的高速串行协议介绍 10G以太网 10G以太网(802.3ae) 标准是2002年7月在IEEE通过。 传输介质:光纤,多模光纤300米,单模光纤1040公里。 由于企业和电信市场的需求和网络体系结构各不相同, 802.3ae标准 支持以下不同应用中的编码方式 : 8B/10B编码10GBASEX ; 64B/66B 10GBASER ; SONET兼容

9、的帧封装 10GBASEW ; 2006年6月, IEEE 802.3an 10GBASE-T规范得以批准通过 。 传输介质:UTP铜质电缆,CAT6类线缆,100米 接口:支持RJ45,VPX总线的发展历史 传统并行总线无法满足海量数据对传输带宽的要求。 传统总线系统在坚固性方面,不能适应航空航天控制、海底勘探考察、灾难检测、导弹发射控制、雷达监测及电子对抗等领域的恶劣工作环境。 VITA组织于2006年首次推出VPX总线技术标准(VITA46)和REDI加固增强的机械设计规范(VITA48),不仅在带宽上突破Gigabytes传输,而且非常好的解决了加固,高速互联,管理等各个方面的问题,可

10、以广泛的应用在航空、航天、雷达、海底勘探、通信等领域。,VITA46系列标准 VITA 46.0 VPX Base Standard VITA 46.1 VMEbus Signal Mapping on VPX VITA 46.3 Serial RapidIO on VPX VITA 46.4 PCI Express on VPX Fabric Connector VITA 46.5: Hypertransport on VPX Fabric Connector VITA 46.6: Gigabit Ethernet on VPX Fabric Connector VITA 46.7 Ethe

11、rnet on VPX Fabric Connector VITA 46.8: Infiniband on VPX Fabric Connector VITA 46.9 XMC/PMC/GbE Signal Mapping to 3U/6U VITA 46.10 Rear Transition Module on VPX VITA 46.11 System Management on VPX VITA 46.12 Fibre Optic Interface on VPX,VITA48标准 VITA 48.0 Mechanical Specification for Microcomputers Using Ruggedized Enhanced Design Implementation (REDI) VITA 48.1(Air Cooling) / VITA 48.2(Conduction Cooling),VITA65(OpenVPX)标准,VPX总线结构特点 VPX(VITA46)定义2种结构尺寸: 3U和6U,3U VPX模块的结构,6U VPX模块的结构,3U VPX背板的结构,6U VPX背板的结构,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号