【2017年整理】武汉纺织大学计算机组成原理试题

上传人:爱****1 文档编号:951271 上传时间:2017-05-23 格式:DOCX 页数:51 大小:957.58KB
返回 下载 相关 举报
【2017年整理】武汉纺织大学计算机组成原理试题_第1页
第1页 / 共51页
【2017年整理】武汉纺织大学计算机组成原理试题_第2页
第2页 / 共51页
【2017年整理】武汉纺织大学计算机组成原理试题_第3页
第3页 / 共51页
【2017年整理】武汉纺织大学计算机组成原理试题_第4页
第4页 / 共51页
【2017年整理】武汉纺织大学计算机组成原理试题_第5页
第5页 / 共51页
点击查看更多>>
资源描述

《【2017年整理】武汉纺织大学计算机组成原理试题》由会员分享,可在线阅读,更多相关《【2017年整理】武汉纺织大学计算机组成原理试题(51页珍藏版)》请在金锄头文库上搜索。

1、单选题1、存储周期是指 存储器的读出时间 存储器进行连续读和写操作所允许的最短时间间隔 存储器的写入时间 存储器进行连续写操作所允许的最短时间间隔2、在主存和 CPU 之间增加 cache 的目的是 增加内存容量 提高内存的可靠性 解决 CPU 与内存之间的速度匹配问题 增加内存容量,同时加快存取速度3、算术 / 逻辑运算单元 74181ALU 可完成:(p47) 16 种算术运算功能 16 种逻辑运算功能 16 种算术运算功能和 16 种逻辑运算功能 4 位乘法运算和除法运算功能4、某机字长 32 位,其中 1 位符号位,31 位表示尾数。若用定点小数表示,则最大正小数为: +(1 -2-3

2、2 ) +(1 -2-31 ) 2-32 2-315、在计数器定时查询方式下,若每次计数从 0 开始,则 () 设备号小的优先级高 设备号大的优先级高 每个设备使用总线的机会相同 以上都不对6、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为 5 位和 7 位(均含 2位符号位)。若有两个数 X=2729/32,Y=255/8,则用浮点加法计算 X+Y的最终结果是(2009 原题、第一章:计算机系统概述) 00111 1100010 00111 0100010 01000 0010001 发生溢出7、下列选项中,能缩短程序

3、执行时间的措施是( ) (2010 年原题、第五章:中央处理器) I 提高 CPU 时钟频率,II 优化数据通过结构,III 对程序进行编译优化 仅 I 和 II 仅 I 和 III 仅 II 和 III I,II , III8、下列选项中的英文缩写均为总路线标准的是( ) (2010 年原题、第六章:总线系统) PCI, CRT,USB ,EISA ISA,CPI,VESA ,EISA ISA,SCSI ,RAM , MIPS ISA,EISA,PCI ,PCI-Express9、下列给出的指令系统特点中,有利于实现指令流水线的是 (2011 年原题、第五章:中央处理器) . 指令格式规整且

4、长度一致 、指令和数据按边界对齐存放 、只有 Load/Store 指令才能对操作数进行存储访问 仅、 仅、 仅、 、10、同步通信之所以比异步通信具有较高的传输速率,是因为: 同步通信不需要应答信号且总线长度比较短 同步通信用一个公共的时钟信号进行同步 同步通信中,各部件存取时间比较接近 以上各项因素的综合结果11、在集中式总线仲裁中,( )方式响应时间最快。 链式查询 独立请求 计数器定时查询 分布12、计算机系统的输入输出接口是( )之间的交接界面。 CPU 与存储器 存储器与外围设备 主机与外围设备 CPU 与系统总线13、控制器、运算器和存储器合起来一般称为( ): I/O 部件 内

5、存储器 外存储器 主机14、冯诺依曼机工作方式的基本特点是(): 按地址访问并顺序执行指令 精确结果处理 存储器按内部地址访问 自动工作15、输入、输出设备以及辅助存储器一般统称为( ): I/O 系统 外围设备 外存储器 执行部件16、计算机硬件能直接识别和执行的语言是( ): 高级语言 汇编语言 机器语言 符号语言17、采用虚拟存储器的主要目的是 提高主存储器的存取速度 扩大存储器空间,并能进行自动管理 提高外存储器的存取速度 扩大外存储器的存储空间18、某计算机有五级中断 L4L0,中断屏蔽字为 M4M3M2M1M0,Mi=1(0i4)表示对 Li 级中断进行屏蔽。若中断响应优先级从高到

6、低的顺序是 L4L0 L2L1L3 ,则 L1 的中断处理程序中设置的中断屏蔽字是(2011 年原题、第八章:输入输出系统) 11110 01101 00011 0101019、在集中式总线仲裁中,( )方式对电路故障最敏感。 菊花链方式 独立请求方式 分布式 计数器定时查询方式20、计算机使用总线结构的主要优点是便于实现积木化,同时: 减少了信息传输量 提高了信息传输的速度 减少了信息传输线的条数 加重了 CPU 的工作量21、下列数中最小的数为(): 101001B(表示 41D) 52Q(表示 42D) 29D 233H(563D)22、一个 8 位二进制整数,采用补码表示,且由 3 个

7、“1”和 5 个“0” 组成,则其最小值是(): -127 -32 -125 -323、若某数 x 的真值为-0.1010,在计算机中该数表示为 1.0110,则该数所用的编码方法是()码:(负数在计算机中用补码表示) 原 补 反 移24、某数在计算机中用 8421BCD 码表示为 0111 1000 1001,其真值是: 789D 789H 1887D 11110001001B25、下面说法正确的是 半导体 RAM 信息可读可写,且断电后仍能保持记忆 半导体 RAM 属挥发性存储器,而静态的 RAM 存储信息是非挥发性的 静态 RAM、动态 RAM 都属挥发性存储器,断电后存储的信息将消失

8、ROM 不用刷新,且集成度比动态 RAM 高,断电后存储的信息将消失26、存储单元是指: 存放一个二进制信息位的存储元 存放一个机器字的所有存储元集合 存放一个字节的所有存储元集合 存放两个字节的所有存储元集合27、系统总线中地址线的功能是: 选择主存单元地址 选择进行信息传输的设备 选择外存地址 指定主存和 I/O 设备接口电路的地址28、采用串行接口进行 7 位 ASCII 码传送,带有 1 位奇校验位,l 位起始位和 1位停止位,当传输率为 9600 波特时,字符传送速率为:( 用所给的波特率除以 7+1+1+1) 960 873. 1372 48029、采用 DMA 方式传送数据时,每

9、传送一个数据就要占用一个(C)的时间。 指令周期 B. 机器周期 C. 存储周期 D. 总线周期30、在中断响应过程中,( )操作可以通过执行程序实现。 关中断 保护断点 保护现场 读取中断向量31、下列陈述中正确的是: 在 DMA 周期内,CPU 不能执行程序 中断发生时,CPU 首先执行入栈指令将程序计数器内容保护起来 DMA 传送方式中,DMA 控制器每传送一个数据就窃取一个指令周期 输入输出操作的最终目的是要实现 CPU 与外设之间的数据传输32、中断向量地址是: 子程序入口地址 中断服务程序入口地址 中断服务程序入口地址指示器33、在关中断状态,不可响应的中断是: 可屏蔽中断 硬件中

10、断 软件中断 不可屏蔽中断34、为了便于实现多级中断,保存现场信息最有效的方法是采用: 通用寄存器 堆栈 存储器 外存35、float 型数据通常用 IEEE 754 单精度浮点数格式表示。若编译器将 float 型变量 x 分配在一个 32 位浮点寄存器 FR1 中,且 x=-8.25,则 FR1 的内容是 (2011 年原题、第二章:运算方法和运算器)分析过程:x=-8.25=-1000.01b=-1.00001b*23;按照 IEEE754 的 32 位浮点数格式:S=1;E=e+127=3+127=130=82H;位数 1.M 中的 M=000 0100 0000 0000 0000

11、0000(23 位),所以 FR1 的内容为 11000 0010 000 0100 0000 0000 0000 000b=C104000H C104 0000H C242 0000H C184 0000H C1C2 0000H36、假定有 4 个整数用 8 位补码分别表示 r1=FEH,r2=F2H ,r3=90H ,r4=F8H,若将运算结果存放在一个 8 位寄存器中,则下列运算会发生溢出的是( )(2010 年原题、第二章:运算方法和运算器) r1r2 r2r3 r1r4 r2r437、下列外存中,属于顺序存取存储器的是: U 盘 硬盘 磁带 光盘38、显示器的颜色数为 256 色,则

12、刷新存储器每个单元的字长应该为: 256 位 8 位 7 位 16 位39、CRT 的颜色数为 256 色,则刷新存储器每个单元的字长应该为:(28=256) 256 位 8 位 7 位 16 位40、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现( ) 堆栈寻址 程序的条件转移 程序的无条件转移 程序的条件转移或无条件转移41、float 型数据通常用 IEEE754 单精度浮点数格式表示.若编译器将 float 型变量 x 分配在一个 32 位浮点寄存器 FR!中,且 x=-8.25, 则 FR1 的内容是( ) C1040000H C2420000H C1840000H C1

13、C20000H42、不属于 ALU 的部件有( ) 加法器或乘法器 移位器 逻辑运算部件 指令寄存器43、处理器中的 ALU 采用( )来实现 时序电路 组合逻辑电路 控制电路 模拟电路44、当且仅当 ( )发生时, 称为浮点数溢出(上溢) 阶码上溢 尾数上溢 尾数与阶码同时上溢 尾数或阶码上溢45、某浮点数采用 IEEE754 单精度格式表示为 C5100000H,则该数的值是( )(注: 选项中 内的值为上标 ) -1.125*210 -1.125*211 -0.125*210 -0.125*21146、一个 C 语言程序在一台 32 位机器上运行。程序中定义了三个变量 x、y 和 z,其

14、中 x 和 z 为 int 型,y 为 short 型。当 x=127,y=-9 时,执行赋值语句 z=x+y 后,x、y 和 z 的值分别是(2009 原题、第二章:运算方法和运算器) x=0000007FH,y=FFF9H,z=00000076H x=0000007FH,y=FFF9H,z=FFFF0076H x=0000007FH,y=FFF7H,z=FFFF0076H x=0000007FH,y=FFF7H,z=00000076H47、冯偌依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU 区分它们的依据是(2009 原题、第一章:计算机系统概述) (p152,在来考虑上一节.

15、) 指令操作码的译码结果 指令和数据的寻址方式 指令周期的不同阶段 指令和数据所在的存储单元48、某 SRAM 芯片,存储容量为 64K16 位,该芯片的地址线和数据线数目为:(216=64,故需要 16 根地址线) 64,16 16,64 64,8 16,1649、计算机系统中的存贮器系统是指: RAM 存贮器 ROM 存贮器 主存贮器 内存贮器和外存贮器50、交叉存储器实质上是一种( )存储器,它能执行独立的读写操作 多模块,并行 多模块,串行 整体式,并行 整体式,串行51、相联存储器是按 ( )进行寻址的存储器 地址指定方式 堆栈存取方式 内容指定方式 地址指定与堆栈存取方式结合52、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采( ) 堆栈寻址方式 立即寻址方式 隐含寻址方式 间接寻址方式53、寄存器间接寻址方式中,操作数处在( ) 通用寄存器 堆栈

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号