电源稳定性分析

上传人:小** 文档编号:93867146 上传时间:2019-07-29 格式:PDF 页数:13 大小:887.33KB
返回 下载 相关 举报
电源稳定性分析_第1页
第1页 / 共13页
电源稳定性分析_第2页
第2页 / 共13页
电源稳定性分析_第3页
第3页 / 共13页
电源稳定性分析_第4页
第4页 / 共13页
电源稳定性分析_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《电源稳定性分析》由会员分享,可在线阅读,更多相关《电源稳定性分析(13页珍藏版)》请在金锄头文库上搜索。

1、AnlySun Electronic R&D Co., Ltd 技术文件 技术文件 内部资料 第 1 页 共 13 页 电源完整性理论基础电源完整性理论基础 PCB设计复杂度对于信号完整性的分析除了反射,串扰以及EMI之外,稳定可靠的电源 供应也成为设计者们重点研究的方向之一。 尤其当开关器件数目不断增加, 核心电压不断减 小的时候,电源的波动往往会给系统带来致命的影响,电源完整性,简称电源完整性,简称PI(power integrity)。其实,PI和SI是紧密联系在一起的,只是以往的EDA仿真工具在进行信号完整 性分析时, 一般都是简单地假设电源绝对处于稳定状态, 但随着系统设计对仿真精度

2、的要求 不断提高,这种假设显然是越来越不能被接受的,于是PI的研究分析也应运而生。从广义上 说,PI是属于SI研究范畴之内的,而新一代的信号完整性仿真必须建立在可靠的电源完整性 基础之上。 虽然电源完整性主要是讨论电源供给的稳定性问题, 但由于地在实际系统中总是 和电源密不可分,通常把如何减少地平面的噪声也作为电源完整性中的一部分进行讨论。 一一 电源噪声的起因及危害电源噪声的起因及危害 造成电源不稳定的根源主要在于两个方面:一是器件高速开关状态下,瞬态的交变电 流过大;二是电流回路上存在的电感。从表现形式上来看又可以分为三类:同步开关 噪声( 一是器件高速开关状态下,瞬态的交变电 流过大;二

3、是电流回路上存在的电感。从表现形式上来看又可以分为三类:同步开关 噪声(SSN),有时被称为),有时被称为i噪声,地弹(噪声,地弹(Ground bounce)现象也可归于此类(图)现象也可归于此类(图 1-a);非理想电源阻抗影响(图);非理想电源阻抗影响(图1-b);谐振及边缘效应(图);谐振及边缘效应(图1-c)。)。 AnlySun Electronic R&D Co., Ltd 技术文件 技术文件 内部资料 第 2 页 共 13 页 对于一个理想的电源来说,其阻抗为零,在平面任何一点的电位都是保持恒定的(等于系 统供给电压),然而实际的情况并不如此,而是存在很大的噪声干扰,甚至有可能

4、影响系统 的正常工作,见图2: 开关噪声给信号传输带来的影响更为显著,由于地引线和平面存在寄生电感,在开关电流 的作用下,会造成一定的电压波动,也就是说器件的参考地已经不再保持零电平,这样,在 驱动端(见图3-a),本来要发送的低电平会出现相应的噪声波形,相位和地面噪声相同, 而对于开关信号波形来说,会因为地噪声的影响导致信号的下降沿变缓;在接收端(见图 3-b),信号的波形同样会受到地噪声的干扰,不过这时的干扰波形和地噪声相位相反;另 外,在一些存储性器件里,还有可能因为本身电源和地噪声的影响造成数据意外翻转(图 3-c)。 从前面的图3-c我们可以看到,电源平面其实可以看成是由很多电感和电

5、容构成的网络,也 可以看成是一个共振腔,在一定频率下,这些电容和电感会发生谐振现象,从而影响电源层 的阻抗。比如一个8英寸9英寸的PCB空板,板材是普通的FR4,电源和地之间的间距为 4.5Mils,随着频率的增加,电源阻抗是不断变化的,尤其是在并联谐振效应显著的时候, 电源阻抗也随之明显增加(见图4)。 AnlySun Electronic R&D Co., Ltd 技术文件 技术文件 内部资料 第 3 页 共 13 页 除了谐振效应, 电源平面和地平面的边缘效应同样是电源设计中需要注意的问题, 这里 说的边缘效应就是指边缘反射和辐射现象,也可以列入EMI讨论的范畴。如果抑制了电源平 面上的

6、高频噪声,就能很好的减轻边缘的电磁辐射,通常是采用添加去耦电容的方法,从图 5中可以看出去耦电容在抑制边缘辐射中的作用。边缘效应是无法完全避免的,在设计PCB 时,要尽量让信号走线远离铺铜区边缘,以避免受到太大的干扰。 图5 二二 电源阻抗设计电源阻抗设计 电源噪声的产生在很大程度上归结于非理想的电源分配系统(简称PDS,即Power Distribution System)。所谓电源分配系统,其作用就是给系统内的所有器件提供足够的电 源,这些器件不但需要足够的功率消耗,同时对电源的平稳性也有一定的要求。大部分数字 电路器件对电源波动的要求在正常电压的+/-5%范围之内。电源之所以波动,就是因

7、为实际 的电源平面总是存在着阻抗,这样,在瞬间电流通过的时候,就会产生一定的电压降和电压 摆动。 为了保证每个器件始终都能得到正常的电源供应,就需要对电源的阻抗进行控制,也就 是尽可能降低其阻抗。比如,一个5伏的电源,允许的电压噪声为5%,最大瞬间电流为1安 培,那么设计的最大电源阻抗为: AnlySun Electronic R&D Co., Ltd 技术文件 技术文件 内部资料 第 4 页 共 13 页 从上面的计算公式可以看出,随着电源电压不断减小,瞬间电流不断增大,所允许的最 大电源阻抗也大大降低。 随着电源电压不断减小,瞬间电流不断增大,所允许的最 大电源阻抗也大大降低。 而当今电路

8、设计的趋势恰恰如此, 参见下面微处理器性能参数变化 的图表。 综合各因素的影响, 几乎每过三年, 电源阻抗就要降为原来的五分之一, 由此可见, 电源阻抗设计对于高速电路设计者来说是至关重要的。 在设计电源阻抗的时候,要注意频率的影响,我们不但需要计算直流阻抗(电阻),还要 同时考虑在较高频率时的交流阻抗(主要是电感),最高的频率将是时钟信号频率的两倍, 因为在时钟的上升和下降沿, 电源系统上都会产生瞬间电流的变化。 一般可以通过下面这个 基本公式来计算受阻抗影响的电源电压波动: 为了降低电源的电阻和电感,在设计中可采取的措施是: 使用电阻率低的材料,比如铜; 用较厚、较粗的电源线,并尽可能减少

9、长度; 降低接触电阻; 减小电源内阻; 电源尽量靠近GND; 合理使用去耦电容; 由于电源阻抗的要求, 以往的电源总线形式已经不可能适用于高速电路, 目前基本上都 是采用了大面积的铜皮层作为低阻抗的电源分配系统。 当然, 电源层本身的低阻抗还是不能 满足设计的需要,需要考虑的问题还很多,比如,芯片封装中的电源管脚,连接器的接口, 以及高频下的谐振现象等等, 这些都可能会造成电源阻抗的显著增加。 解决这些问题的最简 单也最有效的方案就是大量使用去耦电容,这在后文中会详细讨论。 三三 同步开关噪声分析同步开关噪声分析 同步开关噪声(Simultaneous Switch Noise,简称SSN)是

10、指当器件处于开关状态, 产 生瞬间变化的电流(di/dt),在经过回流途径上存在的电感时,形成交流压降,从而引 起噪声,所以也称为i噪声。如果是由于封装电感而引起地平面的波动,造成芯片地和系统 地不一致,这种现象我们称为地弹( 如果是由于封装电感而引起地平面的波动,造成芯片地和系统 地不一致,这种现象我们称为地弹(Ground bounce)。同样,如果是由于封装电感引起 的芯片和系统电源差异,就称为电源反弹( )。同样,如果是由于封装电感引起 的芯片和系统电源差异,就称为电源反弹(Power Bounce)。)。所以,严格的说,同步开关 噪声并不完全是电源的问题,它对电源完整性产生的影响最主

11、要表现为地/电源反弹现象。 AnlySun Electronic R&D Co., Ltd 技术文件 技术文件 内部资料 第 5 页 共 13 页 同步开关噪声主要是伴随着器件的同步开关输出(SSO,即Simultaneous Switch Output) 而产生,开关速度越快,瞬间电流变化越显著,电流回路上的电感越大,则产生的SSN越 严重。基本公式为:VSSN=NLLoop(dI/dt),其中I指单个开关输出的电流,N是同时开关的驱 动端数目,LLoop为整个回流路径上的电感,而VSSN就是同步开关噪声的大小。这个公式看 起来简单,但真正分析起来却不是那么容易,因为不但需要对电路进行合理的

12、建模,还要判 断各种可能的回流路径,以及分析不同的工作状态。总的来说,对于同步开关噪声的研究是 一个比较复杂的工程,本文也只是对其基本原理做一个概括性的阐述。此外,如果考虑地更 广一点, 除了信号本身回流路径的电感之外, 离的很近的信号互连引线之间的串扰也是加剧 同步开关噪声的原因之一。 由于电阻对开关噪声的影响很小,为简化讨论,这里忽略其影响,并把封装电感提取为 简化的集总元件进行分析。我们可以将SSN分为两种情况:芯片内部(on-chip)开关噪声 和芯片外部(off-chip)开关噪声。可以参考图6,当内部Driver4开关(此时driver1作为接 收端)时产生的噪声就是on-chip

13、 SSN,可以看到其回流途径只经过电源和地,和信号管脚 的寄生电感无关;而当Driver1(或2,3)作为开关输出时,产生的噪声称为off-chip SSN, 这时的电流将流经信号线和地,但不经过芯片的电源管脚(信号跳变为1到0)。 1 芯片内部开关噪声 先分析on chip的情况,上图中的Lp和Lg为封装中电源和地的寄生电感,Ls为系统电源 的电感。现假设L为封装电源和地总的电感,由于Lp和Lg上通过的电流是反向的,则: L=Lp+Lg-2Mpg,Mpg指Lp和Lg之间的耦合电感。这时芯片实际得到的电压为: 因而,在瞬间开关时,加载在芯片上的电源电压会下降,随后围绕Vs振荡并呈阻衰减。上 面

14、的分析仅仅是针对一个内部驱动工作的情况, 如果多个驱动级同时工作, 会造成更大的电 源压降,从而造成器件的驱动能力将降低,电路速度会减慢。通常可以采取的措施有: 1 降低芯片内部驱动器的开关速率和同时开关的数目,以减小di/di,不过这种方式不 现实,因为电路设计的方向就是更快,更密。 2 降低系统供给电源的电感,高速电路设计中要求使用单独的电源层,并让电源层 和地平面尽量接近。 AnlySun Electronic R&D Co., Ltd 技术文件 技术文件 内部资料 第 6 页 共 13 页 3 降低芯片封装中的电源和地管脚的电感,比如增加电源/地的管脚数目,减短引线 长度,尽可能采用大

15、面积铺铜。 4 增加电源和地的互相耦合电感也可以减小回路总的电感,因此要让电源和地的管 脚 成对分布,并尽量靠近。 5 给系统电源增加旁路电容,这些电容可以给高频的瞬变交流信号提供低电感的旁 路,而变化较慢的信号仍然走系统电源回路(图7)。虽然off-chip驱动的负载电容也可 以看作旁路电容,但由于其电容很小,所以对交流旁路作用不大。 6 考虑在芯片封装内部使用旁路电容,这样高频电流的回路电感会非常小,能在很 大程度上减小芯片内部的同步开关噪声。 7 更高要求的情况下可以将芯片不经过封装而直接装配到系统主板上,这称为DCA 技术(Direct Chip Attach)。但这相关到一些稳定性和安全性的问题,在目前的技术 水平下,还存在着很多问题。 2. 芯片外部开关噪声芯片外部开关噪声 下面再分析一下off-chip的情况(图8),它和on-chip最显著的区别在于计算开关噪声 的时候需要考虑信号线的电感,而且对于不同的开关状态其电流回路也不同,1到0跳变时, 回流不经过封装的电源管脚,0到1跳变时,回流不经过封装的地管脚。类似前面的分析, 可计算由于封装电感的影响造成的电压降为(不考虑系统电源电感): 这时,芯片的地并不是和理想的系统地保持同样的零电位,而是存在Vgb的电压波动,这种 情况我们称之为地反弹(

展开阅读全文
相关资源
正为您匹配相似的精品文档
相关搜索

最新文档


当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号