计算机组成原理 第二版 各章复习重点

上传人:suns****4568 文档编号:91971265 上传时间:2019-07-05 格式:PPT 页数:255 大小:5.22MB
返回 下载 相关 举报
计算机组成原理 第二版 各章复习重点_第1页
第1页 / 共255页
计算机组成原理 第二版 各章复习重点_第2页
第2页 / 共255页
计算机组成原理 第二版 各章复习重点_第3页
第3页 / 共255页
计算机组成原理 第二版 各章复习重点_第4页
第4页 / 共255页
计算机组成原理 第二版 各章复习重点_第5页
第5页 / 共255页
点击查看更多>>
资源描述

《计算机组成原理 第二版 各章复习重点》由会员分享,可在线阅读,更多相关《计算机组成原理 第二版 各章复习重点(255页珍藏版)》请在金锄头文库上搜索。

1、1.1 计算机系统简介,由具有各类特殊功能 的信息(程序)组成,1. 计算机系统,计算机系统,计算机的实体, 如主机、外设等,一、 计算机的软硬件概念,二、计算机系统的层次结构,高级语言,虚拟机器 M3,汇编语言,虚拟机器 M2,机器语言,实际机器 M1,微指令系统,微程序机器 M0,1.1,用编译程序翻译 成汇编语言程序,用汇编程序翻译 成机器语言程序,用机器语言解释操作系统,用微指令解释机器指令,由硬件直接执行微指令,1.1,1.2 计算机的基本组成,1. 计算机由五大部件组成,3. 指令和数据用二进制表示,4. 指令由操作码和地址码组成,6. 以运算器为中心,5. 存储程序,一、冯诺依曼

2、计算机的特点,5. 存储程序,算术运算 逻辑运算,存放数据 和程序,将信息转换成机 器能识别的形式,将结果转换成 人们熟悉的形式,指挥程序 运行,1.2,冯诺依曼计算机硬件框图,ALU,主存 辅存,CPU,主机,I/O设备,硬件,CU,2.现代计算机硬件框图,1.2,存储体,大楼,存储单元 存放一串二进制代码,存储字 存储单元中二进制代码的组合,存储字长 存储单元中二进制代码的位数,每个存储单元赋予一个地址号,按地址寻访, 存储单元, 存储元件,(0/1), 房间, 床位,(无人/ 有人),(1)存储器的基本组成,1.2,2.计算机的工作过程,MAR,MDR,1.2,存储器地址寄存器 反映存储

3、单元的个数,存储器数据寄存器 反映存储字长,(1)存储器的基本组成,(2)运算器的基本组成及操作过程,1.2,被加数,被减数,被除数,乘数,商,加数,减数,被乘数,除数,加法,减法,乘法,除法,和,差,余数, 加法操作过程,1.2,1.2, 减法操作过程,1.2, 乘法操作过程,1.2, 除法操作过程,取指令,分析指令,执行指令,PC,IR,CU,取指,执行,IR 存放当前欲执行的指令,访存,访存,完成 一条 指令,1.2,(3)控制器的基本组成,15,以取数指令为例,(4)主机完成一条指令的过程,1.2,以存数指令为例,1.2,(4)主机完成一条指令的过程,(5) ax2 + bx + c

4、程序的运行过程,将程序通过输入设备送至计算机,程序首地址,打印结果,分析指令,取指令,停机,启动程序运行,执行指令,1.2,MAR,M,MDR,IR,PC,CU,OP(IR),Ad(IR),MAR,M,MDR,ACC,PC,1.3 计算机硬件的主要技术指标,1.机器字长,CPU 一次能处理数据的位数 与 CPU 中的 寄存器位数 有关,221 = 256 KB,3.存储容量,主存容量,辅存容量,存储单元个数 存储字长,字节数,字节数 80 GB,如 MAR MDR 容量,10 8,16 32,存放二进制信息的总位数,1.3,1 K 8位,64 K 32位,第章 系统总线,3.1 总线的基本概念

5、,3.2 总线的分类,3.3 总线特性及性能指标,3.4 总线结构,3.5 总线控制,3.1 总线的基本概念,一、为什么要用总线,二、什么是总线,三、总线上信息的传送,串行,并行,四、总线结构的计算机举例,1. 面向 CPU 的双总线结构框图,中央处理器 CPU,3.1,2. 单总线结构框图,3.1,3. 以存储器为中心的双总线结构框图,主存,3.1,3.2 总线的分类,1.片内总线,2.系统总线,芯片内部 的总线,双向 与机器字长、存储字长有关,单向 与存储地址、 I/O地址有关,有出 有入,计算机各部件之间 的信息传输线,存储器读、存储器写 总线允许、中断确认,中断请求、总线请求,3.通信

6、总线,串行通信总线,并行通信总线,传输方式,3.2,三、总线的性能指标,数据线 的根数,每秒传输的最大字节数(MBps),同步、不同步,地址线 与 数据线 复用,地址线、数据线和控制线的 总和,负载能力,并发、自动、仲裁、逻辑、计数,3.3,3.4 总线结构,一、单总线结构,1. 双总线结构,具有特殊功能的处理器, 由通道对I/O统一管理,二、多总线结构,3.4,2. 三总线结构,3.4,3. 三总线结构的又一形式,3.4,4. 四总线结构,3.4,3.5 总线控制,一、总线判优控制,总线判优控制,分布式,集中式,1. 基本概念,链式查询,计数器定时查询,独立请求方式,二、总线通信控制,1.

7、目的,2. 总线传输周期,主模块申请,总线仲裁决定,主模块向从模块 给出地址 和 命令,主模块和从模块 交换数据,主模块 撤消有关信息,解决通信双方 协调配合 问题,3.5,由 统一时标 控制数据传送,充分 挖掘 系统 总线每个瞬间 的 潜力,3. 总线通信的四种方式,采用 应答方式 ,没有公共时钟标准,同步、异步结合,3.5,(1) 同步式数据输入,3.5,(2) 同步式数据输出,3.5,不互锁,半互锁,全互锁,(3) 异步通信,3.5,(4) 半同步通信,3.5,(同步、异步 结合),以输入数据为例的半同步通信时序,T1 主模块发地址,T2 主模块发命令,T3 从模块提供数据,T4 从模块

8、撤销数据,主模块撤销命令,3.5,3.5,上述三种通信的共同点,一个总线传输周期(以输入数据为例),主模块发地址 、命令,从模块准备数据,从模块向主模块发数据,总线空闲,3.5,占用总线,不占用总线,占用总线,第章 存 储 器,4.1 概述,4.2 主存储器,4.3 高速缓冲存储器,4.4 辅助存储器,4.1 概 述,一、存储器分类,1. 按存储介质分类,(1) 半导体存储器,(2) 磁表面存储器,(3) 磁芯存储器,(4) 光盘存储器,易失,TTL 、MOS,磁头、载磁体,硬磁材料、环状元件,激光、磁光材料,(1) 存取时间与物理地址无关(随机访问),顺序存取存储器 磁带,4.1,2. 按存

9、取方式分类,(2) 存取时间与物理地址有关(串行访问),随机存储器,只读存储器,直接存取存储器 磁盘,在程序的执行过程中 可 读 可 写,在程序的执行过程中 只 读,磁盘、磁带、光盘,高速缓冲存储器(Cache),Flash Memory,存 储 器,3. 按在计算机中的作用分类,4.1,高,小,快,1. 存储器三个主要特性的关系,二、存储器的层次结构,4.1,虚拟存储器,虚地址,逻辑地址,实地址,物理地址,主存储器,4.1,(速度),(容量),4.2 主存储器,一、概述,1. 主存的基本组成,2. 主存和 CPU 的联系,4.2,高位字节 地址为字地址,低位字节 地址为字地址,设地址线 24

10、 根,按 字节 寻址,按 字 寻址,若字长为 16 位,按 字 寻址,若字长为 32 位,3. 主存中存储单元地址的分配,4.2,224 = 16 M,8 M,4 M,(2) 存储速度,4. 主存的技术指标,(1) 存储容量,(3) 存储器的带宽,主存 存放二进制代码的总位数,读出时间 写入时间,存储器的 访问时间,读周期 写周期,位/秒,4.2,(4) 动态 RAM 刷新,刷新与行地址有关,“死时间率” 为 128/4 000 100% = 3.2%,“死区” 为 0.5 s 128 = 64 s,4.2,以128 128 矩阵为例,tC = tM + tR,无 “死区”, 分散刷新(存取周

11、期为1 s ),(存取周期为 0.5 s + 0.5 s ),4.2,以 128 128 矩阵为例, 分散刷新与集中刷新相结合(异步刷新),对于 128 128 的存储芯片(存取周期为 0.5 s ),将刷新安排在指令译码阶段,不会出现 “死区”,“死区” 为 0.5 s,若每隔 15.6 s 刷新一行,每行每隔 2 ms 刷新一次,4.2,3. 动态 RAM 和静态 RAM 的比较,存储原理,集成度,芯片引脚,功耗,价格,速度,刷新,4.2,四、只读存储器(ROM),1. 掩模 ROM ( MROM ),2. PROM (一次性编程),4.2,3. EPROM (多次性编程 ),4. EEP

12、ROM (多次性编程 ),5. Flash Memory (闪速型存储器),用 1K 4位 存储芯片组成 1K 8位 的存储器,?片,五、存储器与 CPU 的连接,1. 存储器容量的扩展,4.2,2片,(2) 字扩展(增加存储字的数量),用 1K 8位 存储芯片组成 2K 8位 的存储器,4.2,?片,2片,(3) 字、位扩展,用 1K 4位 存储芯片组成 4K 8位 的存储器,4.2,?片,8片,2. 存储器与 CPU 的连接,(1) 地址线的连接,(2) 数据线的连接,(3) 读/写命令线的连接,(4) 片选线的连接,(5) 合理选择存储芯片,(6) 其他 时序、负载,4.2,例4.1 解

13、:,(1) 写出对应的二进制地址码,(2) 确定芯片的数量及类型,A15A14A13 A11 A10 A7 A4 A3 A0,4.2,(3) 分配地址线,A10 A0 接 2K 8位 ROM 的地址线,A9 A0 接 1K 4位 RAM 的地址线,(4) 确定片选信号,4.2,例 4.1 CPU 与存储器的连接图,4.2,(1) 写出对应的二进制地址码,(2) 确定芯片的数量及类型,(3) 分配地址线,(4) 确定片选信号,1片 4K 8位 ROM 2片 4K 8位 RAM,A11 A0 接 ROM 和 RAM 的地址线,4.2,用 138 译码器及其他门电路(门电路自定)画出 CPU和 27

14、64 的连接图。要求地址为 F0000HFFFFFH , 并 写出每片 2764 的地址范围。,4.2,六、存储器的校验,编码的纠错 、检错能力与编码的最小距离有关,L 编码的最小距离,D 检测错误的位数,C 纠正错误的位数,汉明码是具有一位纠错能力的编码,4.2,1 . 编码的最小距离,任意两组合法代码之间 二进制位数 的 最少差异,汉明码的组成需增添 ?位检测位,检测位的位置 ?,检测位的取值 ?,2k n + k + 1,检测位的取值与该位所在的检测“小组” 中 承担的奇偶校验任务有关,组成汉明码的三要素,4.2,2 . 汉明码的组成,各检测位 Ci 所承担的检测小组为,gi 小组独占第

15、 2i1 位,gi 和 gj 小组共同占第 2i1 + 2j1 位,gi、gj 和 gl 小组共同占第 2i1 + 2j1 + 2l1 位,4.2,例4.4,求 0101 按 “偶校验” 配置的汉明码,解:, n = 4,根据 2k n + k + 1,得 k = 3,汉明码排序如下:,C1 C2 C4,0, 0101 的汉明码为 0100101,4.2,1,0,按配偶原则配置 0011 的汉明码,C1 C2 C4,1 0 0,解:, n = 4 根据 2k n + k + 1,取 k = 3, 0011 的汉明码为 1000011,练习1,4.2,3. 汉明码的纠错过程,形成新的检测位 Pi ,,如增添 3 位 (k = 3),,新的检测位为 P4 P2 P1 。,以 k = 3 为例,Pi 的取值为,对于按 “偶校验” 配置的汉明码,不出错时 P1= 0,P2 = 0,P4 = 0,C1,C2,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 大杂烩/其它

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号