数字钟课程设计心得体会.doc

上传人:F****n 文档编号:91022151 上传时间:2019-06-20 格式:DOCX 页数:18 大小:30.29KB
返回 下载 相关 举报
数字钟课程设计心得体会.doc_第1页
第1页 / 共18页
数字钟课程设计心得体会.doc_第2页
第2页 / 共18页
数字钟课程设计心得体会.doc_第3页
第3页 / 共18页
数字钟课程设计心得体会.doc_第4页
第4页 / 共18页
数字钟课程设计心得体会.doc_第5页
第5页 / 共18页
点击查看更多>>
资源描述

《数字钟课程设计心得体会.doc》由会员分享,可在线阅读,更多相关《数字钟课程设计心得体会.doc(18页珍藏版)》请在金锄头文库上搜索。

1、数字钟课程设计心得体会篇一:数字钟心得体会心得体会:1、通过这次课程设计,加强了我们动手、思考和解决问题的能力。在整个设计过程中,我们通过这个方案包括设计了一套电路原理和PCB连接图,和芯片上的选择。这个方案总共使用了计数器CD390三个,译码器CD4511和数码管各六个,分频计数器74LS90三个,NE555定时器一个.74LS248,CD4510各两个,74LS04,74LS08,74LS20,74LS74,NE555定时器各一个。2、在设计过程中,经常会遇到这样那样的情况,就是心里想老着这样的接用去很多。3、我沉得做课程设计同时也是对课本知识的巩固和加强,由于课本上的知法可以行得通,但实

2、际接上电路,总是实现不了,因此耗费在这上面的时间识太多,平时课间的学习并不能很好的理解和运用各个元件的功能,而且考且对于其在电路中的使用有了更多的认识。试内容有限,所以在这次课程设计过程中,我们了解了很多元件的功能,并平时看课本时,有时问题老是弄不懂,做完课程设计,那些问题就迎刃而解了。而且还可以记住很多东西。比如一些芯片的功能,平时看课本,这次看了,下次就忘了,通过动手实践让我们对各个元件映象深刻。认识于实期末测试之后的课程设计对我们的作用是非常大的。 践,实践是认识的动力和最终目的,实践是检验真理的唯一标准。所以这个4、在制作PCB时,发现细心耐心,恒心一定要有才能做好事情,首先是线的否则

3、只是一纸空话。布局上既要美观又要实用和走线简单,兼顾到方方面面去考虑是很需要的。5、在画好原理图后的做PCB版时,由于项目组成员对单面板的不熟悉,导致今后要牢记这个教训,使以后布线更加顺利。布线后元件出现在另一边,增加了布线难度,也产生很多不曾注意的问题。6、经过两个星期的实习,过程曲折可谓一语难尽。在此期间我们也失落过。滴滴无不令我回味无长。也曾一度热情高涨。从开始时满富盛激情到最后汗水背后的复杂心情,点点生活就是这样,汗水预示着结果也见证着收获。劳动是人类生存生活永恒不变的话题。通过实习,我才真正领略到“艰苦奋斗”这一词的真正含义,我才意识到老一辈电子设计为我们的社会付出。我想说,设计确实

4、有些辛苦,但苦中也有乐,在如今单一的理论学习中,很少有机会能有实践的机会,但我们可以,而且设计也是一个团队的任务,一起的工作可以让我们有说有笑,相互帮助,配合默契,多少人间欢乐在这里洒下,大学里一年的相处还赶不上这十来天的合作,我感觉我和同学们之间的距离更加近了;我想说,确实很累,但当我们看到自己所做的成果时,心中也不免产生兴奋; 正所谓“三百六十行,行行出状元”。我们同样可以为社会作出我们应该做的一切,这有什么不好?我们不断的反问自己。也许有人不喜欢这类的工作,也许有人认为设计的工作有些枯燥,但我们认为无论干什么,只要人生活的有意义就失落呢?于是我们决定沿着自己的路,执着的走下去。可。社会需

5、要我们,我们也可以为社会而工作。既然如此,那还有什么必要同时我认为我们的工作是一个团队的工作,团队需要个人,个人也离不开团队,必须发扬团结协作的精神。某个人的离群都可能导致导致整项工作的失败。实习中只有一个人知道原理是远远不够的,必须让每个人都知道,否则一个人的错误,就有可能导致整个工作失败。团结协作是我们实习成功的一项非常重要的保证。而这次实习也正好锻炼我们这一点,这也是非常宝贵的。对我们而言,知识上的收获重要,精神上的丰收更加可喜。挫折是一份财富。经历是一份拥有。这次实习必将成为我人生旅途上一个非常美好的回忆!通过这次课程设计使我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,

6、只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正为社会服务,从而提高自己的实际动手能力和独立思考的能力。在设计的过程中遇到问题,可以说得是困难重重,这毕竟第一次做的,难免以前所学过的知识理解得不够深刻,掌握得不够牢固。会遇到过各种各样的问题,同时在设计的过程中发现了自己的不足之处,对这次课程设计终于顺利完成了,在设计中遇到了很多专业知识问题,最后在老师的辛勤指导下,终于游逆而解。同时,在老师的身上我们学也到很多实老师再次表示忠心的感谢!用的知识,在次我们表示感谢!同时,对给过我帮助的所有同学和各位指导7、此次课程设计,学到了很多课内学不到的东西,比如独立思考解决问题。更轻松,自

7、己也都能扛的起并高质量的完成项目。PROTEL99SE 软件工具应用技巧出现差错的随机应变,和与人合作共同提高,都受益非浅,今后的制作应该8、在此,感谢于老师的细心指导,也同样谢谢其他各组同学的无私帮助!Protel 99SE 提供了一系列的电路设计工具、优秀的文件管理系统,使用户真正享受到方便快捷而又形象的设计自动化,使设计人员从烦琐的电路设计制电路板设计的全部过程。它包含有各功能模块和标准的元件库。主要功能模块:中解脱出来,只需拥有一台电脑,即可完成从电路原理图的设计到最终的印Protel 99SE 具有出色的用户管理技术,强大的自动化设计功能,灵活的编辑功能,简单方便的操作环境和完善的元

8、件库管理能力。Protel 99SE主要由两大部分组成,每一部分有三个功能模块1.电路设计部分a.零件编辑器和各种相关报表生成器。b. 印制电路板设计模块,包括用于设计电路板的电路板编辑器,用于零件c.无网格布线模块。2.电路仿真与PLD 设计部分a. 原理图设计模块,包括用于设计原理图的原理图编辑器,用于管理元器件的封装管理的零件封装编辑器,电路板组件管理器和各种相关报表生成器。篇二:数字钟课程设计数字钟课程设计设计目的进一步掌握各芯片的逻辑功能及使用方法。进一步掌握数字钟的设计方法和和计数器相互级联的方法。进一步掌握数字系统的设计和数字系统功能的测试方法。进一步掌握数字系统的制作和布线方法

9、。设计要求设计指标数字钟具有显示时、分、秒的功能;有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时,报时声音四低一高; 并且要求走时准确。设计要求画出电路原理图(或仿真电路图);元器件及参数选择,有相关原器件清单;制作要求 自行装配和调试,并能发现问题和解决问题。编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 总体概要设计数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定

10、。通常使用石英晶体振荡器电路构成数字钟。图1所示为数字钟的一般构成框图。图1 数字钟的组成框图晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的32768z的脉冲,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。分频器电路分频器电路将32768z的高频方波信号经74LS4060和74LS250的二分频的分频后得到1Hz的方波信号,可以供秒计数器进行计数。分频器实际上也就是计数器。 时间计数器电路时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数

11、器,时个位和时十位计数器可以设计为12进制计数器或者24进制计数器,我们这里根据自己的意愿设计成24进制计数器。译码驱动电路译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。数码管数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计采用的为数码管。各单元模块设计和分析晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。图2所示电路通过非门构成的输出为方波的数字式晶体振荡电路,这个电路中,非门与晶体、电容和电阻构成晶体振荡器电路,实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方

12、波。输出反馈电阻为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容、与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。晶体XTAL的频率选为32768HZ。该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。从有关手册中,可查得C1、C2 分别为20pF,和200PF当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为20M。较高的反馈电阻

13、有利于提高振荡频率的稳定性。脉冲输出端图2 晶体振荡器电路图分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到z的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级进制计数器来实现。例如,将32767z的振荡信号分频为Z的分频倍数为32767(功能的计数器相当于极进制计数器。本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。4060计数为最高为级进制计数器,可以将32767Z的信号分频为Z,而经过74LS90可以将它分为1HZ的信号。如图3所示,可以直接

14、实现振荡和分频的功能。 ),即实现该分频图3 CD4046和74LS90的分频电路图时间计数单元时间计数单元有时计数、分计数和秒计数等几个部分。时计数单元一般为24进制计数器计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为进制计数器,其输出也为8421BCD码。本实验采取了74LS90 用两块芯片进行级联来产生60进制和24进制秒个位计数单元为进制计数器,无需进制转换,只需将0与1(下降沿有效)相连即可。0(下降没效)与Z秒输入信号相连,3可作为向上的进位信号与十位计数单元的1相连。秒十位计数单元为进制计数器,需要进制转换。将进制计数器转换为进制计数器的电路连接,其中2可作为向上的进位信号与分个位的计数单元的0相连。分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,也是分个位计数单元的3作为向上的进位信号应与分十位计数单元的0相连,分十位计数单元的2作为向上的进位信号应与时个位计数单元的0相连。60进制的连接如图4所示。时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为24进制计数器,所以在两块74LS90构成的100进制中截取24,就得在24的时候进行异步清零。24进制计数功能的电路如图5所示。图4 60进制计数器电路图5 24进制计数器电路译码驱动及显示单元篇三:数字钟课

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 事务文书

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号