《电工电子课设----数字钟的设计与制作.doc》由会员分享,可在线阅读,更多相关《电工电子课设----数字钟的设计与制作.doc(6页珍藏版)》请在金锄头文库上搜索。
1、电工电子技术课程设计报告数字钟的设计与制作 一、数字时钟简介及设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与传统的机械式时钟相比具有走时准确,显示直观且无机械装置等优点,除此之外它还具有更长的使用寿命,因此得到了广泛的应用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设计与制作数字钟主要是为了了解数字钟的原理,进而学会制作数字钟.而且通过数字钟的制作进一步了解各种在制作过程中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计内容及
2、要求(1)设计指标 由晶振电路产生1HZ标准秒信号; 分、秒为0059六十进制计数器; 时为0023二十四进制计数器; 周显示从17日为七进制计数器; 校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 整点报时功能,当时间到达整点前鸣叫五次低音(500HZ),整点时再鸣叫一次高音(1000HZ)。(2)设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择; 电路仿真与调试。(3)制作要求 自行装配和调试,并能发现问题和解决问题。(4)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。三、原理框图数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由
3、于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟的总体图如图(1)所示。由图(1)可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、二十进制时计数器及七十进制日计数器;以及秒、分、时的译码显示部分等。显 示 器显 示 器显 示 器显 示 器译码器译码器译码器译码器7进制周计数器24进制时计数器60进制分计数器60进制秒计数器晶体振荡器分频器四主要部分的实现方案 1 秒脉冲电路 由晶振32768Hz经 CD4060分
4、频为2Hz,再经过74LS74一次分频,即得1Hz 标准秒脉冲,提供给时钟计数脉冲。如图示: 20pF74LS74 10 Q1Hz CD4060Q14 C1 320pF 1D 11 R 32768Hz 22M 12 秒脉冲发生器 2 时间计数器电路由6个74LS90 计数器组成时分秒的计数电路,74LS90 是4位二进制同步加计数器,它的设置为多片集成计数器的级联提供方便。它具有异步清零,同步并行预置数,保持和计数的功能。 ()秒计数器 秒的个位计数单元为10进制计数器,当QDQCQBQA变成1010时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过1011到1111的状态,又从000
5、0开始,如此重复。秒的十为计数单元为6进制,当QDQCQBQA变成0101时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过0110到1111的状态,又从0000开始,如此就是60进制。同时秒十位上的0101时,要把进位信号传输给“分”个位的计数单元。 (2)分计数器 分的个位和十位计数单元的状态转换和秒的是一样的,只是它要把进位信号传输给时的个位计数单元。 (3)时计数器 当“时”十位的QDQCBA为0000或0001时,“时”的个位计数单元是十进制计数器,当他的QDQCQBQA到1010时,通过与非门使得个位74LS90上的清零端为0,则计数器的输出直接置零,从0000有开始。当十
6、位的QDQCQBQA为0010时,通过与非门使得该74LS90的清零端为0,“时”的十位有重新从0000开始,此时的个位计数单元变成4进制,即当个位计数单元的QDQCQBQA为0100时,就要又从0000开始计数。这样就实现了“时”24进制的计数 ( 4 ) 日计数器日计数器由两个74LS74,四个TTL 和一个 74LS20 构成,实现了七定制的功能。每个74LS74控制一个输入,即控制QDQCQBQA中的一个。当从0000到0111 时,显示是按照74LS74集成们电路的逻辑功能来实现的,当为0111的时候,QCQBQA各为1 1 1 ,他们三个通过74LS74 与非门输出为0 。再与QD
7、 所控的0 通过 TTL集成门电路输出了0 ,如此循环,使得四个TTL 输出都为 0000。即使得输出变为了“置零”状态。从而实现了七禁止循环。如下图所示: Q4 Q3 Q2 Q1 显 示 1 0 0 0 日 0 0 0 1 1 0 0 1 0 2 0 0 1 1 3 0 1 0 0 4 0 1 0 1 5 0 1 1 0 63数字钟的译码及显示单元电路 译码显示采用共阳极LED八段数码管和译码器74SL247组成。 4.整点报时电路 电路应在整点前10秒钟内开始整点报时,即当时间在59分54秒到59分59秒期间时,报时电路报时控制信号。 当时间在59分50秒到59分59秒期间时,分十位、分个
8、位和秒十位均保持不变,分别为5、9和5,因此可将分计数器十位的QC和QA 、个位的QD和QA及秒计数器十位的QC和QA相与,从而产生报时控制信号。 报时电路由74LS08高音和74LS04低音通过74LS32来构成。 五、元器件 1大面包板 1块 2镊子 1把 3剪刀 1把 4数码管5101BE 7个 5硬导线 若干 6计数器74LS90 6块 7计数/分频/振荡器CD4060集成块 1块 8译码/驱动器 74LS247集成块 7块9双4输入与非门74LS20 集成块 1块 10与非门74LS00 集成块 1块 11四二输入与门74LS08集成块 2块 12四二输入或门74LS32 集成块 1
9、块13六反相器74LS04 集成块 1块14 双D触发器74LS74 集成块 4块 15晶振32.768kHZ 1个 1622pF和322pF可调电容 各一个17三极管8050 一个18电阻3007个 22M一个 1K一个 六、总体电路图 数字钟电路图七.实验过程中遇到的问题及解决方法在寝室我们有变压器,所以数字显示部分我们是在寝室调试的。调试过程中秒的显示中十进制没有问题,但是不进位,经过检查发现是进位线连错了。依次向分显示排查,发现分显示也不正常,结果发现我们是在分显示的一个74LS90下面没有接电源,连上电源后发现分显示正常。在日显示部分发现74LS20的一个输出线应该是接74LS74的
10、非S端,我们接错了,改了之后显示部分几乎就没有什么问题了。蜂鸣器的调试部分是在实验室进行的,我们接上后就正常鸣叫了,没有需要多进行调试。主要是我们在连这一部分时,一起对着逻辑电路参考图以及集成电路引出端功能图,一根线一根线的检查,每连接完一根线就在参考图上标记一个,这样比较容易发现是否漏连了线,所以这部分在调试的时候没出现什么问题。还有就是排版的问题,为了避免导线交叉,合理利用版面,我们做了大量的尝试和该进,最后的结果自己还是比较满意。八.心得体会通过这次对数字钟的设计与制作,让我了解了关于数字钟的原理与设计理念,要设计并完成一个成品必须自己先手绘一张电路图,这样才会对电路原理有一个清晰地思路
11、。在接线之前必须要合理布局这样连出来的作品才比较美观。但是,在制作过程中总会遇到一些问题,最后的成品也不一定与想象的完全一样,因为在实际接线中有着各种约束,我们预料到的和我们预料不到的,所以要有足够的耐心和合理的小组分工与合作。通过这次的课程设计,让我对各种电路都有了大概的了解,也发现自己平时接触到的一些科技业不是那么的高端,只要有一定的专业知识,敢想敢做,我们也可以做出一些,虽然这个数字钟不是高科技。所以说,坐而言不如立而行,对于这些电路还是应该自己动手实际操作才会有深刻理解。耐心与团队合作这两点是至关重要的。在调试过程中,任何问题都可能导致致命的失误,我们必须一点一点地检查,这就要求我们有足够的耐心,从小处着手,从每根导线入手,保持思路清晰,课设如此,我们生活中也是如此,以后我们在工作的时候也应这样。通过这次课设,我们应用了自己所学的知识,很是欣慰,现在我们的学习不再是学无用处,通过这次课设我们的动手能力也得到了很大的提高。 九参考资料及文献 参考资料: 电子技术基础(数字部分)