[2017年整理]74LS373应用介绍

上传人:豆浆 文档编号:909465 上传时间:2017-05-21 格式:DOC 页数:7 大小:515.50KB
返回 下载 相关 举报
[2017年整理]74LS373应用介绍_第1页
第1页 / 共7页
[2017年整理]74LS373应用介绍_第2页
第2页 / 共7页
[2017年整理]74LS373应用介绍_第3页
第3页 / 共7页
[2017年整理]74LS373应用介绍_第4页
第4页 / 共7页
[2017年整理]74LS373应用介绍_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《[2017年整理]74LS373应用介绍》由会员分享,可在线阅读,更多相关《[2017年整理]74LS373应用介绍(7页珍藏版)》请在金锄头文库上搜索。

1、74ls373是常用的地址锁存器芯片,它实质是一个是带三态缓冲输出的8D 触发器,在单片机系统中为了扩展外部存储器,通常需要一块74ls373芯片.本文将介绍74ls373 的工作原理,引脚图(管脚图),内结构图、主要参数及在单片机系统中的典型应用电路. 74ls373工作原理简述:(1).1脚是输出使能(OE), 是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0) 、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态( 或者叫浮空状态 );(2).当 1

2、脚是低电平时 ,只要11脚( 锁存控制端,G)上出现一个下降沿,输出2(Q0) 、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态.锁存端 LE 由高变低时,输出端8 位信息被锁存,直到 LE 端再次有效。 当三态门使能信号 OE 为低电平时,三态门导通,允许 Q0Q7输出,OE 为高电平时,输出悬空。74ls373内部逻辑结构图74LS373的真值表(功能表 ),表中:L低电平;H高电平;X不定态;Q0建立稳态前 Q 的电平; G输入端,与8031ALE 连高电平:畅通无阻低电平:关门锁存。图

3、中 OE使能端,接地。当 G=“1”时,74LS373输出端1Q 8Q 与输入端1D 8D 相同;当 G 为下降沿时,将输入数据锁存。E G 功 能0 0 直通 Qi = Di0 1 保持(Qi 保持不变)1 X 输出高阻74ls373引脚(管脚)排列图: 74ls373电气特性74ls373推荐工作条件74ls373在单片机系统中的应用电路图: 当74LS373用作地址锁存器时,应使 OE 为低电平,此时锁存使能端 C 为高电平时,输出 Q0Q7 状态与输入端 D1D7状态相同;当 C 发生负的跳变时,输入端 D0D7 数据锁入 Q0Q7。51单片机的 ALE 信号可以直接与74LS373的

4、 C 连接。在 MCS-51单片机系统中,常采用74LS373作为地址锁存器使用,其连接方法如上图所示。其中输入端1D8D 接至单片机的 P0口,输出端提供的是低 8位地址,G 端接至单片机的地址锁存允许信号 ALE。输出允许端 OE 接地,表示输出三态门一直打开。1D8D 为8个输入端。1Q8Q 为8个输出端。G 是数据锁存控制端;当 G=1时,锁存器输出端同输入端;当 G 由“1”变为“0”时,数据输入锁存器中。OE 为输出允许端;当 OE=“0”时,三态门打开;当 OE=“1”时,三态门关闭,输出呈高阻状态。在单片机接口中的应用李步峰作为三态锁存器,结构和引脚分别如图、图所示。其中:为数据输入端为数据输出端为输出控制端,当为低电平,允许输出到上,当为高电平时,输出线为浮空状态。为数据输入控制线,当为高电平时,输出端的状态和输入端的状态相同,当为低电平时(下降沿) ,输入端的数据锁入到的位锁存器中。从以上的结构分析我们可以看出,最基本的功能是锁存数据,但在不同的接口电路中,不同的接线方式,使它有其他一些不同的功能,在单片机接口中的应用大体分为两大类。分离口的低位地址和数据总线由于单片机的口是分时复用的地址数据总线。因此在进行接口扩展和存贮器扩展时,可以利用地址锁存器将地址信号从地址数据总线中分离出来,以实现总线的分时复用,是最常用的锁存器之一

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 行业资料 > 其它行业文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号