数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计

上传人:E**** 文档编号:89563293 上传时间:2019-05-28 格式:PPT 页数:11 大小:454.50KB
返回 下载 相关 举报
数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计_第1页
第1页 / 共11页
数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计_第2页
第2页 / 共11页
数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计_第3页
第3页 / 共11页
数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计_第4页
第4页 / 共11页
数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计》由会员分享,可在线阅读,更多相关《数字电子技术 教学课件 ppt 作者 王秀敏主编7 7.3 时序逻辑电路的设计(11页珍藏版)》请在金锄头文库上搜索。

1、,数字逻辑电路,7.3 时序逻辑电路的设计方法,7.3.1 设计原则及其步骤,时序逻辑电路的设计是分析的逆过程,其任务是根据实际逻辑问题的要求,设计出能实现给定逻辑功能的电路。,时序电路的设计过程,(3)状态分配,又称状态编码。即把一组适当的二进制代码分配给简化状态图(表)中各个状态。,(1)根据设计要求,设定状态,导出对应状态图或状态表。,(2)状态化简。消去多余的状态,得简化状态图(表)。,(4)选择触发器的类型。,(5)根据编码状态表以及所采用的触发器的逻辑功能,导出待设计电路的输出方程和驱动方程。,(6)根据输出方程和驱动方程画出逻辑图。,(7)检查电路能否自启动。,说明: 实际设计电

2、路时,因设计要求不同,不一定要完全按照上述步骤。 异步时序电路没有统一的时钟信号,因此在设计时,还要为每个触发器选定合适的时钟信号。,7.3.2 设计实例,例1 试用JK触发器设计一个同步七进制计数器。,需要三个触发器。,解:(1)逻辑抽象,画出状态转换图。,(2)列出状态转换真值表,(3)求出状态方程(根据状态真值表画卡诺图),(3)求出电路的驱动方程,将上述状态方程与JK触发器的特性方程相比较得:,(4)根据得到的驱动方程画出逻辑图。,(5)检查电路能否自启动。,111为无效状态,根据状态方程可知,111的下一个状态为000,回到有效循环,故所设计的时序电路能自启动。,例:设计一“011”序列检测器,每当X输入011码时,对应最后一个1,电路输出Y为1。,解:,2.画出状态转换图和状态转换表,输入端X:,串行随机信号,输出端Y:,当X出现011序列时,Y=1;否则Y=0,S0状态:已输入1个0,S1状态:已输入01,S2状态:已输入011,S3状态:已输入3个1,1. 状态定义,状态编码,2. 列出状态真值表,3.求触发器的状态方程和输出函数,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号