电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路

上传人:E**** 文档编号:89163156 上传时间:2019-05-19 格式:PPT 页数:25 大小:540KB
返回 下载 相关 举报
电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路_第1页
第1页 / 共25页
电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路_第2页
第2页 / 共25页
电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路_第3页
第3页 / 共25页
电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路_第4页
第4页 / 共25页
电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路_第5页
第5页 / 共25页
点击查看更多>>
资源描述

《电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路》由会员分享,可在线阅读,更多相关《电工电子技术及应用 教学课件 ppt 作者 全安 第12章组合逻辑电路(25页珍藏版)》请在金锄头文库上搜索。

1、第12章 组合逻辑电路,12.1 组合逻辑电路的分析方法 12.2 编码器 12.3 译码器,第12章 组合逻辑电路,了解组合逻辑电路的特点。 了解组合逻辑电路的分析方法。,12.1 组合逻辑电路的分析方法,分析组合逻辑电路,即由已知的逻辑图,找出输入与输出信号之间的逻辑关系,说明电路的逻辑功能。 组合逻辑电路的分析一般按以下步骤:,12.2 编码器,掌握普通编码器的工作原理和应用。 了解优先编码器的工作原理和应用。,普通编码器在任意时刻只能有一个输入信号。 例:设计三位二进制编码器。 三位二进制编码器有8个输入端,3个输出端。每个输入信号有唯一的一组编码与之相对应。,12.2 编码器,12.

2、2.1 普通编码器,Y2=I4+I5+I6+I7 Y1=I2+I3+I6+I7 Y0=I1+I3+I5+I7,真值表,表达式,逻辑图,12.2 编码器,普通编码器同一时刻只允许输入一个信号,而实际上常常会出现多个信号同时输入的情况,这时输出端将发生混乱。为了解决这个问题,人们设计了优先编码器。 优先编码器允许多个信号同时输入,但是电路按照事先排好的优先顺序,只对其中优先级别最高的信号进行编码,而对其他信号不予理睬。,12.2 编码器,12.2.2 优先编码器,I0I7为输入端,低电平有效, 其中I7优先权最高,I0优先权最低。 Y0 Y1 Y2为输出端,低电平有效。 ST为选通输入端,低电平有

3、效。当ST=0时,编码器对输入信号进行编码;当ST=1时,编码器禁止编码。所有输出端为高电平。 YS为选通输出端,高电平有效。当ST=0允许工作,如果YS=1,表示有编码输出;YS=0,表示无编码输出。 YES为扩展输出端,低电平有效。当ST=0允许工作,如果YES=0,表示有编码输入信号;YES=1,表示无编码输入信号。,以74LS148为例介绍优先编码器,12.2 编码器,74LS148功能表,12.2 编码器,利用编码器的使能端,可以通过级联方式,很方便的实现编码器的扩展,12.2 编码器,12.3 译码器,掌握理解二进制译码器的工作原理及应用。 掌握显示译码器的工作原理及应用。,编码与

4、译码互为逆过程。把代码的特定含义。翻译出来的过程叫译码。 以74LS138为例介绍二进制译码器。 A2 A1 A0是译码器的输入端。 Y0Y7为译码器的输出端,低电平有效。 S1 S2 S3为选通输入端,当S1=1、 S2 =0、S3=0 时,译码器处于工作状态;否则,译码器处于禁止状态。,12.3 译码器,12.3.1 二进制译码器,74LS138功能表,12.3 译码器,利用译码器的使能端,可以实现译码器的扩展。右图是用两片74LS138扩展实现4-16线译码。,12.3 译码器,二-十进制译码器是将输入的BCD码变换成相应十个输出信号的电路。右图是集成二-十进制译码器74LS42引脚图。

5、,12.3 译码器,12.3.2 二十进制译码器,显示器件 显示译码器,12.3 译码器,12.3.3 显示译码器,1. 显示器件,下图是七段LED数码显示器。它由a b c d e f g七段条形发光二极管组成,可以根据需要,让其中的某些段发光,即可显示09的字型。,12.3 译码器,七段LED数码显示器的连接方式有共阴极和共阳极两种接法,如下图。例如,显示数字“5”时,若采用共阴极接法,a c d f g端接高电平,b e端接低电平;若采用共阳极接法,则反之。,共阴极接法,共阳极接法,12.3 译码器,2. 显示译码器,七段显示译码器能直接把8421BCD码译成驱动显示器的七位二进制代码。

6、,12.3 译码器,A3A2 A1A0为输入端,输入数据为 8421BCD码。 ag为输出端,低电平有效。 LT为试灯输入端,作用是检查数码管的七段显示是否都能正常发光。当LT=0、BT=1时,七段显示二极管应全部点亮,显示“日”字。译码器正常工作时,LT=1。 BI为灭灯输入端。当BI=0时,不管输入如何,数码管不显示。 RBO是动态灭灯输出端。作用是控制低位灭零信号。若RBO=1,说明本位处于显示状态;若RBO=0,且低位为零,则低位零被熄灭。,以74LS47为例介绍显示译码器,12.3 译码器,灭零输入信号RBI和灭零输出信号的设置为灭掉多位数字中无效的零提供了方便。,例如,用六位显示系

7、统显示000.200,看起来很繁琐。若显示0.2就清晰多了。图中小数点前一位和后一位的零不需要灭掉,所以都接了+5V。而小数点前最高位的RBI接低电平,当本位输入零时不显示,且灭零输出端RBO为0,高位的灭零输出端RBO又接到相邻低位的灭零输入端RBI,那么相邻位若输入0时,也不会显示。同理,小数点后无效的零也可以灭掉。,12.3 译码器,74LS47功能表,12.3 译码器,74LS47功能表,12.3 译码器,本章小结,1组合逻辑电路是两大组成部分之一,它的特点是电路在某 一时刻的输出仅取决于同一时刻的输入。分析组合逻辑电路的 过程是已知电路,确定其功能。 2. 本章介绍了两种最常见的组合逻辑电路:编码器和译码器。 编码和译码互为反过程。 3.编码器有普通编码器和优先编码器,普通编码器每次只允许 输入一个信号,而优先编码器允许多个信号同时输入,然后按 照优先级别对优先级别高的输入信号进行编码。 4译码器有二进制译码器、二十进制译码器、显示译码器。 二进制译码器有2N个输入端,有N个输出端。二-十进制译码器 输入4位BCD码,输出相应的10个信号。显示译码器输入4位 BCD码,7位输出驱动显示器显示相应字型。,本章学习结束 Goodbye!,第12章 组合逻辑电路,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号