各种电平标准

上传人:小** 文档编号:89145105 上传时间:2019-05-19 格式:DOC 页数:5 大小:19KB
返回 下载 相关 举报
各种电平标准_第1页
第1页 / 共5页
各种电平标准_第2页
第2页 / 共5页
各种电平标准_第3页
第3页 / 共5页
各种电平标准_第4页
第4页 / 共5页
各种电平标准_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《各种电平标准》由会员分享,可在线阅读,更多相关《各种电平标准(5页珍藏版)》请在金锄头文库上搜索。

1、各种电平标准摘抄整理于万能的互联网,仅作个人学习,无意于剽窃,也不愿去传染。这些东西时常忘掉,作为一个准工程师,唉,不应该啊不应该。对于电平标准的理解学习,分两部分,先大概罗列一下各种常用电平标准,然后下一篇比较TTL和CMOS。常用电平标准现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。TTL:Transistor-TransistorLogic三极管结构。Vcc:5V;VOH=2.4

2、V;VOL=0.5V;VIH=2V;VIL=0.8V。因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分砍掉了。也就是后面的LVTTL。LVTTL又分3.3V、2.5V以及更低电压的LVTTL(LowVoltageTTL)。3.3VLVTTL:Vcc:3.3V;VOH=2.4V;VOL=0.4V;VIH=2V;VIL=0.8V。2.5VLVTTL:Vcc:2.5V;VOH=2.0V;VOL=0.2V;VIH=1.7V;VIL=0.7V。更低的LVTTL不常用。多用在处理器等高速芯片,使用时查看芯片手册就OK了。TTL使用注意:

3、TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。CMOS:ComplementaryMetalOxideSemiconductorPMOS+NMOS,场效应管结构。Vcc:5V;VOH=4.45V;VOL=0.5V;VIH=3.5V;VIL=1.5V。相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。对应3.3VLVTTL,出现了LVCMOS,可以与3.3V的LVTTL直接相互驱动。3.3VLVCMOS:Vcc:3.3V;VOH=3.2V;VOL=0.1V;VIH

4、=2.0V;VIL=0.7V。2.5VLVCMOS:Vcc:2.5V;VOH=2V;VOL=0.1V;VIH=1.7V;VIL=0.7V。CMOS使用注意:CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于VCC一定值(比如一些芯片是0.7V)时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。ECL:EmitterCoupledLogic发射极耦合逻辑电路(差分结构)Vcc=0V;Vee:-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。速度快,驱动能力强,噪声小,很容易达到几百M的应用。但是功耗大,需要负电源。为简化电源,出现了PEC

5、L(ECL结构,改用正电压供电)和LVPECL。PECL:Pseudo/PositiveECLVcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64VLVPELC:LowVoltagePECLVcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94VECL、PECL、LVPECL使用注意:不同电平不能直接驱动。中间可用交流耦合、电阻网络或专用芯片进行转换。以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。(如多用于时钟的LVPECL:直流匹配时用130欧上拉,同时用82欧下拉;交流匹配时用82欧上拉,同时用130

6、欧下拉。但两种方式工作后直流电平都在1.95V左右。)前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS电平标准。LVDS:LowVoltageDifferentialSignaling差分对输入输出,内部有一个恒流源3.5-4mA,在差分线上改变方向来表示0和1。通过外部的100欧匹配电阻(并在差分线上靠近接收端)转换为350mV的差分电平。LVDS使用注意:可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)。100欧电阻离接收端距离不能超过500mil,最好控制在300mil以内。其他的一些:CML:是内部做好匹配的一种

7、电路,不需再进行匹配。三极管结构,也是差分线,速度能达到3G以上。只能点对点传输。GTL:类似CMOS的一种结构,输入为比较器结构,比较器一端接参考电平,另一端接输入信号。1.2V电源供电。Vcc=1.2V;VOH=1.1V;VOL=0.4V;VIH=0.85V;VIL=0.75VPGTL/GTL+:Vcc=1.5V;VOH=1.4V;VOL=0.46V;VIH=1.2V;VIL=0.8VHSTL是主要用于QDR存储器的一种电平标准:一般有V¬CCIO=1.8V和V¬¬CCIO=1.5V。和上面的GTL相似,输入为输入为比较器结构,比较器一端接参考电平(VCCIO/2)

8、,另一端接输入信号。对参考电平要求比较高(1%精度)。SSTL主要用于DDR存储器。和HSTL基本相同。V¬¬CCIO=2.5V,输入为输入为比较器结构,比较器一端接参考电平1.25V,另一端接输入信号。对参考电平要求比较高(1%精度)。HSTL和SSTL大多用在300M以下。RS232采用12-15V供电,我们电脑后面的串口即为RS232标准。+12V表示0,-12V表示1。可以用MAX3232等专用芯片转换,也可以用两个三极管加一些外围电路进行反相和电压匹配。RS485是一种差分结构,相对RS232有更高的抗干扰能力。传输距离可以达到上千米。详细介绍一下比较有前途的LVDS

9、。差分信号LVDS1差分信号差分信号用一个数值来表示两个物理量之间的差异。从严格意义上讲,所有电压信号都是差分的,因为一个电压只能相对于另一个电压而言。在某些系统里,系统地被用作电压基准点。当地作为电压测量基准时,这种信号规划被称为单端的。使用该术语是因信号采用单个导体上的电压来表示的;另一方面,一个差分信号作用在两个导体上。信号值是两个导体间的电压差。尽管不是非常必要,这两个电压的平均值还是会经常保持一致。差分信号具有如下优点:(1)因为可以控制基准电压,所以很容易识别小信号。从差分信号恢复的信号值在很大程度上与地的精确值无关,而在某一范围内。(2)它对外部电磁干扰(EMI)是高度免疫的。一

10、个干扰源几乎相同程度地影响差分信号对的每一端。既然电压差异决定信号值,这样将忽视在两个导体上出现的任何同样干扰。(3)在一个单电源系统,能够从容精确地处理双极信号。为了处理单端、单电源系统的双极信号,必须在地与电源干线之间任意电压处(通常是中点)建立一个虚地。用高于虚地的电压表示正极信号,低于虚地的电压表示负极信号。必须把虚地正确分布到整个系统里。而对于差分信号,不需要这样一个虚地,这就使处理和传播双极信号有一个高逼真度,而无须依赖虚地的稳定性。LVDS、PECL、RS-422等标准都采取差分传输方式。2LVDS总线LVDS(LowVoltageDifferentialSignaling)是一

11、种小振幅差分信号技术。LVDS在两个标准中定义:1996年3月通过的IEEEP1596.3主要面向SCI(ScalableCoherentInterface),定义了LVDS的电特性,还定义了SCI协议中包交换时的编码;1995年11月通过的ANSI/EIA/EIA-644主要定义了LVDS的电特性,并建议655Mbps的最大速率和1.923Gbps的小失真理论极限速率。在两个标准中都指定了与传输介质无关的特性。只要传输介质在指定的噪声容限和可允许时钟偏斜的范围内发送信号到接收器,接口都能正常工作。可用于服务器、可堆垒集线器、无线基站、ATM交换机及高分辨率显示等,也可用于通信系统的设计。2.

12、1LVDS工作原理图1为LVDS的原理简图,其驱动器由一个恒流源(通常为3.5mA)驱动一对差分信号线组成。在接收端有一个高的直流输入阻抗(几乎不会消耗电流),几乎全部的驱动电流将流经100的接收端电阻在接收器输入端产生约350mV的电压。当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产生有效的0或1逻辑状态。2.2LVDS技术优势(1)高速度:LVDS技术的恒流源模式低摆幅输出意味着LVDS能高速切换数据。例如,对于点到点的连接,传输速率可达数百Mbps。(2)高抗噪性能:噪声以共模方式在一对差分线上耦合出现,并在接收器中相减从而可消除噪声。这也是差分传输技术的共同特点。(3)低电压

13、摆幅:使用非常低的幅度信号(约350mV)通过一对差分PCB走线或平衡电缆传输数据。LVDS的电压摆幅是PECL的一半,是RS-422的1/10;由于是低摆幅差分信号技术,其驱动和接收不依赖于供电电压,因此,LVDS可应用于低电压系统中,如5V、3.3V甚至2.5V。(4)低功耗:接收器端的100阻抗功率仅仅为1.2mV。RS-422接收器端的100阻抗功率为90mV,是LVDS的75倍!LVDS器件采用CMOS工艺制造,CMOS工艺的静态功耗极小。LVDS驱动器和接收器所需的静态电流大约是PECL/ECL器件的1/10。LVDS驱动器采用恒流源驱动模式,这种设计可以减少1cc中的频率成分。从

14、1cc与频率关系曲线图上可以看到在10MHz100MHz之间,曲线比较平坦;而TTL/CMOS以及GTL接收器件的动态电流则随着频率地增加呈指数增长,因为功率是电流的二次函数,所以动态功耗将随着频率的提高而大幅度提高(见图2)。(5)低成本:LVDS芯片是标准CMOS工艺实现技术,集成度高;接收端阻抗小,连线简单,节省了电阻电容等外围元件;低能耗;LVDS总线串行传输数据,LVDS芯片内部集成了串化器或解串器,与并行数据互联相比,节省了约50%的电缆、接口及PCB制作成本。此外,由于连接关系大大简化,也节省了空间。(6)低噪声:由于两条信号线周围的电磁场相互抵消,故比单线信号传输电磁辐射小得多。恒流源驱动模式不易产生振铃和切换尖锋信号,进一步降低了噪声。记录激动时刻,赢取超级大奖!点击链接,和我一起参加2010:我的世界杯Blog日志活动!

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号