discovery verification productivity seminar

上传人:小** 文档编号:89125906 上传时间:2019-05-19 格式:DOC 页数:7 大小:259KB
返回 下载 相关 举报
discovery verification productivity seminar_第1页
第1页 / 共7页
discovery verification productivity seminar_第2页
第2页 / 共7页
discovery verification productivity seminar_第3页
第3页 / 共7页
discovery verification productivity seminar_第4页
第4页 / 共7页
discovery verification productivity seminar_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《discovery verification productivity seminar》由会员分享,可在线阅读,更多相关《discovery verification productivity seminar(7页珍藏版)》请在金锄头文库上搜索。

1、本文档由 维维大豆 整理提供精品文档整理2011年9月21号Synopsys 公司 2007 年春季研讨会邀 请 函Synopsys 公司诚挚邀请您出席将于2007年5月14日、16日及18日在北京、上海和深圳举办春季技术研讨会。此次研讨会将分别围绕 Discovery 验证生产力和低功耗设计系列两大主题逗号探讨用于系统、数字和模拟验证的 Synopsys 解决方案逗号以及低功耗设计的优势。与会者可以根据日程自行选择参加的会议逗号以下研讨会概况供参考。 Discovery验证生产力研讨会概述:介绍如何利用Synopsys Discovery验证平台来改善验证性能和生产力及验证领域最新趋势逗号帮

2、助与会者在第一时间部署成熟技术逗号增强在模拟和混合信号验证方面、SystemVerilog 测试平台自动化、混合形式验证、以及系统验证等方面的生产力。针对与会者:希望以新技术提高验证流程生产力的计划、执行或管理SoC验证流程的模拟、数字和混合信号设计人员、验证工程师、软件/系统设计人员。议题:可用技术、知识产权和方法演示及具体技术演讲逗号话题覆盖混合信号验证、信号完整性分析逗号基于SystemVerilog的基础以及进阶的测试平台自动化逗号和混合形式验证等。 低功耗设计研讨会概述:向与会者介绍最先进的电源管理技术及低功耗设计实例、讲解如何利用 Synopsys Galaxy 设计和拥有业内领先

3、的低功耗知识产权的 Discovery 验证平台解决方案逗号以预期的时序、面积和良率实现最低功耗的设计。针对与会者:从事90nm及以下工艺IC设计的设计工程师逗号及希望了解先进低功耗设计技术和如何通过自动化流程提升生产效率的设计工程师。议题:包括最新UPF设计和验证标准在内的更低功耗技术和行业发展趋势;实施先进低功耗技术详细讲解逗号包括多电压、嵌套电源域(电压区域)、自动电平转换插入及调整、不断电逻辑合成和布局优化、针对SLEEP引脚和开关单元开发的MTCMOS 自动连接、低功耗设计验证以及硅验证实例研究。敬请光临!买 包装机械 及 印染染料 请致电 0317-7723188 刘雨桐8:30-

4、9:00Registration/ 签到9:15-9:30VMM Book Launch9:30-9:40Keynote speech / 主题讲演9:40-9:50Break /茶歇9:50-10:10Customer SpeechCustomer Speech10:10-10:30Discovery overview10:30-11:00Digital functional verification updateSynopsys Low-Power Solution Overview11:00-11:30Analog & mixed signal verification challeng

5、es & solutionsSilicon-proven Low-Power Design Case Studies11:30-12:00System level verification challenges & solutionsAdvanced Low-Power Technology Overview12:00-13:00Lunch/午餐13:00-14:00Introduction to SystemVerilog and the VMM MethodologyIntroduction to VMM applicationsMixed Signal Verification chal

6、lenges & solutionsLow-Power Design Tutorial including:-RTL Simulation and Synthesis-Physical Implementation-Analysis and Signoff14:00-15:00Debug and Aanlysis with DVEUsing Verification IP in a VMM environmentVerifying performance and Reliability of Nanometer designs with HSIMplus15:00-15:15Break/茶歇1

7、5:15-16:15Verification of Low power designsSystemC and SystemVerilog Design Verification with VCSAdvanced High-Accuracy circuit simulation with HSPICELow-Power Design Tutorial (cont.)16:15-17:15Formal verification with MagellanAccelerating verification using the VMM hardware abstraction Layer with Z

8、eBuLow-Power Design Tutorial (cont.)Track 1(VG)Track 2 (VG) Track 3(VG)Track 4(IG)Synopsys 公司 2007 年春季研讨会回 执以下内容请用正楷字填写:姓名:职务:单位名称:_联系电话:E-mail:_您选择的地点:北京上海深圳您将参加: Discovery 验证研讨会 低功耗设计研讨会北京地区2007年5月14日(星期一)北京丽亭华苑酒店/原天鸿科园大酒店(北京市海淀区知春路25号)联系人: 王路宁 小姐E-mail: 电话: 010-59860653传真: 010-59860610上海地区 2007年5月16日(星期三)上海花园饭店(上海茂名南路58号)联系人: 薛艳 小姐E-mail: 电话: 021-23072297传真: 021-52414564 深圳地区 2007年5月18日(星期五)深圳海景酒店 (深圳市华侨城光侨街3-5号)联系人: 王懿 小姐E-mail: 电话: 0755-8207012260480传真: 0755-82070133

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号