数字电子技术(高吉祥) 课后答案2

上传人:小** 文档编号:86350059 上传时间:2019-03-18 格式:PDF 页数:9 大小:168.68KB
返回 下载 相关 举报
数字电子技术(高吉祥) 课后答案2_第1页
第1页 / 共9页
数字电子技术(高吉祥) 课后答案2_第2页
第2页 / 共9页
数字电子技术(高吉祥) 课后答案2_第3页
第3页 / 共9页
数字电子技术(高吉祥) 课后答案2_第4页
第4页 / 共9页
数字电子技术(高吉祥) 课后答案2_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《数字电子技术(高吉祥) 课后答案2》由会员分享,可在线阅读,更多相关《数字电子技术(高吉祥) 课后答案2(9页珍藏版)》请在金锄头文库上搜索。

1、第二章第二章 逻辑门电路逻辑门电路 2.1 二极管门电路如图 P2.1 所示。已知二极管 VD1、VD2 导通压降为 0.7V, 试回答下列问题: 图 P2.1 (1)A 接 10V,B 接 0.3V 时,输出 VO为多少伏? A=B=10V, VO=10V; (2)A、B 都接 10V,VO为多少伏? A=10V,B=0.3V,VO=1.0V; (3)A 接 10V,B 悬空,用万用表测 B 端电压,VB为多少伏? A=10V,B 悬空,对地阻抗很大,VB=10V; (4)A 接 0.3V,B 悬空,测量 VB时,应为多少伏? A=0.3V,B 悬空对地阻抗很大,VB=1.0V; (5)A

2、接 5k电阻,B 悬空,测量 VB时,应为多少伏? A 接 5k电阻,B 悬空,对地阻抗一般大于 5k,所以 A 支路导通,B 支 路不通,VB=0V。 2.2 二极管门电路如图 P2.2 所示。 (1)分析输出信号 F1、F2 与输入信号 A、B、C 之间的逻辑关系; ; (2)根据图 P2.2(c)给出的 A、B、C 的波形,对应画出 F1、F2 的波形(输 入信号频率较低,电压幅度满足逻辑要求) 。 VCC VO A B 5k 图 P2.2 2.3 三极管门电路如图 P2.3 所示。 图 P2.3 (1)说明图中 R2 和-10V 在电路中的作用。 R2和-10V 一方面与 R1构成分压

3、电路, 使得 VT 的 b 极为 0.7V, 另一方面完 成分流作用,避免 VT 的 b 极电流过大。 (2)简要说明该电路为什么具有逻辑非的作用。 若 A=0V,VT 的 Vb10mA,VD 亮;图(b):VI=VIH,与门输出为 VOH=3.6V, IOH=400uA10mA,所以 VD 不亮。 综上所述,应选图(a)。 2.10 略。 (见教材) 2.11 略。 2.12 图 P2.10 是用 TTL 电路驱动 CMOS 电路的实例,试计算上拉电阻 RL的取 值范围。TTL 与非门在 VOL0.3V 时的最大输出电流为 8mA,输出端的 VT5截止 时有 50uA 的漏电流。CMOS 或

4、非门的输入电流可以忽略。要求加到 CMOS 或 非门输入端的电压满足 VIH4V,VIL0.3V。给定电源电压 VDD=5V。 图 P2.10 答案:1)Vi=VIH 时,要求 VDD-RLIO4V,IO=50uA(漏电流,VT5 截止) , 得到:RL20k; 2)Vi=VIL 时,要求(5-0.3)/RL8,得到:RL0.59k; RL CMOS TTL & 1 1 VDD=5V 综上所述,0.59kRL20k。 2.13 略。 2.14 画出图 P2.12(a)(c)所示各电路输出信号的波形图,输入信号 A、B、C 的波形见图 P2.12(d)。 图 P2.12 2.15 试说明下列各门电路中哪些门的输出端可以并联使用: (1)具有推拉式输出级的 TTL 门电路; (2)TTL(OC)门; (3)TTL 三态门; A (a) (c) B C Y1 C TG Y3 B 1 C A 1 (b) & 1 1 & Y2 1 B A & A B C Y1 Y2 Y3 (d) (4)普通 CMOS 门; (5)CMOS 三态门。 答案: (2) 、 (3) 、 (5)

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 商业/管理/HR > 管理学资料

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号