n进制计数器的设计

上传人:san****019 文档编号:70556311 上传时间:2019-01-17 格式:PPT 页数:11 大小:210.51KB
返回 下载 相关 举报
n进制计数器的设计_第1页
第1页 / 共11页
n进制计数器的设计_第2页
第2页 / 共11页
n进制计数器的设计_第3页
第3页 / 共11页
n进制计数器的设计_第4页
第4页 / 共11页
n进制计数器的设计_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《n进制计数器的设计》由会员分享,可在线阅读,更多相关《n进制计数器的设计(11页珍藏版)》请在金锄头文库上搜索。

实验五 N进制计数器的设计,一、实验目的:,掌握中规模集成计数器的功能和使用方法。 学习用预置数法构成N进制计数器的方法。 学习BCD译码器和共阴极七段显示器的使用方法。 学习中规模集成数字电路的组装、测试方法。,二、实验元器件: 集成计数器74LS161 1片 集成译码器CC4511 1片 共阴七段显示器 1片 电 阻 510 1只 集成电路74LS00 1片,1、测试74LS161逻辑功能。CP选用1HZ正方波,三、实验内容:,2、利用74161置数方式构成十进制计数器,并接入译码显示电路。时钟脉冲选择1HZ正方波。观察电路的计数、译码、显示过程。,3、将1HZ方波改为1KHZ方波,测绘十进制计数器Q3Q2Q1Q0的输出波形以及CP的波形,比较它们的时序关系。,四、注意事项:,1、闲置的输入端不能悬空。 2、用示波器观察多个波形时,注意选用频率最低的电压作触发电压。,实验六 集成计数、译码及显示电路,N进制计数器的设计,实验目的: 同前面,实验原理:实验教材 Page 106 114,实验内容:( 包含题目、电路图、实测数据、记录波形 ) (1)测试74LS161逻辑功能表:表164 ; (2) 按图组装电路,用CP=1Hz正方波观察计数、译码显示过程:电路图; (3) 将CP改为1KHz正方波,测绘CP、Q0、 Q1、Q2、Q3 的波形图。,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 高等教育 > 大学课件

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号