第2章 微处理器与总线-2

上传人:飞*** 文档编号:6350478 上传时间:2017-08-08 格式:PPT 页数:34 大小:918.50KB
返回 下载 相关 举报
第2章 微处理器与总线-2_第1页
第1页 / 共34页
第2章 微处理器与总线-2_第2页
第2页 / 共34页
第2章 微处理器与总线-2_第3页
第3页 / 共34页
第2章 微处理器与总线-2_第4页
第4页 / 共34页
第2章 微处理器与总线-2_第5页
第5页 / 共34页
点击查看更多>>
资源描述

《第2章 微处理器与总线-2》由会员分享,可在线阅读,更多相关《第2章 微处理器与总线-2(34页珍藏版)》请在金锄头文库上搜索。

1、总线: 是一组导线和相关的控制、驱动电路的集合。是计算机系统各部件之间传输地址、数据和控制信息的通道,2.2.5 8086/8088CPU的工作模式和引脚信号,地址总线(AB)数据总线(DB)控制总线(CB),2、部分引脚分时复用,1、工作方式:,一、 特点,3、CPU使用4个时钟周期读/写一次内存或I/O端口,T1状态传送地址,T2T4传送数据,2.2.5 8086/8088CPU的工作模式和引脚信号,二、 最小模式下引脚的功能,8086CPU,AD15 AD0(8088 AD7 AD0, A15 A8),A19 /S6 A16 /S3,BHE/S7,ALE,+5V,GND,CLK,MN/M

2、X,INTR,NMI,HOLD,HLDA,DT/R,RD,WR,READY,INTA,RESET,TEST,M/IO,(8088 为SS0),DEN,(8088 IO / M),2.2.5 8086/8088CPU的工作模式和引脚信号,1、8086CPU地址/数据线:,AD15AD0:地址/数据信号分时复用。传送地址信号时为输出,传送数据信号时为双向。A19 A16 :输出高位地址信号,2、 ALE 地址锁存允许,高电平有效 T1 状态有效,将地址信息锁存到地址锁存器,2.2.5 8086/8088CPU的工作模式和引脚信号,2.2.5 8086/8088CPU的工作模式和引脚信号,8086C

3、PU,5、读选通信号,6、写选通信号,7、存储器/IO端口控制,RDWRCS,接口RDWRCS,内存,2.2.5 8086/8088CPU的工作模式和引脚信号,2.2.5 8086/8088CPU的工作模式和引脚信号,8、 INTR 可屏蔽中断请求,输入,10、NMI 不可屏蔽中断请求,输入,中断信号,2.2.5 8086/8088CPU的工作模式和引脚信号,INTR 可屏蔽中断NMI不可屏蔽中断,中断允许触发器 :IF=1,允许 INTR 中断 IF=0 ,禁止 INTR 中断,NMI不受IF影响,2.2.5 8086/8088CPU的工作模式和引脚信号,11、HOLD 总线请求,高电平有效

4、,输入,12、HLDA 总线响应,高电平有效,输出,内存,I/O,CPU,ABDBCB,DMA,2.2.5 8086/8088CPU的工作模式和引脚信号,一、最小模式和最大模式的区别,MN/MX接+5V MN/MX接地构成单处理机系统 构成多处理机系统系统控制信号由CPU产生 系统控制信号由总线 控制器产生,2.2.6 8086最大模式和最小模式系统构成,2.2.6 8086最大模式和最小模式系统构成,二、最小模式下的系统配置,2.2.6 8086最大模式和最小模式系统构成,三、最大模式下的系统配置,四、常见总线接口芯片 1、锁存器,锁存器由多个D触发器构成的暂存器,在控制信号的作用下将数据传

5、送出去,2.2.6 8086最大模式和最小模式系统构成,2、缓冲器,2.2.6 8086最大模式和最小模式系统构成,时序的概念:CPU各引脚信号在时间上的关系总线周期:CPU完成一次访问内存(或接口)操作所需要的时间。8086一个总线周期至少包括4个时钟周期T,2.2.7 8086CPU的工作时序,8086总线周期为4T80386总线周期为2T,80486总线周期为1TPentium 总线周期为1/2T,1、时钟周期T:每个时钟脉冲持续时间。2、总线周期:对存储器或I/O端口进行一次读/写所需的 时间;3、指令周期:执行一条指令所需的 时间,分为若干总线周期;,CLK,T,一、时钟周期、总线周

6、期、指令周期,8086CPU时钟频率为5MHZ,一个T状态为200nS,CPU,CLK,2.2.7 8086CPU的工作时序,二、 基本时序,在总线周期内不能完成读写则插入等待周期TW。,2.2.7 8086CPU的工作时序,8086的主要操作时序有以下几种:系统的复位和启动最小模式下的读总线周期、写总线周期最小模式下的总线请求和响应周期最大模式下的读总线周期、写总线周期最大模式下的总线请求/允许周期,1、首先了解时序图中出现的信号的意义;2、按照时钟周期的 先后顺序,抓住信号的变化过程,依次分析确定各微操作的时序关系,三、 基本时序分析,方法:,2.2.7 8086CPU的工作时序,1、系统

7、的复位和启动,2.2.7 8086CPU的工作时序,2、最小方式下存储器读总线周期,2.2.7 8086CPU的工作时序,3、最小方式下存储器写总线周期,2.2.7 8086CPU的工作时序,2.3 80486CPU概述,一、80486的工作方式,实地址模式:类似8086的体系结构,寻址空间1MB,CPU复位后自动进入,保留两个专用域,保护工作模式: 支持多任务,提供保护机制,引入虚拟存储器,46位虚拟地址,分段(4GB),虚拟8086模式:仿真8086方式,在虚拟存储器、保护和多任务操作等环境支持下的工作方式。,2.3 80486CPU概述,二、80486内部结构图,三、80486 CPU的

8、寄存器,包括基本寄存器、系统寄存器、浮点寄存器和调试测试寄存器,1.基本寄存器,三、80486 CPU的寄存器,2.系统级寄存器,四、逻辑地址、线性地址和物理地址的关系,2.5 总线,一、总线的分类,片总线(Chip Bus, C-Bus):又称元件级总线,把各种不同功能的芯片连接在一起构成特定功能模块。如CPU模块。 系统总线(Internal Bus, I-Bus):又称为内总线或板级总线,是微机中各插件(模块)之间的信息传输通路。例如CPU模块和存储器模块或I/O接口模块之间的传输通路。外总线(External Bus, E-Bus):又称通信总线,是微机系统之间或微机系统与其他系统(仪

9、器、仪表、控制装置等)之间信息传输的通路。,二、总线的性能指标总线的带宽:单位时间内总线上可传送的数据量, 单位:字节/秒(B/s)或兆字节/秒(MB/s),总线的宽度:总线能同时传送的数据位数,如16位、32位;总线的工作频率:总线的时钟频率,单位,MHz,2.5 系统总线,总线的带宽、总线的宽度、总线工作频率类似高速公路上的车流量、车道数、和车速。,总线带宽的计算公式:BW=(总线宽度/8)*总线时钟频率/每个存取周期的时钟数,三、常用总线1、ISA总线(Industrial Standard Architecture)由来:IBM在推出微机系统IBM PC/XT时,定义了一种总线结构,称

10、为XT总线(8位数据宽度);采用286CPU时,推出IBM PC/AT微机系统,定义了与XT总线兼容的16位AT总线,即ISA总线,是16位总线。ISA总线插槽:,2.5 系统总线,2、EISA总线由来:是ISA总线的扩展。特点:同ISA总线完全兼容,支持多个总线主控器,增加了突发式传送,是一种高性能的32位标准总线。,2.5 系统总线,3、局部总线VESA(VLBus,Video Electronics Standard Association)总线:又称为CPU总线。具有32位数据宽度,并可扩展到64位;外设与CPU同步工作;最多支持3个VL-Bus设备;支持多个总线主控器。直接挂在CPU

11、上,面向486设计。,4、PCI总线PCI(Peripheral Component Interconnect,外围部件互连总线)总线系统结构:,2.5 系统总线,4、PCI总线PCI总线系统结构特点:(1)PCI总线用于连接高速I/O设备,如高速图形显示适配器(显卡)、网络接口适配器(网卡)、硬盘控制器等;ISA总线与低速I/O设备相连,如键盘、鼠标等。(2)北桥芯片:连接CPU总线、内存总线与PCI总线。(3)南桥芯片:连接PCI总线与ISA总线。,2.5 系统总线,5、USB总线USB(Universal Serial Business),通用总线接口。是PC机与多种外围设备连接和通信的标准接口,是“万能接口”。特点:支持热插热拔、即插即用、供电灵活、提供多种速率适应不同设备、四种数据传输协议、最多可连接127个外设。USB拓扑结构:主机(USB Host)、集线器(USB Hub)和USB设备(USBDEVICE)。四种数据传输方式:控制方式传输、同步方式传输、中断方式传输、块数据方式传输。,2.5 系统总线,6、AGP总线AGP( Accelerate Graphical Port),高速图形端口:连接AGP显卡和北桥芯片,提供AGP显卡与内存之间的高速数据传输。,2.5 系统总线,作业第2章 习题:,2.1 2.5 2.102.16 2.17,

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 中学教育 > 其它中学文档

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号