电子电工课程设计,数字时钟报告,人人分享(共9篇)

上传人:bin****86 文档编号:60220020 上传时间:2018-11-14 格式:DOCX 页数:42 大小:35.59KB
返回 下载 相关 举报
电子电工课程设计,数字时钟报告,人人分享(共9篇)_第1页
第1页 / 共42页
电子电工课程设计,数字时钟报告,人人分享(共9篇)_第2页
第2页 / 共42页
电子电工课程设计,数字时钟报告,人人分享(共9篇)_第3页
第3页 / 共42页
电子电工课程设计,数字时钟报告,人人分享(共9篇)_第4页
第4页 / 共42页
电子电工课程设计,数字时钟报告,人人分享(共9篇)_第5页
第5页 / 共42页
点击查看更多>>
资源描述

《电子电工课程设计,数字时钟报告,人人分享(共9篇)》由会员分享,可在线阅读,更多相关《电子电工课程设计,数字时钟报告,人人分享(共9篇)(42页珍藏版)》请在金锄头文库上搜索。

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划电子电工课程设计,数字时钟报告,人人分享(共9篇)数字电子技术课程设计报告题目:数字钟的设计与制作学年:13-14学年学期:第二学期专业:机械工程及自动化班级:学号姓名:徐智昊时间:XX年5月28日XX年6月4日数字电子技术课程设计报告一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,我们此次设

2、计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计内容及要求设计指标由晶振电路产生1HZ标准秒信号;分、秒为0059六十进制计数器;时为0023二十四进制计数器;周显示从1日为七进制计数器;具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;整点具有报时功能,当时间到达整点前鸣叫五次低音,整点时再鸣叫一次高音。设计要求画出电路原理图;元器件及参数选择;电路仿真与调试。制作要

3、求自行装配和调试,并能发现问题和解决问题。编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会。三、原理框图数字钟实际上是一个对标准频率进行计数的计数电路。由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟的总体图如图所示。由图可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、二十进制时计数器及七十进制日计数器;以及秒、分、时的译码显示部分等。四主要部分的实现方案1秒脉冲电路由晶振32768Hz经CD4060分频为

4、2Hz,再经过74LS74一次分频,即得1Hz标准秒脉冲,提供给时钟计数脉冲。如图示:20pF74LS7410Q1HzCD4060Q14C1320pF1D11R32768Hz22M12秒脉冲发生器2时间计数器电路由6个74LS90计数器组成时分秒的计数电路,74LS90是4位二进制同步加计数器,它的设置为多片集成计数器的级联提供方便。它具有异步清零,同步并行预置数,保持和计数的功能。秒计数器秒的个位计数单元为10进制计数器,当QDQCQBQA变成1010时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过1011到1111的状态,又从0000开始,如此重复。秒的十为计数单元为6进制,当Q

5、DQCQBQA变成0101时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过0110到1111的状态,又从0000开始,如此就是60进制。同时秒十位上的0101时,要把进位信号传输给“分”个位的计数单元。分计数器分的个位和十位计数单元的状态转换和秒的是一样的,只是它要把进位信号传输给时的个位计数单元。时计数器当“时”十位的QDQCBA为0000或0001时,“时”的个位计数单元是十进制计数器,当他的QDQCQBQA到1010时,通过与非门使得个位74LS90上的清零端为0,则计数器的输出直接置零,从0000有开始。当十位的QDQCQBQA为0010时,通过与非门使得该74LS90的清零

6、端为0,“时”的十位有重新从0000开始,此时的个位计数单元变成4进制,即当个位计数单元的QDQCQBQA为0100时,就要又从0000开始计数。这样就实现了“时”24进制的计数(4)日计数器日计数器由两个74LS74,四个TTL和一个74LS20构成,实现了七定制的功能。每个74LS74控制一个输入,即控制QDQCQBQA中的一个。当从0000到0111时,显示是按照74LS74集成们电路的逻辑功能来实现的,当为0111的时候,QCQBQA各为111,他们三个通过74LS74与非门输出为0。再与QD所控的0通过TTL集成门电路输出了0,如此循环,使得四个TTL输出都为0000。即使得输出变为

7、了“置零”状态。从而实现了七禁止循环。如下图所示:3数字钟的译码及显示单元电路译码显示采用共阳极LED八段数码管和译码器74SL247组成。4.整点报时电路电路应在整点前10秒钟内开始整点报时,即当时间在59分54秒到59分59秒期间时,报时电路报时控制信号。当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位均保持不变,分别为5、9和5,因此可将分计数器十位的QC和QA、个位的QD和QA及秒计数器十位的QC和QA相与,从而产生报时控制信号。报时电路由74LS08高音和74LS04低音通过74LS32来构成。五、元器件1四连面包板1块2镊子1把3剪刀1把4共阳八段数码管7个5硬导线

8、若干674LS90集成块6块7CD4060集成块1块874LS247集成块7块974LS20集成块1块1074LS00集成块1块1174LS08集成块2块1274LS32集成块1块1374LS04集成块1块1474LS74集成块4块15时钟晶体1个1622pF和20pF可调电容各一个17三极管8050一个183007个22M一个1K一个10K一个六、总体电路图数字钟电路图数字电子时钟设计学院:新联学院专业:电子信息工程学号:XX姓名:王飞龙一、概述数字钟简介20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高

9、,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点,因此在许多电子设备中被广泛使用。电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、结构简单、耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门电路来设计一个数字式电子钟,使其完成时间及星

10、期的显示功能。多功能数字钟采用数字电路实现对“时”、“分”、“秒”数字显示的计时装置。具有时间显示、走时准确、显示直观、精度、稳定等优点。电路装置十分小巧,安装使用也方便。同时在日期中,它以其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受广大消费的喜爱设计目的通过设计与实践,制作出具有准确显示小时、分、秒的数字钟。设计要求数字钟的功能要求:准确计时,以数字形式显示时、分、秒的时间,小时计时要求为“24翻1”,分和秒的计时要求为60进制。二、主要实验器材三、设计原理及方框图数字钟实际上是一个对标准频率进行计数的计数电路,标准的1HZ时间信号必须做到准确稳定。由图可见:本数字钟电路主

11、要由震荡器、时分秒计数器、译码显示器构成。它们的工作原理是:由震荡器产生的高频脉冲信号作为数字钟的时间基准,送入秒计数器,秒计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号作为分计数器的脉冲信号,分计数器也采用60进制计数器,每累计60分钟发出一个“时脉冲”信号,该信号将被送到时计数器,时计数器采用12进制计数器。译码显示电路将时、分、秒计数器的输出状态送到七段译码显示器,通过六位LED七段显示器显示出来。构成方框图如下:四、各部分的电路及实现震荡器电路震荡器电路是数字钟的核心,主要用来产生时间标准信号,数字钟的精度,主要取决于时间标准信号的频率及稳定度。一般来说,震荡器的频率越高,计时精度越高。通常采用石英晶体震荡器经过分频得到这一信号,也可采用由门电路或555定时器构成的多谐震荡器作为时间标准信号源。本设计方案采用的是集成电路定时器555与RC组成的多谐震荡器,如下图所示:课程设计报告课程名称:电工电子技术课程设计学院:专业:班级:学号:姓名:成绩:XX年1月15日目录前言.2一、实训任务.31、基本任务.32、设备要求.3二、设计方案.31、层次化设计.32、系统示意图.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 总结/报告

电脑版 |金锄头文库版权所有
经营许可证:蜀ICP备13022795号 | 川公网安备 51140202000112号